女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

淺談芯片技術的可靠性風險

要長高 ? 來源:epsnews ? 作者:Pablo Valerio ? 2023-11-23 14:46 ? 次閱讀

電子供應鏈中的所有利益相關者都依賴于他們買賣的復雜組件的可靠性。但隨著芯片技術的進步,測試所有可能的質量問題變得更具挑戰性。例如,蘋果的A17 Pro SoC擁有190億個晶體管和一個6核CPU,其中兩個高性能內核采用了新的臺積電3納米技術。當組件直接銷售或通過授權渠道銷售時,半導體制造商保證其芯片的性能。

10納米以下晶圓廠生產的新處理器出現了更多的質量問題——有些在常規測試中很難檢測出來。制造商和原始設備制造商在最終用戶投訴后才發現,不得不更換整個設備并推遲生產。

一些小故障仍然是個謎。2015年,一群來自多倫多大學的計算機科學家IEEE頻譜報告超過4%的谷歌云計算服務器被之前任何測試都沒有檢測到的錯誤擊中,導致服務器意外停止。

然后,在2020年,AMD發表了一份報告有證據表明,當時最先進的芯片比上一代同類產品的可靠性低5.5倍。越來越多的人一致認為,隨著每一代半導體的出現,這個問題正在成倍增長,尤其是在最先進的芯片中。

2021年,臉書和谷歌的研究人員發表了描述計算機硬件故障的研究,這些故障的原因不容易確定。他們認為,問題不在于軟件,而在于不同公司生產的計算機硬件的某個地方。

“我們的冒險始于警惕的制作團隊越來越多地抱怨累犯機器破壞數據,”谷歌工程師彼得·霍奇斯爾德在一次視頻已呈現在操作系統熱點話題(Hot Topics in Operating Systems)2021大會上。

Hochschild和他的團隊推測,“性能和密度正在超過硅的可靠性,復雜性正在超過測試方法?!?/p>

摩爾定律與功耗

1974年,美國工程師和發明家羅伯特·h·丹納德與人合著了一部紙認為隨著晶體管變得越來越小,它們的功率密度保持不變,因此功耗與面積成比例。

根據摩爾定律,晶體管數量每兩年翻一番,芯片尺寸保持不變,而Dennard scaling則表示,給定面積的總芯片功率在不同代的工藝中保持不變。

英特爾、AMD、臺積電和其他公司一直在利用這兩條定律制造更快、更小的處理器,從而實現了當前的移動計算生態系統。當前的筆記本電腦、平板電腦,尤其是智能手機,之所以成為可能,是因為它們在相同的面積上封裝了更多的晶體管,而同樣的性能需要更少的功率。

不幸的是,對于半導體行業和原始設備制造商來說,Dennard scaling不再有效?!?974年,丹納德的標度法則被發現,并一直保持了30多年,直到2005年左右,”克里斯蒂安·馬丁教授說奧格斯堡應用科學大學的教授說:“在2005年之前,器件結構大于65納米時,漏電流可以忽略不計。”

根據內存制造商Rambus的說法,“業界普遍認為,Dennard縮放定律在2005-2007年間的某個時候失效了。正如馬丁所證實的那樣,由于閾值和工作電壓無法再調整,因此不可能在保持各代產品功率包絡不變的同時實現潛在的性能提升?!?/p>

事實上,正如馬丁所展示的那樣,在相同的芯片面積下,后Dennard縮放導致每代功耗增加2倍,芯片計算資源的使用減少。對于給定的芯片面積,每一代的能效只能提高40%。

收益率下降;耗電量增加了

摩爾第二定律,也叫洛克定律(以亞瑟·洛克命名)指出半導體制造廠也會隨著時間呈指數增長。

隨著密度和復雜性的增加,生產可用芯片的成本增加。一些半導體制造商正花費數十億美元購買新工具,尤其是阿斯麥***。

此外,由于Dennard擴展已經死亡,芯片設計人員必須創建更多的專用內核來補償更高的功耗。這對于云計算和人工智能應用尤其重要,在這些應用中,電源使用效率(PUE)是效率和可持續性的最終衡量標準。

最近,華為推出了新的旗艦智能手機Mate 60 Pro,據報道,它包括由中國半導體制造國際公司(SMIC)明確開發的新5G麒麟9000s處理器。最初,華為沒有發布這款設備的全部規格,但是拆卸顯示其采用7納米技術。直到最近,人們還認為沒有一家中國制造商擁有制造如此大規模芯片的工具。

“一些研究公司預測SMIC的7納米工藝成品率低于50 %,與90%或更高的行業標準相比,低產量將限制出貨量在200-400萬片左右,不足以讓華為恢復其以前在智能手機市場的主導地位,”路透社報道。

測試復雜的芯片需要新的工具

在對創新的不懈追求中,半導體行業已經達到了前所未有的里程碑,芯片使用5納米和3納米內核。然而,這種顯著的進步也帶來了令人擔憂的副作用:芯片故障率不斷上升。

在這種情況下,對前沿半導體進行全面、持續的可靠性測試的需求從未像現在這樣明顯。從過去的失敗中吸取的教訓,如谷歌、AMD、臉書和其他公司所強調的,強調了應對這些挑戰的緊迫性。

審核編輯:黃飛

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    459

    文章

    52145

    瀏覽量

    435982
  • 摩爾定律
    +關注

    關注

    4

    文章

    638

    瀏覽量

    79684
  • 芯片設計
    +關注

    關注

    15

    文章

    1062

    瀏覽量

    55460
  • 晶體管
    +關注

    關注

    77

    文章

    9977

    瀏覽量

    140628
  • 半導體制造
    +關注

    關注

    8

    文章

    441

    瀏覽量

    24550
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    提供半導體工藝可靠性測試-WLR晶圓可靠性測試

    隨著半導體工藝復雜度提升,可靠性要求與測試成本及時間之間的矛盾日益凸顯。晶圓級可靠性(Wafer Level Reliability, WLR)技術通過直接在未封裝晶圓上施加加速應力,實現快速
    發表于 05-07 20:34

    電機微機控制系統可靠性分析

    針對性地研究提高電機微機控制系統可靠性的途徑及技術措施:硬件上,方法包括合理選擇篩選元器件、選擇合適的電源、采用保護電路以及制作可靠的印制電路板等;軟件上,則采用了固化程序和保護 RAM 區重要數據等
    發表于 04-29 16:14

    商業航天運動控制系統中的高可靠性芯片解決方案:挑戰、策略與案例研究

    ____摘要:____隨著商業航天領域的迅速發展,運動控制系統對芯片可靠性提出了前所未有的挑戰。本文深入探討了商業航天運動控制系統中芯片可靠性面臨的挑戰,包括宇宙輻射效應、極端環境適
    的頭像 發表于 04-27 11:04 ?115次閱讀

    IGBT的應用可靠性與失效分析

    包括器件固有可靠性和使用可靠性。固有可靠性問題包括安全工作區、閂鎖效應、雪崩耐量、短路能力及功耗等,使用可靠性問題包括并聯均流、軟關斷、電磁干擾及散熱等。
    的頭像 發表于 04-25 09:38 ?602次閱讀
    IGBT的應用<b class='flag-5'>可靠性</b>與失效分析

    非易失性存儲器芯片可靠性測試要求

    非易失性存儲器(NVM)芯片廣泛應用于各種設備中,從智能手機、個人電腦到服務器和工業控制系統,都是不可或缺的關鍵組件,它們不僅提高了數據的安全可靠性,還極大地增強了系統的整體性能。此外,為了滿足
    的頭像 發表于 04-10 14:02 ?372次閱讀

    電路可靠性設計與工程計算技能概述

    電路可靠性設計與工程計算通過系統學習電路可靠性設計與工程計算,工程師不僅能提高電路的可靠性和穩定性,還能優化產品設計過程,減少潛在的故障風險,從而提升產品的市場競爭力和消費者信任度。為
    的頭像 發表于 03-26 17:08 ?205次閱讀
    電路<b class='flag-5'>可靠性</b>設計與工程計算技能概述

    詳解晶圓級可靠性評價技術

    隨著半導體工藝復雜度提升,可靠性要求與測試成本及時間之間的矛盾日益凸顯。晶圓級可靠性(Wafer Level Reliability, WLR)技術通過直接在未封裝晶圓上施加加速應力,實現快速、低成本的
    的頭像 發表于 03-26 09:50 ?485次閱讀
    詳解晶圓級<b class='flag-5'>可靠性</b>評價<b class='flag-5'>技術</b>

    芯片可靠性測試:性能的關鍵

    芯片行業,可靠性測試是確保產品性能的關鍵環節。金鑒實驗室作為專業的檢測機構,提供全面的芯片可靠性測試服務,幫助企業在激烈的市場競爭中保持領先。預處理(Preconditioning,
    的頭像 發表于 03-04 11:50 ?385次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>可靠性</b>測試:性能的關鍵

    半導體集成電路的可靠性評價

    半導體集成電路的可靠性評價是一個綜合的過程,涉及多個關鍵技術和層面,本文分述如下:可靠性評價技術概述、
    的頭像 發表于 03-04 09:17 ?391次閱讀
    半導體集成電路的<b class='flag-5'>可靠性</b>評價

    芯片封裝可靠性測試詳解

    可靠性,作為衡量芯片封裝組件在特定使用環境下及一定時間內損壞概率的指標,直接反映了組件的質量狀況。
    的頭像 發表于 02-21 16:21 ?1281次閱讀
    <b class='flag-5'>芯片</b>封裝<b class='flag-5'>可靠性</b>測試詳解

    一文讀懂芯片可靠性試驗項目

    可靠性試驗的定義與重要可靠性試驗是一種系統化的測試流程,通過模擬芯片在實際應用中可能遇到的各種環境條件和工作狀態,對芯片的性能、穩定性和壽
    的頭像 發表于 02-21 14:50 ?532次閱讀
    一文讀懂<b class='flag-5'>芯片</b><b class='flag-5'>可靠性</b>試驗項目

    AEC-Q104認證:芯片模組的可靠性與質量標準

    車用多芯片模塊的可靠性測試標準隨著汽車電子技術的快速發展,車載系統的復雜不斷增加,尤其是電子控制部件、導航系統和多媒體設備等的廣泛應用,使得多芯片
    的頭像 發表于 12-31 11:55 ?1211次閱讀
    AEC-Q104認證:<b class='flag-5'>芯片</b>模組的<b class='flag-5'>可靠性</b>與質量標準

    TSV三維堆疊芯片可靠性問題

    TSV 三維封裝技術特點鮮明、性能好、前景廣闊, 是未來發展方向,但是 TSV 堆疊芯片這種結構和工 藝復雜的提高,為三維封裝的可靠性控制帶來了 挑戰。主要體現在以下 4 個方面 :
    的頭像 發表于 12-30 17:37 ?1171次閱讀

    PCB高可靠性化要求與發展——PCB高可靠性的影響因素(上)

    可靠性提出了更為嚴格的要求,特別是在焊接點的結合力、熱應力管理以及焊接點數量的增加等方面。本文將探討影響PCB可靠性的關鍵因素,并分析當前和未來提高PCB可靠性的制造技術發展趨勢。
    的頭像 發表于 10-11 11:20 ?935次閱讀
    PCB高<b class='flag-5'>可靠性</b>化要求與發展——PCB高<b class='flag-5'>可靠性</b>的影響因素(上)

    基于可靠性設計感知的EDA解決方案

    技術人員撰寫的。本文介紹了基于多物理場考慮的可靠性設計 (DFR) 工作流程的創新 EDA 解決方案,跨越了 IP 級別、芯片和封裝/PCB 級別。本文還概述了DFR增強的路線圖,包括早期可行
    的頭像 發表于 07-15 09:56 ?681次閱讀
    基于<b class='flag-5'>可靠性</b>設計感知的EDA解決方案