女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

了解 ADC 代碼錯誤率

中芯巨能 ? 2023-08-17 15:09 ? 次閱讀

隨著高速模數轉換器 (ADC) 采樣率的提高,ADC 輸出數據中的代碼錯誤(也稱為閃爍代碼)問題也隨之增加。代碼錯誤定義為 ADC 輸出代碼中的錯誤超過定義的閾值。閾值通常定義為誤差超過 ADC 噪聲預期幅度的水平,以便在存在噪聲的情況下可以輕松識別該誤差。

解釋誤差閾值定義的另一種方法是,在給定 ADC 假定的高斯分布噪聲的情況下,誤差幅度發生的概率超過該幅度的預期概率。圖 1 顯示了在 ADC 輸出樣本中發現的示例代碼錯誤。與理想的正弦波擬合相比,錯誤樣本清晰可見,并且遠遠超過圖中其他樣本的噪聲。

TI-CER-時域-Fig1

圖 1:存在代碼錯誤的 ADC 輸出示例。

ADC 的誤碼率 (CER),有時也稱為字錯誤率 (WER) 或亞穩態錯誤率,定義為每個樣本的平均錯誤數,并通過計算連續錯誤之間的平均樣本數來測量。它通常被定義為一個數量級,例如 10 –12 個 錯誤/樣本。因此,錯誤之間的平均時間取決于轉換器的采樣率。僅當 ADC 以測量 CER 的采樣率運行時,測量的 CER 才是準確的。一般來說,降低采樣率可以將 CER 提高幾個數量級。

讓我們看一下代碼錯誤從何而來,看看為什么采樣率是一個主要因素。

是什么讓 ADC 閃閃發光?
多步 ADC 架構(例如流水線閃存 ADC 或逐次逼近寄存器 (SAR) ADC)分階段將采樣電壓轉換為數字位,每個連續階段都依賴于前一階段的結果。考慮一個基本的流水線閃存高速 ADC,如圖2所示 。這個簡化的 ADC 顯示了兩個轉換級,其中每個連續級都會生成一個數字代碼,可以更精細地估計輸入信號

所示ADC的操作如下:

第一級對輸入電壓進行采樣,并使用第一級 ADC 將模擬輸入信號粗略地轉換為數字代碼。 此階段的閃存 ADC 的工作原理是使用高速比較器將采樣電壓與由 ADC 的主參考電壓 (V REF ) 生成的靜態參考電壓進行比較。閃存比較器的輸出是代表輸入電壓的溫度計編碼數字樣本。

然后,轉換后的溫度計代碼直接發送到第一級 DAC。該 DAC 輸出模擬電壓,該電壓對應于粗略轉換后的樣本。

從原始輸入電壓中減去第一級 DAC 的輸出就得到量化誤差電壓或殘余電壓 (V RES )。然后將殘留物放大并重新采樣(管道化)以用于第二階段。

第二級 ADC 對 V RES進行量化 ,以獲得原始模擬輸入電壓的更準確(更高分辨率)的估計。

TI-CER-閃存-架構-Fig2

圖 2:流水線閃存 ADC 架構框圖示例。

V RES 創建過程引入了高速決策循環。在一個采樣時鐘周期內,采樣電壓必須由第一級 ADC 轉換為數字代碼。數字代碼必須從第一級 DAC 輸出,從原始輸入電壓中減去,并由第二級重新采樣。高速決策環路會引入代碼錯誤,因為閃存 ADC 中的比較器具有穩定時間,該穩定時間是采樣電壓與 V REF之間的差值的函數 。

更簡單地說,當輸入電壓(V CAP1 )接近比較器的參考電壓(例如7*V REF /8)時,比較器需要更長的時間來穩定。理論上,如果 V CAP1 無限接近比較器的參考電壓,比較器將永遠不會穩定,因為它將在其線性區域中工作。

噪聲會阻止這種情況實際發生,但如果比較器確實需要很長時間才能穩定,則第一級 DAC 可能會使用不正確的數字代碼來輸出量化的模擬電壓。結果是 V RES 與第一級 ADC 的實際數字輸出代碼不匹配。然后,第二級 ADC 轉換錯誤的 V RES ,這會導致代碼錯誤。

文章來源:Embedded

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 轉換器
    +關注

    關注

    27

    文章

    8949

    瀏覽量

    150721
  • 數據
    +關注

    關注

    8

    文章

    7240

    瀏覽量

    90993
  • adc
    adc
    +關注

    關注

    99

    文章

    6636

    瀏覽量

    548238
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    EEPROM芯片內部的1路14bit ADC, ADC精度受使用通道數和采樣是怎么樣的?

    EEPROM芯片內部的1路14bit ADC, ADC精度受使用通道數和采樣是怎么樣的?EEPROM芯片通常不內置ADC(模數轉換器),其核心功能是存儲非易失性數據,而非模擬信號轉換
    發表于 06-04 09:04

    ADC采樣與信號頻率:關鍵概念與設計要點

    在模數轉換器(ADC)的設計與應用中,采樣與信號頻率的關系是影響系統性能的核心因素。采樣是指ADC對模擬輸入進行采樣的速度,通常由外部時鐘或內部鎖相環(PLL)提供?,F代高速
    發表于 05-13 09:53

    制造業上了MES后,生產過程透明化,實時掌握生產動態

    MES系統可以簡化人工操作,如通過移動終端報工、掃碼確認工序等,減少紙質單據流轉和人工錄入時間。這不僅提高了工作效率,還降低了人工錯誤率。例如,某企業應用MES后,數據錄入時間減少90%,人工錯誤率下降85%。
    的頭像 發表于 02-22 10:12 ?434次閱讀
    制造業上了MES后,生產過程透明化,實時掌握生產動態

    請問SAR ADC有效分辨與采樣有關嗎?

    是不是所有的ADC都是采樣越高、分辨越差(跳動位數越多)? 我的實驗: ADS8556是16位SAR ADC,最高采樣500多KhZ
    發表于 01-15 07:57

    OpenAI攻克Sora視頻創建錯誤率高難題

    在人工智能與多媒體技術的交叉領域,OpenAI近期宣布了一項重要進展:成功解決了Sora視頻創建過程中錯誤率高的問題。這一突破不僅標志著OpenAI在視頻處理技術上取得了顯著進步,也為廣大用戶帶來
    的頭像 發表于 12-31 10:37 ?453次閱讀

    PGA300EVM在標定ADC參數時,軟件提示ADC系數計算錯誤,問題出在哪里?

    你好!我在使用PGA300EVM時遇到問題:在標定ADC參數時軟件提示:ADC系數計算錯誤, 現在我不清楚問題出現在哪里?是不是我DAC代碼計算的問題?但是我在Debug->
    發表于 12-26 06:40

    ADC08DL502采樣最高到500M,這么高的采樣的時鐘是否可以直接從FPGA輸出給ADC?

    我現在做一個數據采集板子,用的zyqn7000 soc FPGA,ADC用的ADC08DL502 ,采樣最高到500M,想請問下這么高的采樣的時鐘是否可以直接從FPGA輸出給
    發表于 12-26 06:37

    如何評估adc的性能參數

    越高,分辨越高,意味著ADC能夠表示更多的電壓等級,從而提供更精確的測量。 評估方法 :查看ADC的位數,并了解該位數下能夠區分的電壓等級數量。例如,一個12位的
    的頭像 發表于 11-19 17:26 ?1647次閱讀

    SQL錯誤代碼及解決方案

    在SQL數據庫開發和管理中,常見的錯誤代碼及其解決方案可以歸納如下: 一、語法錯誤(Syntax Errors) 錯誤代碼 :無特定代碼,但通常會在
    的頭像 發表于 11-19 10:21 ?6040次閱讀

    如何優化adc的采樣

    在數字信號處理領域,ADC是將模擬信號轉換為數字信號的關鍵組件。采樣,即ADC每秒采集樣本的次數,對信號的準確性和系統的整體性能有著直接的影響。 ADC采樣
    的頭像 發表于 10-31 11:04 ?1449次閱讀

    提高SAR ADC的分辨

    電子發燒友網站提供《提高SAR ADC的分辨.pdf》資料免費下載
    發表于 10-25 09:11 ?0次下載
    提高SAR <b class='flag-5'>ADC</b>的分辨<b class='flag-5'>率</b>

    國內最高采樣 12位10GSPS RF ADC

    ADC
    奇歷士 Caelus
    發布于 :2024年08月27日 14:04:40

    低α粒子錫膏是如何降低微電子封裝軟錯誤率的?

    錯誤是指由輻射對硅集成電路(Si ICs)的影響導致的設備的暫時性故障。軟錯誤會影響設備的性能和可靠性,尤其是在空間、防御、醫療和電力系統等高輻射環境中。
    的頭像 發表于 08-06 10:26 ?587次閱讀
    低α粒子錫膏是如何降低微電子封裝軟<b class='flag-5'>錯誤率</b>的?

    使用低α粒子錫膏降低微電子封裝的軟錯誤率

    錯誤是指由輻射對硅集成電路(Si ICs)的影響導致的設備的暫時性故障。軟錯誤會影響設備的性能和可靠性,尤其是在空間、防御、醫療和電力系統等高輻射環境中。隨著電子設備的不斷微型化和高密度化,軟錯誤
    的頭像 發表于 07-05 11:38 ?623次閱讀
    使用低α粒子錫膏降低微電子封裝的軟<b class='flag-5'>錯誤率</b>

    該如何提高代碼容錯、降低代碼耦合度?

    提高RT-Thread代碼的容錯和降低耦合度是確保代碼質量和可維護性的關鍵,下面列舉了幾種在編寫代碼時,提高代碼容錯
    的頭像 發表于 06-26 08:10 ?1058次閱讀
    該如何提高<b class='flag-5'>代碼</b>容錯<b class='flag-5'>率</b>、降低<b class='flag-5'>代碼</b>耦合度?