女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【筆記】在高電平與低電平的夾縫中生存另外一種電平

撞上電子 ? 2023-06-06 09:47 ? 次閱讀

1. 高阻態(tài)的基本概念:高阻態(tài)是指邏輯電路或接口中的一種狀態(tài),當(dāng)設(shè)備處于高阻態(tài)時(shí),其輸出引腳與信號(hào)線斷開(kāi)連接,表現(xiàn)出非常高的電阻。這種狀態(tài)下,輸出信號(hào)不會(huì)對(duì)其他電路產(chǎn)生影響,實(shí)現(xiàn)了信號(hào)的隔離和不干擾。2. 高阻態(tài)的作用和優(yōu)勢(shì):- 總線沖突避免:在多個(gè)設(shè)備共享同一條總線進(jìn)行數(shù)據(jù)傳輸?shù)那闆r下,通過(guò)將未使用的設(shè)備的輸出引腳切換到高阻態(tài),可以避免總線沖突。例如,在I2C總線上,每個(gè)設(shè)備都有一個(gè)地址,當(dāng)某個(gè)設(shè)備不需要進(jìn)行數(shù)據(jù)傳輸時(shí),將其輸出引腳切換到高阻態(tài),避免與其他設(shè)備的輸出引腳沖突。 - 降低功耗:在低功耗應(yīng)用或電池供電的設(shè)備中,將未使用的設(shè)備的輸出引腳切換到高阻態(tài)可以降低功耗。因?yàn)楦咦钁B(tài)下,輸出引腳不會(huì)導(dǎo)通,減少了電流消耗,延長(zhǎng)了電池壽命。- 輸入輸出控制:高阻態(tài)允許對(duì)設(shè)備的輸入和輸出狀態(tài)進(jìn)行控制。通過(guò)將輸出引腳切換到高阻態(tài),可以斷開(kāi)設(shè)備與外部電路的連接,實(shí)現(xiàn)對(duì)外部電路狀態(tài)的控制或進(jìn)行電平轉(zhuǎn)換。3. 高阻態(tài)的命名和表示方法: - 邏輯門中的高阻態(tài):在邏輯門中,常用的表示高阻態(tài)的符號(hào)為 "Z" 或 "HIZ"。例如,在三態(tài)門(Tri-state Gate)中,輸出引腳在高阻態(tài)時(shí)通常被表示為 "Z"。在數(shù)電符號(hào)中,也可以使用懸空線表示高阻態(tài)。- 開(kāi)漏輸出中的高阻態(tài):開(kāi)漏輸出器件在高阻態(tài)下只能拉低信號(hào)線,而無(wú)法主動(dòng)拉高。在這種情況下,通常需要通過(guò)外部上拉電阻將信號(hào)線拉高,使其處于高電平狀態(tài)。下面是一些例子,展示了高阻態(tài)在實(shí)際應(yīng)用中的使用場(chǎng)景:1. I2C總線通信:在多個(gè)I2C設(shè)備共享同一條總線時(shí),當(dāng)某個(gè)設(shè)備不需要進(jìn)行數(shù)據(jù)傳輸時(shí),將其輸出引腳切換到高阻態(tài),避免與其他設(shè)備的輸出引腳沖突。2. 總線驅(qū)動(dòng):在總線驅(qū)動(dòng)器中,當(dāng)驅(qū)動(dòng)器未使能或未選擇某個(gè)設(shè)備時(shí),將其輸出引腳切換到高阻態(tài),以確保總線上的數(shù)據(jù)傳輸不受未使用設(shè)備的干擾。
3. 電源管理:在電池供電的設(shè)備中,將未使用的模塊或外設(shè)的輸出引腳切換到高阻態(tài),降低功耗,延長(zhǎng)電池壽命。綜上所述,高阻態(tài)是一種重要的電路狀態(tài),通過(guò)切換設(shè)備的輸出引腳到高阻態(tài),可以實(shí)現(xiàn)信號(hào)隔離、沖突避免、功耗降低和輸入輸出控制。具體的應(yīng)用場(chǎng)景和方式根據(jù)不同的電路設(shè)計(jì)和需求而異。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電平
    +關(guān)注

    關(guān)注

    5

    文章

    367

    瀏覽量

    40411
  • 高電平
    +關(guān)注

    關(guān)注

    6

    文章

    198

    瀏覽量

    21899
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    ADS1198 DRDY并沒(méi)有自動(dòng)變成高電平,而是直維持低電平,為什么?

    手冊(cè)上說(shuō)DRDY會(huì)在SCLK的下降沿自動(dòng)變成高電平(DRDY s pulled high at the falling edge of SCLK),但為什么我做了幾次后發(fā)現(xiàn)DRDY并沒(méi)有自動(dòng)變成高電平,而是直維持
    發(fā)表于 02-06 07:14

    DAC7565 SYNC這個(gè)IO腳常態(tài)應(yīng)該置為低電平還是高電平

    可不可以這樣理解,SYNC等于高電平時(shí),移位寄存器為復(fù)位狀態(tài),低電平時(shí)為可使用狀態(tài)。但是我實(shí)際使用過(guò)程中,SYNC直保持高電平使用可以正
    發(fā)表于 02-05 09:31

    TTL電平高電平信號(hào)的轉(zhuǎn)換

    和特點(diǎn) TTL電平一種數(shù)字邏輯電平標(biāo)準(zhǔn),最初由德州儀器(Texas Instruments)開(kāi)發(fā)。它定義了邏輯“0”(低電平)和邏輯“1”(高電平
    的頭像 發(fā)表于 01-16 10:28 ?755次閱讀

    TTL電平嵌入式系統(tǒng)中的應(yīng)用

    晶體管來(lái)實(shí)現(xiàn)邏輯門的功能。TTL電平因其簡(jiǎn)單、可靠和成本效益高而在嵌入式系統(tǒng)中得到了廣泛的應(yīng)用。 TTL電平的定義和特性 TTL電平一種數(shù)字信號(hào)
    的頭像 發(fā)表于 01-16 10:22 ?855次閱讀

    TTL電平低電平信號(hào)的區(qū)別

    在數(shù)字電子學(xué)中,信號(hào)的傳輸和處理依賴于電壓水平來(lái)表示邏輯狀態(tài)。TTL電平低電平信號(hào)是兩常見(jiàn)的電壓水平,它們?cè)跀?shù)字電路中扮演著重要的角色。 TTL電平 TTL
    的頭像 發(fā)表于 01-16 10:21 ?823次閱讀

    TTL電平標(biāo)準(zhǔn)的介紹與解析

    在數(shù)字電子領(lǐng)域,TTL電平標(biāo)準(zhǔn)是一種非常重要的邏輯電平標(biāo)準(zhǔn),它定義了數(shù)字信號(hào)的高低電平電壓范圍,確保了不同數(shù)字電路之間的兼容性和可靠性。TTL電平
    的頭像 發(fā)表于 01-16 09:46 ?1718次閱讀

    為什么ISO7230M輸入高電平時(shí)輸出確偶發(fā)了低電平

    示波器通道1監(jiān)測(cè)輸入通道A(input)直為高電平高電平時(shí)偶爾有干擾,但是示波器通道2監(jiān)測(cè)輸出通道A(output)由高電平變?yōu)榱?b class='flag-5'>低電平
    發(fā)表于 01-13 06:52

    啟動(dòng)ADC converter,EOC同時(shí)由高電平變?yōu)?b class='flag-5'>低電平,Teoc為0us,為什么?

    我們的START和ALE連接到個(gè)管腳,使用STC89C52控制,ADC的時(shí)鐘為28K,啟動(dòng)ADC轉(zhuǎn)換即Star由低電平變?yōu)?b class='flag-5'>高電平后,EOC也立即由高電平變?yōu)?/div>
    發(fā)表于 11-19 07:10

    高電平輸入和低電平輸入是什么意思

    ”。 1. 數(shù)字信號(hào)基礎(chǔ) 數(shù)字信號(hào)是電子系統(tǒng)中用來(lái)表示信息的電壓或電流的變化。最簡(jiǎn)單的形式中,數(shù)字信號(hào)只有兩狀態(tài):高電平低電平。這些狀態(tài)對(duì)應(yīng)于二進(jìn)制數(shù)字系統(tǒng)中的“1”和“0”。
    的頭像 發(fā)表于 10-17 14:56 ?6835次閱讀

    rca輸出是低電平還是高電平

    (黃色插頭)。這些連接器通常用于連接家庭影院系統(tǒng)、音響設(shè)備、游戲機(jī)和其他多媒體設(shè)備。 關(guān)于RCA輸出是低電平還是高電平,這實(shí)際上是個(gè)關(guān)于信號(hào)電平的問(wèn)題。
    的頭像 發(fā)表于 10-17 11:01 ?2072次閱讀

    雙色led燈的引腳為高電平還是低電平

    雙色LED燈的引腳電平高電平低電平)取決于其電路設(shè)計(jì)和控制方式。雙色LED燈通常包含兩個(gè)LED芯片(如紅色和綠色),它們共用個(gè)引腳(共陰或共陽(yáng)),
    的頭像 發(fā)表于 10-01 17:25 ?2146次閱讀

    芯片引腳懸空是高電平還是低電平

    受到周圍電路環(huán)境和噪聲的影響,表現(xiàn)出隨機(jī)性。些情況下,引腳懸空可能會(huì)被視為高電平低電平,但這并不是絕對(duì)的,而是取決于具體的電路設(shè)計(jì)和環(huán)境。 其次,對(duì)于某些芯片來(lái)說(shuō),其內(nèi)部可能集成
    的頭像 發(fā)表于 08-28 09:55 ?4278次閱讀

    SN74AHCT245PWR的輸出只能是高電平或者低電平嗎?

    SN74AHCT245PWR的輸出只能是高電平或者低電平嗎,手冊(cè)中寫(xiě)的大于2V識(shí)別為高電平輸入,小于0.8V識(shí)別為低電平輸入,請(qǐng)問(wèn)下如果是0.8V~2V輸入,輸出是什么,是高阻態(tài)嗎,
    發(fā)表于 08-08 07:39

    高電平低電平輸入有什么區(qū)別

    在數(shù)字電子學(xué)中,高電平低電平是兩基本的信號(hào)狀態(tài),它們分別代表二進(jìn)制數(shù)字1和0。這兩電平狀態(tài)在數(shù)字電路設(shè)計(jì)、通信和計(jì)算機(jī)系統(tǒng)中扮演著至關(guān)
    的頭像 發(fā)表于 07-23 11:25 ?9032次閱讀

    clk是高電平有效還是低電平有效

    在數(shù)字電路中,"clk"通常指的是時(shí)鐘信號(hào)(clock signal),它是一種周期性的信號(hào),用于同步數(shù)字電路中的各種操作。時(shí)鐘信號(hào)的高低電平有效性取決于具體的電路設(shè)計(jì)和應(yīng)用場(chǎng)景。 1. 時(shí)鐘信號(hào)
    的頭像 發(fā)表于 07-23 11:24 ?3559次閱讀