女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

絕緣體上硅(SOI)驅動芯片技術優勢及產品系列

英飛凌工業半導體 ? 2022-04-02 09:51 ? 次閱讀

在之前的技術文章中,介紹了驅動芯片的概覽和PN結隔離(JI)技術,本文會繼續介紹英飛凌的絕緣體上硅(SOI)驅動芯片技術。

高壓柵極驅動IC的技術經過長期的發展,走向了絕緣體上硅(silicon-on-insulator,簡稱SOI),SOI指在硅的絕緣襯底上再形成一層薄的單晶硅,相對于傳統的導電型的硅襯底,它有三層結構,第一層是厚的硅襯底層,用于提供機械支撐,第二層是薄的二氧化硅層,二氧化硅是一種絕緣體,從而形成一層絕緣結構,第三層是薄的單晶硅頂層,在這一層進行電路的刻蝕,形成驅動IC的工作層。

03db3d74-b1e3-11ec-82f6-dac502259ad0.png

圖1.絕緣體上硅SOI(左圖)與傳統體硅(Bulk CMOS)(右圖)結構的比較

SOI在1964年由C.W. Miller和P.H. Robinson提出,經過幾十年的發展,逐漸成熟。英飛凌采用了SOI的獨特設計的柵極驅動IC,從設計上帶來了諸多優勢。其中,最大的優勢在于,SOI的二氧化硅的絕緣層,能夠徹底消除體硅(Bulk CMOS)結構中襯底中的寄生PN結,從而消除了閉鎖效應,提高了驅動芯片耐受負壓的能力。

03ef2cee-b1e3-11ec-82f6-dac502259ad0.png

圖2.傳統體硅(Bulk CMOS)(左圖)與絕緣體上硅SOI(右圖)寄生PN結的比較

從柵極驅動IC的設計結構上,如圖3所示,可以清楚的看到相關電路的影響,在體硅(Bulk CMOS)的設計中,對于高邊電路,襯底連接COM電位,MOS的源極SOURCE連接VS電位,因為襯底與VS之間存在一個寄生二極管,從而在某些工況下,當COM的電位高于VS的電位時,寄生二極管會導通,產生無法控制的電流,從而對電路的可靠性產生影響。在絕緣體上硅SOI的驅動IC中,因為二氧化硅絕緣層的存在,消除了連接COM和VS的寄生二極管,從而極大提升了驅動IC的可靠性。

0404b924-b1e3-11ec-82f6-dac502259ad0.png

圖3.傳統體硅(Bulk CMOS)(左圖)與絕緣體上硅SOI(右圖)寄生PN結對設計的影響

驅動芯片的耐受負壓(VS的電壓低于COM)的能力,對于電機驅動應用,或者橋式電路帶感性負載的應用情況,都非常重要。如圖4所示,當上管Q2關閉的時候,負載電流切換到下管D1,此時電流從負母線流向負載。考慮動態的情況,在D1上的電流逐步建立的過程中,在VS~COM之間,會產生由Ls1和Ld1的感生電壓,以及Q1的二極管的導通電壓,總的電壓等于這三個電壓的疊加,方向上電壓在COM為正,VS為負。因為這類應用中,負壓現象不可避免,所以驅動IC耐受這個負壓的能力越高越好,圖4的右圖可以看出,英飛凌的SOI驅動IC,抗負壓的能力可以達到-100V/300ns或者-60V/1000ns,這種抗負壓的能力遠遠大于JI設計的驅動IC。

041c8360-b1e3-11ec-82f6-dac502259ad0.png

圖4.橋式電路中負壓的產生,及英飛凌的SOI驅動的負壓耐受工作區

另外,SOI的結構中,因為寄生PN結的消失,器件的寄生效應減小,器件的開關損耗也可極大的降低,并且由于漏電流的減小,靜態功耗也可以得到降低,從而使得采用SOI設計的驅動IC,工作頻率能夠更高,整體損耗更小。圖5對比了300kHz的開關頻率下,2ED2106(SOI設計)與IR2106(Bulk CMOS設計)的溫升對比,可以看到,2ED2106的最高溫度只有66°C,而IR2106的溫度高達122°C。

044112ca-b1e3-11ec-82f6-dac502259ad0.png

圖5.絕緣體上硅SOI與傳統體硅(Bulk CMOS)的驅動IC的溫升比較

再次,SOI因為存在良好的介質隔離,更方便進行集成。英飛凌的SOI的驅動IC集成了自舉二極管,從而能夠節省掉以前需要外加的高壓自舉二極管,從而節省系統成本。

045cca60-b1e3-11ec-82f6-dac502259ad0.png

圖6.絕緣體上硅SOI集成自舉二極管示意圖

綜上所述,絕緣體上硅SOI是柵極驅動器的一次技術飛躍,具有負壓耐受能力強、損耗低、集成自舉二極管等一系列的優異特性。

英飛凌已經推出了大量的絕緣體上硅SOI的驅動IC,電壓覆蓋200V至1200V,結構有高低邊驅動、半橋及三相橋。可以點擊文末“閱讀原文”,查詢相關的型號。

046d182a-b1e3-11ec-82f6-dac502259ad0.png

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    459

    文章

    52169

    瀏覽量

    436100
  • SOI
    SOI
    +關注

    關注

    4

    文章

    75

    瀏覽量

    17910
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    新品 | EiceDRIVER? 650 V +/- 4 A高壓側柵極驅動器 1ED21x7 系列

    性價比的解決方案。1ED21x7x是高電壓、大電流的高速柵極驅動器,可用于Si/SiCMOSFET和IGBT開關。設計采用英飛凌的絕緣體SOI
    的頭像 發表于 05-21 17:07 ?162次閱讀
    新品 | EiceDRIVER? 650 V +/- 4 A高壓側柵極<b class='flag-5'>驅動</b>器 1ED21x7 <b class='flag-5'>系列</b>

    銘芯微電子-國產RS485通信接口IC芯片技術優勢

    銘芯微電子-國產RS485通信接口IC芯片技術優勢:1. IEC?靜電保護16kV、2. 超大輸出電壓擺幅?VOD、3.?熱插拔功能、4.?低功耗關斷、5.輸入阻抗、6.超高速傳輸
    的頭像 發表于 05-16 13:33 ?143次閱讀
    銘芯微電子-國產RS485通信接口IC<b class='flag-5'>芯片</b>的<b class='flag-5'>技術優勢</b>

    ADMV4928 37.0 GHz至43.5 GHz發射/接收雙極化波束形成器技術手冊

    ADMV4928是一款絕緣體(SOI)、37.0 GHz至43.5 GHz、mmW 5G波束形成器。RF集成電路(RFIC)高度集成,包含16個獨立的發射和接收通道。ADMV492
    的頭像 發表于 04-08 17:41 ?251次閱讀
    ADMV4928 37.0 GHz至43.5 GHz發射/接收雙極化波束形成器<b class='flag-5'>技術</b>手冊

    新品 | EiceDRIVER? 650V+/-4A高壓側柵極驅動器1ED21x7系列

    性價比的解決方案。1ED21x7x是高電壓、大電流和高速柵極驅動器,可用于Si/SiC功率MOSFET和IGBT開關,設計采用英飛凌的絕緣體S
    的頭像 發表于 03-18 17:04 ?420次閱讀
    新品 | EiceDRIVER? 650V+/-4A高壓側柵極<b class='flag-5'>驅動</b>器1ED21x7<b class='flag-5'>系列</b>

    國產SiC碳化硅功率PIM模塊取代英飛凌PIM模塊的技術優勢

    的PIM模塊,廣泛應用于商用空調和熱泵驅動。 基本股份的BMS065MR12EP2CA2碳化硅PIM模塊方案全面取代英飛凌用于商用空調和熱泵驅動的FP35R12N2T7_B67模塊。 技術優勢如下: 1.
    的頭像 發表于 03-16 17:19 ?367次閱讀
    國產SiC碳化硅功率PIM模塊取代英飛凌PIM模塊的<b class='flag-5'>技術優勢</b>

    ADRF5030 100MHz至20GHz、非反射式SPDT開關技術手冊

    ADRF5030 是非反射式單刀雙擲 (SPDT) 開關使用絕緣體SOI) 制造 過程。ADRF5030 的工作頻率范圍為 100 MHz 至 20 GHz,具有 插入損耗低于
    的頭像 發表于 03-04 09:38 ?348次閱讀
    ADRF5030 100MHz至20GHz、非反射式<b class='flag-5'>硅</b>SPDT開關<b class='flag-5'>技術</b>手冊

    集成電路技術優勢與挑戰

    作為半導體材料在集成電路應用中的核心地位無可爭議,然而,隨著科技的進步和器件特征尺寸的不斷縮小,集成電路技術正面臨著一系列挑戰,本文分述如下:1.
    的頭像 發表于 03-03 09:21 ?417次閱讀
    <b class='flag-5'>硅</b>集成電路<b class='flag-5'>技術</b>的<b class='flag-5'>優勢</b>與挑戰

    鍺材料、退火片和絕緣體(SOI)的介紹

    本文介紹鍺材料、退火片和絕緣體SOI
    的頭像 發表于 12-24 09:44 ?1533次閱讀
    <b class='flag-5'>硅</b>鍺材料、<b class='flag-5'>硅</b>退火片和<b class='flag-5'>絕緣體</b><b class='flag-5'>上</b><b class='flag-5'>硅</b>(<b class='flag-5'>SOI</b>)的介紹

    一文看懂SOI的重要性

    絕緣體SOI技術的基本思想是通過將承載電子器件的晶片表面的薄層與用作機械支撐的塊晶片電絕緣
    的頭像 發表于 12-10 10:12 ?1464次閱讀
    一文看懂<b class='flag-5'>SOI</b>的重要性

    導體和絕緣體的電阻率比較 電阻率檢測技術的發展趨勢

    導體和絕緣體是兩種不同的材料,它們在電學性質上有著顯著的差異。導體是指那些能夠容易地傳導電流的材料,而絕緣體則是指那些不容易傳導電流的材料。這些差異主要體現在它們的電阻率。 導體和絕緣體
    的頭像 發表于 12-02 14:29 ?1225次閱讀

    FD-SOI成≥12nm和≤28nm區間更好的選擇,三星、格羅方德等公司如何布局?

    ? 電子發燒友網報道(文/吳子鵬)全耗盡型絕緣體(FD-SOI)是一種平面工藝技術,能利用襯底偏壓(body bias)提供廣泛的性能以
    的頭像 發表于 10-28 06:57 ?3097次閱讀
    FD-<b class='flag-5'>SOI</b>成≥12nm和≤28nm區間更好的選擇,三星、格羅方德等公司如何布局?

    芯原戴偉民博士回顧FD-SOI發展歷程并分享市場前沿技術

    ,以及芯原在FD-SOI提供的解決方案。 ? 全耗盡型絕緣體(FD-SOI)是一種平面工藝技術
    發表于 10-23 10:02 ?854次閱讀
    芯原戴偉民博士回顧FD-<b class='flag-5'>SOI</b>發展歷程并分享市場前沿<b class='flag-5'>技術</b>

    HPLC智能電表有什么技術優勢嗎?

    HPLC(高速電力線通信)智能電表作為一種先進的智能計量設備,憑借其獨特的技術優勢,在電力管理領域得到了廣泛應用。下面我們將詳細介紹HPLC智能電表的主要技術優勢。1.高傳輸速率-高速數據傳輸
    的頭像 發表于 09-26 18:00 ?979次閱讀
    HPLC智能電表有什么<b class='flag-5'>技術優勢</b>嗎?

    碳化硅功率器件的技術優勢

    優勢,成為了電力電子領域的一顆璀璨新星。本文將深入探討碳化硅功率器件的物性特征、技術優勢、應用前景以及面臨的挑戰。
    的頭像 發表于 09-11 10:43 ?588次閱讀

    超導體的導電性能介于導體和絕緣體之間嗎

    的導電性能并不是介于導體和絕緣體之間,而是具有獨特的性質。 首先,我們需要了解導體、絕緣體和半導體的基本概念。 導體:導體是指電阻率較小的材料,如銅、鋁等。在導體中,電子可以自由移動,形成電流。導體的電阻率隨溫度的升
    的頭像 發表于 07-31 09:10 ?1138次閱讀