女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

終端端接在信號(hào)完整性中的意義

冬至子 ? 來源:大明SIPI ? 作者:佳如明 ? 2023-06-15 11:08 ? 次閱讀

終端端接對(duì)于信號(hào)完整性有著重要的意義,它和源端匹配一樣都是解決信號(hào)完整性問題的重要手段。所以無論是高速的并行總線如DDR,還是高速串行總線如Serdes都會(huì)采用終端的端接。DDR的ODT功能就是典型的終端端接,而大多數(shù)Serdes采用的CML電平,在芯片內(nèi)部的P、N兩根線上都有50ohm的端接。

01

終端端接

源端匹配的作用就是:即使終端沒有匹配,信號(hào)到達(dá)終端發(fā)生反射,返回的到源端的反射信號(hào)也會(huì)由于源端阻抗匹配而不會(huì)發(fā)生反射,從而消除了二次反射和多次反射的影響。

而終端端接則是讓終端負(fù)載阻抗與傳輸線阻抗相匹配,使得初始電波進(jìn)入到傳輸線直至到終端被接收器件接收一直處于匹配狀態(tài)整個(gè)傳輸過程中都不會(huì)發(fā)生反射。

圖片

圖片

(a) (b)

終端端接有上圖所示兩種方式:(a)端接電阻RT 靠近負(fù)載端下拉到地;(b)需要兩個(gè)端接電阻,R1 、R2 分別接到VCC和地。滿足R1 ||R2 = Z0 或RT=Z0 即可實(shí)現(xiàn)阻抗匹配。

假設(shè)上面兩種情況下源端阻抗和傳輸線匹配,接口的IO電壓為VCC。那么進(jìn)入傳輸線的初始電波只有1/2VCC。對(duì)于(a)接收的信號(hào)擺幅就是從0V到1/2VCC,其共模電平為VCC/4。對(duì)于(b)當(dāng)R1=R2 時(shí)接收信號(hào)的擺幅就是1/4VCC到3/4 VCC,共模電平為1/2VCC 。

基于兩種終端端接的上述特點(diǎn),我們來分析兩種情況的應(yīng)用。

對(duì)于情況(a)來說無論是過驅(qū)動(dòng)還是欠驅(qū)動(dòng)情況,信號(hào)的低電平為0,高電平要小于VCC。是否能夠應(yīng)用這種匹配方式要看接收器件的電平接口VIL和VIH的值。比如,3.3V LVTTL電平的VIH = 2.0V,當(dāng)欠驅(qū)動(dòng)的情況下接收端的幅值肯定會(huì)低于1.65V,此時(shí)可能導(dǎo)致接收高電平錯(cuò)誤。

對(duì)于(b)由于其共模電平為1/2VCC,接收信號(hào)高低電平以1/2VCC為中心,這種匹配方式適合用于SSTL或者HSTL這種基于比較器的結(jié)構(gòu)的電平接口。DDR2、DDR3以及QDR的DQ信號(hào)內(nèi)部的ODT端接就采用(b)所示的戴維南端接。

需要注意的是,端接的值并不一定非要和傳輸線阻抗完全匹配。端接阻值越小時(shí)接收器件接收的信號(hào)幅值也就越小,端接阻值越大時(shí)接收器接收信號(hào)幅值越大。端接阻值選擇多大合適要通過仿真結(jié)合信號(hào)的噪聲裕量來確定。

如下圖所示為不同終端端接的仿真波形。(藍(lán)色為ODT120,黃色ODT60,綠色為ODT40,紅色為ODT20)。

圖片

如上所示,ODT20的情況由于端接20ohm比50ohm傳輸線阻抗要小得多,在終端發(fā)生負(fù)反射使信號(hào)的幅值減小,此時(shí)信號(hào)的噪聲余量比較小。如果有其它的噪聲例如串?dāng)_、電源噪聲等就可能會(huì)使信號(hào)質(zhì)量帶來風(fēng)險(xiǎn);ODT40和ODT60的情況端接阻抗與傳輸線阻抗最接近,阻抗不連續(xù)性不是很大,所不同的是ODT60情況發(fā)生正反射,ODT40發(fā)生負(fù)反射,因此ODT60要比ODT40情況信號(hào)幅值大一些噪聲余量也要大一些;ODT120的情況下端接和傳輸線阻抗不匹配程度很大,但是信號(hào)幅值較ODT60進(jìn)一步提高。但由于阻抗不連續(xù)性過大使其眼皮比較厚相比ODT60的情況噪聲余量增加并不明顯。

對(duì)于DDR信號(hào)的ODT配置的選擇需要具體問題具體分析,當(dāng)信號(hào)鏈路比較短的情況可以不用ODT功能,因?yàn)榇藭r(shí)傳輸線效應(yīng)并不明顯阻抗不連續(xù)的影響不大;當(dāng)信號(hào)線比較長(zhǎng)時(shí),能夠體現(xiàn)傳輸線特性,如果源端匹配和鏈路其它匹配做的都很好的情況下,此時(shí)只有終端會(huì)發(fā)生一次反射也可以不用ODT功能。

當(dāng)源端匹配做的不好或者鏈路上存在很多阻抗不連續(xù)點(diǎn)的情況下就需要啟用ODT功能了,具體配置需要根據(jù)仿真結(jié)果來確定。另一方面并不是說開啟ODT功能就一定能夠得到比關(guān)閉ODT功能時(shí)更大的噪聲余量和時(shí)序裕量,而且也不是所有的信號(hào)質(zhì)量問題都能通過開啟ODT來解決。

對(duì)于速率不算太高的DDR3來說,有時(shí)我們會(huì)發(fā)現(xiàn)好像ODT OFF時(shí)的結(jié)果都比ODT ON時(shí)要好。這是為什么呢?

首先接收端接收到的波形為入射電壓和反射電壓的疊加,如下所示:

圖片

入射電壓一定的情況下,反射電壓的大小正負(fù)取決于終端的反射系數(shù)。

DDR3的ODT結(jié)構(gòu)如下圖所示。這里的R1\\R2就相當(dāng)于DDR3的ODT值。

圖片

DDR3的ODT 值有20、40、60、120ohm以及ODT off等值,不同的ODT配置造成的影響就是終端反射系數(shù)不同。、

ODT20,ρ= Vref / Vinc= (20-50)/(20 +50) = -0.428,負(fù)反射使接收信號(hào)幅值減小;

ODT40,ρ= Vref / Vinc= (40-50)/(40 +50) = -0.111,負(fù)反射使接收信號(hào)幅值減??;

ODT60,ρ= Vref / Vinc= (60-50)/(60 +50) = 0.091,正反射使接收信號(hào)幅值增大;

ODT120,ρ= Vref / Vinc= (120-50)/(120 +50) = 0.411,正反射使接收信號(hào)幅值增大;

ODT OFF,ρ= Vref / Vinc = (∞ - 50)/(∞ + 50) = 1,全反射使接收信號(hào)幅值加倍。

由此可見當(dāng)鏈路比較短或者其它地方不存在反射的情況下,信號(hào)的幅值完全取決于末端的反射系數(shù),即ODT的配置。當(dāng)ODT OFF情況下信號(hào)的幅值最大上升下降邊沿最陡因此其眼寬最寬。但是鏈路中的阻抗不匹配也會(huì)增加信號(hào)的過沖和振鈴,當(dāng)線路很長(zhǎng)或者阻抗不連續(xù)點(diǎn)很多時(shí)就有可能ODT OFF的情況要比ODT ON要差。

圖片

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 接收器
    +關(guān)注

    關(guān)注

    15

    文章

    2561

    瀏覽量

    73370
  • 比較器
    +關(guān)注

    關(guān)注

    14

    文章

    1840

    瀏覽量

    108516
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    731

    瀏覽量

    66371
  • 信號(hào)完整性
    +關(guān)注

    關(guān)注

    68

    文章

    1432

    瀏覽量

    96437
  • CML
    CML
    +關(guān)注

    關(guān)注

    0

    文章

    33

    瀏覽量

    19789
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    示波器信號(hào)完整性意義

    完整性。 信號(hào)完整性影響著許多電子設(shè)計(jì)學(xué)科。直到幾年前,它對(duì)數(shù)字設(shè)計(jì)人員來說還不算大問題。設(shè)計(jì)人員可以依賴邏輯電路,像布爾電路一樣操作。當(dāng)時(shí)有噪聲的、不確定的信號(hào)發(fā)生在高速電路
    發(fā)表于 03-02 14:57

    詳解信號(hào)完整性與電源完整性

    信號(hào)完整性與電源完整性分析信號(hào)完整性(SI)和電源完整性(PI)是兩種不同但領(lǐng)域相關(guān)的分析,涉及
    發(fā)表于 11-15 06:31

    何為信號(hào)完整性?信號(hào)完整性包含哪些

    何為信號(hào)完整性信號(hào)完整性(Signal Integrity,簡(jiǎn)稱SI)是指在信號(hào)線上的信號(hào)質(zhì)量
    發(fā)表于 12-30 08:15

    信號(hào)完整性原理分析

    信號(hào)完整性原理分析 什么是“信號(hào)完整性”?在傳統(tǒng)的定義完整性(integrity)”指
    發(fā)表于 11-04 12:07 ?212次下載

    什么是信號(hào)完整性

    什么是信號(hào)完整性 信號(hào)完整性(Signal Integrity):就是指電路系統(tǒng)中信號(hào)
    發(fā)表于 06-30 10:23 ?5445次閱讀
    什么是<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>

    信號(hào)完整性與電源完整性仿真分析

    為了使設(shè)計(jì)人員對(duì)信號(hào)完整性與電源完整性有個(gè)全面的了解,文中對(duì)信號(hào)完整性與電源完整性的問題進(jìn)行了仿
    發(fā)表于 11-30 11:12 ?0次下載
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>與電源<b class='flag-5'>完整性</b>仿真分析

    信號(hào)完整性分析

    本專題詳細(xì)介紹了信號(hào)完整性各部分知識(shí),包括信號(hào)完整性的基礎(chǔ)概述,信號(hào)完整性設(shè)計(jì)分析及仿真知識(shí),還
    發(fā)表于 11-30 11:44
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>分析

    信號(hào)完整性設(shè)計(jì)的5類典型問題(于博士信號(hào)完整性

    于博士撰寫的信號(hào)完整性設(shè)計(jì)的5類問題,成功的闡述了信號(hào)完整性設(shè)計(jì)問題的出現(xiàn)與解決方法。還有更
    發(fā)表于 01-22 20:49 ?0次下載

    信號(hào)完整性與電源完整性的仿真

    信號(hào)完整性與電源完整性的仿真(5V40A開關(guān)電源技術(shù)參數(shù))-信號(hào)完整性與電源完整性的仿真分析與設(shè)
    發(fā)表于 09-29 12:11 ?91次下載
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>與電源<b class='flag-5'>完整性</b>的仿真

    高速電路信號(hào)完整性分析與設(shè)計(jì)—端接與拓?fù)?/a>

    高速電路信號(hào)完整性分析與設(shè)計(jì)—端接與拓?fù)?/div>
    發(fā)表于 02-10 16:38 ?0次下載

    信號(hào)完整性分析科普

    小的成本,快的時(shí)間使產(chǎn)品達(dá)到波形完整性、時(shí)序完整性、電源完整性的要求;我們知道:電源不穩(wěn)定、電源的干擾、信號(hào)間的串?dāng)_、信號(hào)傳輸過程
    的頭像 發(fā)表于 08-17 09:29 ?7134次閱讀
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>分析科普

    為什么電路端接電阻能改善信號(hào)完整性?

    為什么電路端接電阻能改善信號(hào)完整性? 在電路設(shè)計(jì),信號(hào)完整性是一個(gè)極其重要的概念。
    的頭像 發(fā)表于 10-24 10:04 ?1363次閱讀

    什么是信號(hào)完整性

    在現(xiàn)代電子通信和數(shù)據(jù)處理系統(tǒng),信號(hào)完整性(Signal Integrity, SI)是一個(gè)至關(guān)重要的概念。它涉及信號(hào)在傳輸過程的質(zhì)量保持
    的頭像 發(fā)表于 05-28 14:30 ?1807次閱讀

    高速電路信號(hào)完整性和電源完整性研究

    高速電路信號(hào)完整性和電源完整性研究
    發(fā)表于 09-25 14:44 ?0次下載

    聽懂什么是信號(hào)完整性

    2024年12月20日14:00-16:00星聯(lián)華科技將舉辦“高速信號(hào)完整性分析與測(cè)試”-“碼”上行動(dòng)系列線上講堂線上講堂。本期會(huì)議我們將為大家介紹高速串行總線傳輸基本框架,什么是信號(hào)
    的頭像 發(fā)表于 12-15 23:33 ?574次閱讀
    聽懂什么是<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>