女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

EDA 如何助力大芯片產(chǎn)業(yè)成功破局

Cadence楷登 ? 來源:Cadence楷登 ? 2023-05-25 11:14 ? 次閱讀

在金融服務、智能制造、醫(yī)療保健以及媒體娛樂等行業(yè)的推動下,全球數(shù)據(jù)呈現(xiàn)爆發(fā)態(tài)勢。根據(jù) IDC Global DataSphere 的研究顯示,2020 年-2025 年,全球數(shù)據(jù)總量將從 59ZB 大幅增長至 175ZB。其中,中國增速最快且體量最大,預計到 2025 年數(shù)據(jù)總量將增至 48.6ZB,全球市占比達到 27.8%。

在海量的數(shù)據(jù)面前,如何更好地處理數(shù)據(jù)并挖掘其背后的意義?數(shù)據(jù)中心被賦予了更高的使命。面對日益激增的數(shù)據(jù)浪潮,傳統(tǒng)的堆硬件式計算服務器模式已經(jīng)不堪負重,與此同時,曾經(jīng)在軍事、科研等高精尖領域發(fā)揮重要價值的 HPC,正在開啟一場面向各行各業(yè)的新算力革命。

全球正在進入 HPC 大周期

那么到底什么是 HPC 呢?HPC 是英文 High Performance Computing 的縮寫,中文譯為高性能計算。高性能計算主要是通過多臺服務器并行計算的方式,來提升整體的計算能力和容錯能力。在此基礎上,各個節(jié)點可以共同解決一個比任何一個節(jié)點單獨完成的問題大得多的問題,從而達到“1+1》2”的效果。

未來幾年,數(shù)字化轉型、云計算AI 等應用將推動高性能計算滲透率加速提升,屆時全球將逐步進入高性能計算的大周期。根據(jù) TrendForce 的預測顯示,2021 年-2027 年,全球 HPC 市場規(guī)模將從 368 億美元增長至 568 億美元,年均復合增長率達到 7.5%。

HPC 的高速發(fā)展

對底層芯片提出了新的要求

一個完整的計算機系統(tǒng),通常由硬件系統(tǒng)和軟件系統(tǒng)兩大部分組成,其中硬件是計算機系統(tǒng)運行的基石,而硬件由各種各樣的芯片集合組成。這意味著在高性能計算高速發(fā)展的時代,對 CPUGPU、TPU、NPU、FPGAASIC、SoC 等高性能計算芯片,以及通信芯片、接口芯片、存儲芯片等的需求量有望持續(xù)上升。

在百億級市場的積極驅動下,各大主流芯片企業(yè)皆紛紛入局高性能計算市場并加大投入,以期望在市場紅利期分得一塊蛋糕。

對于高性能計算來說,算力是第一要素,通常需要達到每秒萬億次級的計算速度,這對系統(tǒng)的處理器、內(nèi)存帶寬、運算方式、系統(tǒng) I/O、存儲等都提出了更高的要求。如何解決構建下一代超級計算機面臨的性能、延遲、功耗及安全性問題,成為了行業(yè)關注的重點。

系統(tǒng)性的挑戰(zhàn)同樣存在于硬件層面,對于高性能計算芯片來講,面對的計算任務越是復雜,系統(tǒng)對其計算能力、計算速度、數(shù)據(jù)存儲和帶寬等方面的要求就越高。為了能在這場“算力革命”中獲得競爭優(yōu)勢,越來越多的芯片研發(fā)企業(yè)開始采用 Chiplet 和多 die 互聯(lián)的技術將模塊化設計的思維引入半導體制造和封裝中,以獲得更高的計算密度、更多的計算接口和更高的芯片良率;同時采用 DDR5/HBM2e 內(nèi)存處理、PCIe Gen6/CXL2.0/UCIe 高速接口,以應對更高的存儲需求;此外,他們還在嘗試盡量縮短自家產(chǎn)品的面世時間,以獲得市場先發(fā)優(yōu)勢。

面對挑戰(zhàn)

EDA 如何助力大芯片產(chǎn)業(yè)成功破局?

那么,對于這些芯片企業(yè)而言,如何才能實現(xiàn)更大的產(chǎn)品競爭力,加速產(chǎn)品上市呢?正所謂“欲善其事,必先利其器”,因此若想在市場提高競爭力,首先要有更好的 EDA 工具,其次要有更多、更成熟的芯片設計模塊儲備,最后要有強有力的市場推廣渠道和生態(tài)建設能力。

就 EDA 工具而言,高性能計算芯片的設計呈現(xiàn)出異構化和系統(tǒng)化趨勢,傳統(tǒng)的 EDA 工具已經(jīng)不能滿足市場所需。怎么理解呢?

芯片設計異構化

在過去幾年中,新的體系結構和指令集在崛起,異構成為提升算力的重要實現(xiàn)手段,這種趨勢不僅體現(xiàn)在設計中,還體現(xiàn)在制造領域,用不同的工藝、不同的節(jié)點、不同廠家的 IP 來實現(xiàn)整個 SoC 芯片。

芯片設計系統(tǒng)化

一方面,在過去三十年中,半導體產(chǎn)業(yè)的設計和制造是分離的,而如今異構的趨勢又在某種程度上將兩者重新統(tǒng)一起來了,因此 EDA 工具必須在設計階段就考慮好如何滿足 chiplet 系統(tǒng)的驗證需求,這種上下游的協(xié)同要求 EDA 從設計階段延伸到系統(tǒng)階段,來覆蓋整個應用創(chuàng)新周期的驗證需求,以及需要有一個統(tǒng)一的流程來實現(xiàn)不同環(huán)節(jié)的互相驗證、互相對比,以達成某種程度上的協(xié)同。

另一方面,近年來越來越多的系統(tǒng)廠商為了提升自身的差異化優(yōu)勢,也紛紛開始投入芯片研發(fā),這些廠商會將他們對系統(tǒng)的理解帶到了芯片定義中去,就勢必會牽涉到軟件和硬件的協(xié)同、多顆芯片和多個節(jié)點的協(xié)同等。

針對異構芯片的設計和驗證挑戰(zhàn),Cadence 擁有一系列成熟的 IP、仿真速度更快、容量更大的 EDA 工具和智能化的驗證平臺。

其中,Cadence Design IP 提供了高性能、低延遲的網(wǎng)絡基礎設施和存儲解決方案,包括 40G UltraLink D2D PHY、112G-XSR PAM4 IP、UCIe PHY and Controller、DDR/LPDDR/HBM Phy and Controller 等,芯片設計企業(yè)借助這些 IP 可以減少大芯片設計和迭代的總投入成本,同時縮短產(chǎn)品的上市時間;而 Cadence Xcelium MC/ML、Verisium AI、Jasper SPV、Dynamic Duo(Palladium/Protium)等 EDA 工具則可以加快整體仿真速度,輔助企業(yè)實現(xiàn)快、準、好的硬件加速和原型驗證。

針對芯片設計系統(tǒng)化趨勢,Cadence System Performance Analyzer 可以幫助芯片設計企業(yè)識別典型 SoC 的內(nèi)存子系統(tǒng)、互連和外圍設備中的性能下降原因,同時管理和監(jiān)控系統(tǒng)內(nèi)各種啟動器的相互沖突的性能目標,分析和解決系統(tǒng)性能瓶頸;而 Cadence Helium virtual platform 可以通過驗證和調試嵌入式軟件/固件,以及在系統(tǒng)級芯片的純虛擬和混合配置上啟動操作系統(tǒng),從而幫助芯片設計企業(yè)加速系統(tǒng)級芯片的開發(fā),實現(xiàn)由軟件驅動的軟硬件協(xié)同驗證。

此外,針對邊緣計算的低功耗和熱需求,Cadence 還提供了 Palladium DPA、Xcelium Powerplay back、Joules+Innovus power analysis and optimization 等工具,從而能夠更快、更精確地實現(xiàn)動態(tài)功耗分析、峰值功耗估計等。

針對從邊緣到云端的數(shù)據(jù)中心和 IoT 應用,Cadence SBSA 提供了 Arm System Ready 架構認證解決方案。針對計算密度增加帶來的芯片規(guī)模超出光罩尺寸的問題,Cadence Integrity 3D-IC 平臺可以提供更好的 3D-IC 設計工具,采用 Chiplet 和 2.5D/3D-IC 封裝來解決設計尺寸接近或超過光罩尺寸導致的良率問題。

寫在最后

NVIDIA 工程師透露:“不久前,處理一個數(shù)十億門級的設計,對之進行編譯并創(chuàng)建一個硬件仿真模型,然后將其導入硬件仿真加速器,整個過程需要 48-72 小時,在采用 Cadence Dynamic Duo(Palladium/Protium)后,完成同樣的過程,只需要花費 4 小時。”

這是一個典型的例子,而在 Cadence 完善的 EDA 和 IP 解決方案背后,受惠的是整個高性能計算行業(yè)。

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    459

    文章

    52203

    瀏覽量

    436432
  • eda
    eda
    +關注

    關注

    71

    文章

    2894

    瀏覽量

    176508
  • HPC
    HPC
    +關注

    關注

    0

    文章

    332

    瀏覽量

    24213

原文標題:HPC 開啟算力革命,EDA 產(chǎn)業(yè)如何破局?

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    EDA禁令即將來襲!中國芯片產(chǎn)業(yè)迎背水一戰(zhàn)

    芯片之母”,是集成電路設計、制造過程中不可或缺的軟件工具。EDA位于芯片設計的最上游,并且該工具是芯片制造企業(yè)與芯片設計企業(yè)進行數(shù)據(jù)交接時
    的頭像 發(fā)表于 05-30 01:03 ?7341次閱讀
    <b class='flag-5'>EDA</b>禁令即將來襲!中國<b class='flag-5'>芯片</b><b class='flag-5'>產(chǎn)業(yè)</b>迎背水一戰(zhàn)

    車規(guī)MCU架構變革加速,芯科集成生態(tài)適配

    EDA加入“無劍聯(lián)盟”,與新思成功“會師”,更多RISC-V處理器IP核向AI加速、車載、高速互連等應用拓展; 歐盟組建的歐洲高性能計算聯(lián)合企業(yè)投入2.4億歐元,用于開發(fā)AI應用的RISC-V芯片和軟件; 外媒消息稱,中國八部門
    的頭像 發(fā)表于 04-10 09:40 ?1w次閱讀
    車規(guī)MCU架構變革加速,芯科集成<b class='flag-5'>破</b><b class='flag-5'>局</b>生態(tài)適配

    九同方EDA軟件免費試用

    美國突發(fā)斷供EDA軟件,重創(chuàng)中國半導體產(chǎn)業(yè),中國芯片設計工具鏈遭遇“釜底抽薪”,在國內(nèi)數(shù)千家芯片設計企業(yè)集體陷入困境之時,九同方義無反顧,全力踏上
    的頭像 發(fā)表于 06-07 13:55 ?195次閱讀

    九霄智能國產(chǎn)EDA工具的突圍之路

    近日,芯片行業(yè)因EDA工具「斷供」事件再次被推到了輿論的風口浪尖。作為深耕數(shù)字EDA前端工具的從業(yè)者,我們親歷了行業(yè)從技術封鎖初期的焦慮,到如今全產(chǎn)業(yè)鏈協(xié)同
    的頭像 發(fā)表于 06-06 10:09 ?266次閱讀
    九霄智能國產(chǎn)<b class='flag-5'>EDA</b>工具的突圍之路

    中國EDA產(chǎn)業(yè)自主化:道阻且長,行則將至

    的Mentor Graphics(現(xiàn)為Siemens EDA)這三大巨頭壟斷。中國芯片產(chǎn)業(yè)的崛起,使得EDA工具的自主可控成為國家戰(zhàn)略層面的重要議題。那么,中國通過自己培養(yǎng)人才、發(fā)展本
    發(fā)表于 06-04 14:04 ?811次閱讀
    中國<b class='flag-5'>EDA</b><b class='flag-5'>產(chǎn)業(yè)</b>自主化:道阻且長,行則將至

    CCLINK IE 與 PROFINET 無法互通?99% 的工程師都靠這招

    ; 總結劃重點 工業(yè)協(xié)議牢記三要素: ① 硬件適配是剛需:選網(wǎng)關要看是否支持CCLINK IE與PROFINET的底層協(xié)議轉換,別信\"通用適配\"的噱頭; ② 抗擾設計是底線:耐
    發(fā)表于 06-03 15:37

    芯馳科技分享本土車規(guī)芯片之路

    發(fā)展趨勢。芯馳科技創(chuàng)始人仇雨菁女士受邀出席并發(fā)表主題演講,深入剖析智能汽車時代下國產(chǎn)芯片面臨的機遇、挑戰(zhàn)與之路。
    的頭像 發(fā)表于 04-03 10:08 ?339次閱讀

    8002D音頻功放芯片:國產(chǎn)芯片之選

    新冠疫情沖擊芯片行業(yè)格局,國內(nèi)芯片制造業(yè)尋求突破。8002D芯片在性能上不斷提升,如輸出功率、信噪比等方面表現(xiàn)良好,工作電壓范圍適應多種場景,外圍電路和封裝優(yōu)化生產(chǎn)。與國外產(chǎn)品競爭,在中國市場憑借實用性和性價比實現(xiàn)
    的頭像 發(fā)表于 02-17 17:04 ?915次閱讀

    新思科技引領EDA產(chǎn)業(yè)革新,展望2025年芯片與系統(tǒng)創(chuàng)新之路

    2024年,EDA(電子設計自動化)領域,被譽為“半導體皇冠上的明珠”,經(jīng)歷了前所未有的變革與挑戰(zhàn),特別是AI技術的迅猛發(fā)展,為EDA領域帶來了深遠的影響。在這一背景下,我們榮幸地邀請到了全球芯片
    的頭像 發(fā)表于 01-23 15:07 ?785次閱讀

    南信國際年會盛典 創(chuàng)新生 贏未來

    2025年1月10日,南信國際開啟了主題為“?創(chuàng)新生?贏未來”的年終盛典。回溯公司發(fā)展史,深挖問題、交流心得,面對行業(yè)市場環(huán)境,以為筆、創(chuàng)新為墨,繪就未來華章。 PART.0
    的頭像 發(fā)表于 01-16 18:18 ?294次閱讀
    南信國際年會盛典  <b class='flag-5'>破</b><b class='flag-5'>局</b> 創(chuàng)新生 贏未來

    國產(chǎn)汽車芯片現(xiàn)狀解讀:高端少、占比低,該如何

    閔行區(qū)人民政府、上海車規(guī)集成電路全產(chǎn)業(yè)鏈技術創(chuàng)新戰(zhàn)略聯(lián)盟共同主辦,會上來自中國汽車芯片產(chǎn)業(yè)創(chuàng)新戰(zhàn)略聯(lián)盟(以下簡稱:中國汽車芯片聯(lián)盟)和汽車芯片
    的頭像 發(fā)表于 12-26 00:11 ?3201次閱讀

    AI助力國產(chǎn)EDA,挑戰(zhàn)與機遇并存

    EDA(Electronic Design Automation,電子設計自動化)是指利用計算機輔助設計軟件來完成超大規(guī)模集成電路芯片的功能設計、綜合、驗證、物理設計等流程的設計方式。EDA?技術
    的頭像 發(fā)表于 11-01 11:04 ?1221次閱讀
    AI<b class='flag-5'>助力</b>國產(chǎn)<b class='flag-5'>EDA</b>,挑戰(zhàn)與機遇并存

    AI如何助力EDA應對挑戰(zhàn)

    探究當今產(chǎn)業(yè)背景和科技潮流中半導體產(chǎn)業(yè)所面臨的挑戰(zhàn)與變革時,不難發(fā)現(xiàn),一個至關重要的轉折點已經(jīng)發(fā)生——人工智能(AI)的崛起正以前所未有的力量,對電子設計自動化(EDA)乃至整個半導體產(chǎn)業(yè)
    的頭像 發(fā)表于 10-17 10:21 ?1017次閱讀
    AI如何<b class='flag-5'>助力</b><b class='flag-5'>EDA</b>應對挑戰(zhàn)

    國產(chǎn)芯片原廠的出路:從風潮到現(xiàn)實的之路

    國產(chǎn)芯片原廠的出路:從風潮到現(xiàn)實的之路
    的頭像 發(fā)表于 08-12 17:54 ?1241次閱讀

    最新!全球EDA企業(yè) TOP 50!

    EDA是集成電路產(chǎn)業(yè)鏈最上游、最高端和最核心的產(chǎn)業(yè),被稱為半導體行業(yè)的“七寸”,幾乎沉淀了整個半導體產(chǎn)業(yè)中所有的核心技術問題,其涉及的芯片I
    的頭像 發(fā)表于 06-27 17:17 ?4854次閱讀
    最新!全球<b class='flag-5'>EDA</b>企業(yè) TOP 50!