女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA配置模式和配置設計

e9Zb_gh_8734352 ? 來源:FPGA技術聯盟 ? 作者:FPGA技術聯盟 ? 2022-12-01 11:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

所有現代FPGA的配置分為兩類:基于SRAM的和基于非易失性的。其中,前者使用外部存儲器來配置FPGA內的SRAM;后者只配置一次。

LatticeActel的FPGA使用稱為反熔絲的非易失性配置技術,其主要優點是系統設計更加簡單、不需要外部存儲器和配置控制器、功耗低、成本低和FPGA配置時間更快。最大的缺點在于配置是固定的。

大多數現代FPGA都是基于SRAM,包括Xilinx Spartan和Virtex系列。每個FPGA上電后或在后續的FPGA配置期間,從外部非易失性存儲器中讀取比特流,由配置控制器處理,并加載到內部配置SRAM中。SRAM保持了配置邏輯、IO、嵌入式存儲器、布線、時鐘、收發器和其他FPGA原語等所有的設計信息。

圖1是Xilinx Virtex-6 的配置結構。

e4e42992-7124-11ed-8abf-dac502259ad0.png

配置是由FPGA內部的配置控制器執行。比特流存儲在外部非易失性存儲器(如Flash)中。外部存儲器通過使用SelectMAP接口連接到配置控制器,這是Xilinx特有的。額外的膠合邏輯可能需要架起SelectMAP和外部存儲器接口之間的橋梁。此外,比特流可以通過JTAG或ICAP加載到配置控制器中。比特流可以選擇加密,以提高安全性。內部電池備份RAM( BBR)和eFuse保存用于比特流解密的加密密鑰。 FPGA配置存儲器也稱為配置存儲器單元,它的每一位與比特流中的對應位一起初始化。每個存儲器單元的輸出連接到可配置的功能塊上,如LUT、寄存器、BRAM、IO、布線等。下圖是配置存儲器單元連接到多路復用器,以設置FPGA架構中元件之間的特定布線路徑。在FPGA配置階段,邏輯狀態被置位為1或0。

e534e8e6-7124-11ed-8abf-dac502259ad0.png

Xilinx的FPGA配置模式

多種FPGA配置模式可滿足不同的使用模式。圖3是Xilinx FPGA配置模式的分類。

e57cd5ca-7124-11ed-8abf-dac502259ad0.png

配置模式分為兩類:主動( master)模式和被動(slave)模式。在主動配置模式下,FPGA控制配置過程。在被動模式下,由外部設備(如單片機、CPLD或其他FPGA)控制FPGA的配置過程。此外,還有兩個特殊的配置模式,即使用JTAG和內部配置訪問端口(ICAP)。有4種數據寬度支持不同的外部存儲器: 32位、16位、8位、1位(串行)。下面是配置模式的簡要介紹。

JTAG

JTAG接口主要在調試期間使用。為了與Xilinx ChipScope 和iMPACT軟件應用程序接口,特殊的適配器連接到專用FPGA引腳上。

ICAP

專用的ICAP原語用于與用戶邏輯的接口,在FPGA架構內進行配置。

主動串行模式

在主動串行模式中,FPGA控制Xilinx Platform Flash,以提供配置數據。Xilinx Platform Flash是一種特殊的非易失性存儲器,旨在通過使用SelectMAP接口直接與Xilinx FPGA接口。

主動SPI Flash模式

在主動SPI Flash 模式中,FPGA控制串行SPI閃存,以提供配置數據。

主動SelectMAP模式

在主動SelectMAP模式中,FPGA控制Xilinx Plaform Flash,以提供8位或16位的配置數據。

主動BPI模式

在主動BPI模式中,FPGA控制并行NOR Flash, 以提供8位或16位的配置數據。

被動串行和SelectMAP模式

在被動串行模式下,外部設備(如單片機、CPLD或其他FPGA)控制FPGA的配置過程。

設計FPGA配置方案

對于特定設計來說,有一些設計考慮用于選擇最合適的 FPGA配置方案。主要的選擇標準是: ●選擇是否通過外部設備(被動模式)或由FPGA本身(主動模式)控制配置過程。從系統復雜性角度來看,主動模式最簡單,但未必適合所有設計。被動模式接口作為簡單的串行接口,直接連接到處理器的IO引腳,讀取比特流數據進入配置控制器。 ●選擇外部非易失性存儲器的類型和大小,用于存儲一個或多個FPGA比特流。盡管與FPGA的成本相比,外部存儲器的成本相對較低,但仍然是不可忽略的。設計者可以在SPI Flash、并行NOR Flash、或Xilinx Platform Flash 之間進行選擇。在某些設計中,FPGA可以使用連接到被動模式下的FPGA配置控制器直接配置。 ●數據寬度的選擇---串行、 8位、16位或32位----影響配置速度和FPGA中用于設計的I0數目。 ●現場升級配置比特流可以是一個重要的需求。配置方案必須解決當比特流正在編程進入非易失性存儲器時發生損壞的情況。 ●Xilinx FPGA提供了一個選項,用來加密在更高設計安全要求情況下的比特流。解密密鑰可以存儲在內部的BBR或者eFuse中。BBR存儲器是易失性的,需要外部電池。使用BBR與使用非易失性eFuse相比,重新編程相對容易。 ●配置模式的選擇如圖所示,以Spartan-6為例,配置模式選擇如下圖所示:

e88e96b8-7124-11ed-8abf-dac502259ad0.png

●不同配置模式的硬件設計如下圖所示:

e8b5acd0-7124-11ed-8abf-dac502259ad0.png

e8d80618-7124-11ed-8abf-dac502259ad0.png

計算配置時間

在許多應用中,FPGA配置時間很關鍵,要準確估計配置方案選擇過程中的時間是很重要的。配置時間取決于比特流大小、時鐘頻率和配置接口的數據寬度,按下列公式定義:配置時間=比特流大小x時鐘頻率x數據寬度表1提供了配置接口在不同數據寬度下,對于使用50 MHz時鐘的最小和最大Xlinx Virtex-6 FPGA的預期配置時間。

e92335fc-7124-11ed-8abf-dac502259ad0.png

Xilinx配置相關的原語

表2提供了Xilinx Virtex-6 FPGA支持的與配置相關的原語列表。

e96635aa-7124-11ed-8abf-dac502259ad0.png

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22050

    瀏覽量

    618423
  • 控制器
    +關注

    關注

    114

    文章

    17106

    瀏覽量

    184279
  • 存儲器
    +關注

    關注

    38

    文章

    7651

    瀏覽量

    167391

原文標題:FPGA知識匯集-FPGA配置模式和配置設計

文章出處:【微信號:gh_873435264fd4,微信公眾號:FPGA技術聯盟】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    易靈思 FPGA TJ375的PLL的動態配置

    TJ375已經支持PLL的動態配置。打開PLL在Advance Settings中的Dynamic Reconfiguration中勾選Enable就可以了。最大可以支持85組配置參數。動態配置框圖
    的頭像 發表于 07-14 18:14 ?579次閱讀
    易靈思 <b class='flag-5'>FPGA</b> TJ375的PLL的動態<b class='flag-5'>配置</b>

    如何配置模式下的 BT 芯片?

    我需要以雙模式設置 CYBW20721B2 藍牙模塊。 我們現在使用的藍牙芯片配置為僅作為外圍設備工作。 并且我想將其配置為雙模式(BT 需要同時作為中央和外圍設備工作的應用程序)。
    發表于 06-27 08:10

    Altera Stratix 10和Agilex 7 FPGA的電源管理及配置問題案例

    本文主要基于 Altera Stratix 10 和 Agilex 7 FPGA 在客戶實際應用中遇到的電源管理及配置問題,系統梳理了典型故障案例、解決方案與調試建議。
    的頭像 發表于 06-19 15:29 ?1458次閱讀
    Altera Stratix 10和Agilex 7 <b class='flag-5'>FPGA</b>的電源管理及<b class='flag-5'>配置</b>問題案例

    CY7C68013A客戶配置成slavefifo模式,FPGA發送數據到PC則會丟包或者收到的數據對不上,什么原因?

    我們這邊有個客戶使用CY7C68013A,客戶配置成slavefifo模式,PC端發送數據到FPGA時數據正常,FPGA發送數據到PC則會丟包或者收到的數據對不上。能否幫忙看下客戶的
    發表于 05-30 08:21

    ads58c28 A,B兩個通道難道不能配置不同的測試模式

    外部控制為FPGA,使用LVDS,DDR模式配置為測試模式,A,B通道都配置為0到2047計數模式
    發表于 02-13 07:29

    FPGA配置ADS5562怎么確認寄存器是否配置正常?

    1、用FPGA配置ADS5562怎么確認寄存器是否配置正常 2、輸入時鐘和輸出時鐘的延時怎樣配置在合理的范圍里
    發表于 01-02 06:49

    易靈思FPGA PS配置模式--v7

    文件。注意修改Bitstream生成模式時,不需要進行工程的全編譯,只需運行最后一步數據流生成即可。 PS配置啟動過程 這里以X1模式為例,PS的配置過程如下: (1)在啟動
    的頭像 發表于 12-24 14:37 ?1536次閱讀
    易靈思<b class='flag-5'>FPGA</b> PS<b class='flag-5'>配置</b><b class='flag-5'>模式</b>--v7

    如何通過FPGA配置CDCI6214?

    我想直接采用FPGA通過IIC接口配置CDCI6214內部寄存器,而不是先寫入EEPROM再由EEPROM寫入內部寄存器。在這種配置下,RESETN和EEPROMSEL引腳應該如何接?
    發表于 11-11 06:24

    高級定時器PWM輸入模式配置方法

    我們將向大家介紹高級定時器的另一個常見應用——PWM輸入模式。在本節課中,我們將先圍繞輸入捕獲模式展開,并重點描述PWM輸入模式和涉及的寄存器,最后通過一個實驗例程去介紹PWM輸入模式
    的頭像 發表于 11-08 16:48 ?4370次閱讀
    高級定時器PWM輸入<b class='flag-5'>模式</b>的<b class='flag-5'>配置</b>方法

    PCM5142如何在FPGA中通過SPI配置寄存器?

    我們的連接方式是FPGA+PCM5142,是SPI模式。 1、沒有配置任何寄存器,采用默認配置,I2S24bit數據輸入,SCK=20.48M / BCK=320K / LRCK=5
    發表于 10-31 07:29

    固化FPGA配置芯片的方式

    FPGA可以反復的重新配置,這就意味著設計者可以不斷的反復的下載設計的邏輯做驗證。如果出現錯誤或者需要升級,只需要修改設計,重新下載設計邏輯電路即可。FPGA雖然有重新配置的優勢,帶來
    的頭像 發表于 10-24 18:13 ?1256次閱讀
    固化<b class='flag-5'>FPGA</b><b class='flag-5'>配置</b>芯片的方式

    一種簡單高效配置FPGA的方法

    本文描述了一種簡單高效配置FPGA的方法,該方法利用微處理器從串行外圍接口(SPI)閃存配置FPGA設備。這種方法減少了硬件組件、板空間和成本。
    的頭像 發表于 10-24 14:57 ?1620次閱讀
    一種簡單高效<b class='flag-5'>配置</b><b class='flag-5'>FPGA</b>的方法

    配置直接測試模式的低功耗藍牙器件應用說明

    電子發燒友網站提供《配置直接測試模式的低功耗藍牙器件應用說明.pdf》資料免費下載
    發表于 09-13 11:06 ?0次下載
    <b class='flag-5'>配置</b>直接測試<b class='flag-5'>模式</b>的低功耗藍牙器件應用說明

    如何將BQ35100配置為EOS模式

    電子發燒友網站提供《如何將BQ35100配置為EOS模式.pdf》資料免費下載
    發表于 09-11 10:03 ?0次下載
    如何將BQ35100<b class='flag-5'>配置</b>為EOS<b class='flag-5'>模式</b>

    易靈思Trion FPGA PS配置模式--update(6)

    文件。注意修改Bitstream生成模式時,不需要進行工程的全編譯,只需運行最后一步數據流生成即可。 PS配置啟動過程 這里以X1模式為例,PS的配置過程如下: (1)在啟動
    的頭像 發表于 07-23 08:48 ?1033次閱讀
    易靈思Trion <b class='flag-5'>FPGA</b> PS<b class='flag-5'>配置</b><b class='flag-5'>模式</b>--update(6)