女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Chiplet的IP新理念與設計工具

奇普樂芯片技術 ? 來源:奇普樂芯片技術 ? 作者:Chipuller ? 2022-10-26 17:56 ? 次閱讀

隨著半導體制程節點的持續演進,短溝道效應以及量子隧穿效應帶來的發熱、漏電等問題愈發嚴重,追求經濟效能的摩爾定律日趨放緩。

在此背景下,產業開始轉向以先進封裝為代表的新賽道,伴隨著先進封裝而出現的第一個新概念就是Chiplet:

這些類似樂高積木一樣的功能模塊通過中介層(interposer)連接在一起,然后附著在封裝基底上。

c5f4645e-4620-11ed-96c9-dac502259ad0.jpg

英特爾的Foveros封裝技術就是采用這種思路,通過2.5D堆疊而實現不同chiplets的累加堆疊的集成。

Foveros將會在傳統無源中介層之上擴展裸片堆疊模式,可以在CPU、圖像處理器AI加速器等高性能邏輯器件之上疊加存儲器。

這種技術可以將系統級芯片產品細分為許多不同的chiplets,其中I/O、SRAM電源電路都可以在一個基礎裸片上制造,然后在其上疊加高性能chiplets。

與傳統SoC相比,Chiplet的思想是將不同的小芯粒通過先進封裝形成系統芯片;這也意味著,更為專業的設計工具對Chiplet未來生態的發展至關重要:

c6205028-4620-11ed-96c9-dac502259ad0.jpg

EDA設計流程圖

Chiplet因為需要更多異構芯片和各類總線的加入,將會使得整個芯片的設計過程變得更加復雜:

相關半導體行業從業者就指出:在一個封裝只有幾百個I/O的時代,封裝設計者還有可能用試算表(Spreadsheet)來規劃I/O,但在動輒數千甚至上萬個I/O互連的先進封裝設計中,這種方法不僅太耗時,而且出錯的機率很高。

基于資料庫的互連設計,還有設計規則檢查(DRC),都將成為先進封裝設計的標準工具。

此外,以往封裝業界習慣使用的Gerber檔格式,在先進封裝時代或許將改成GDSII檔格式;整體來說,封裝業界所使用的工具,都會變得越來越像Fab跟IC設計者所使用的工具。

特別是,在芯片的整體設計之前:為了把SoC拆解成Chiplet,相關的EDA工具需要芯片設計人員更多協同。

不僅是RDL Netlist、線路布局(Place & Route)的工具需要更新,設計人員還需要更多設計模擬工具來解決多晶片所衍生的電源一致性(PI)、訊號一致性(SI)、電磁相容(EMC)、散熱(Thermal)等問題。

首先EDA工具需要在芯片互聯接口的標準化方面進行改進;其次是可擴展性,Chiplet下芯片設計工程師需要同時對多個chiplets進行布局和驗證。

由于其需要采用堆疊方式進行設計,那么將十分考驗散熱能力;對于EDA工具的要求就在于,如何保障不同chiplets間堆疊后產生的熱度不會損壞芯片。

相比之下,頭部EDA公司可能會略早發現這些挑戰,不過由于行業都還在對此探索,因此不會有太大差距。

從當下Chiplet的角度來看:在相關標準還沒完全確定,相關廠商提出的基礎能力和標準各不相同的前提下;相關頭部EDA公司在Chiplet領域是與國內和海外公司共同推進生態、制定標準的發展進程,因此對于中國廠商來說是一個機會。

就如作為全球排名第一的EDA解決方案供應商,新思科技也在致力于與國內的眾多芯片設計公司一同探索相關Chiplet解決方案:

新思科技中國區副總經理朱勇強調:要使Chiplet做到通用化,不僅需要類似于UCIe等協議的定義,還需要國內外更多設計廠商的一同探索與發展;

新思科技對其保持一個歡迎的態度,如果將來標準能夠普及開來,對國內的廠商更快地推出自己的Chiplet產品也是有益的。

當然,相較于設計工具,Chiplet的IP新理念也至關重要。

一些半導體IP核以硅片的形式提供,IP即是chiplets,旨在以芯粒形式實現IP的“即插即用”和“重復利用”。

以解決原有先進制程工藝芯片面臨的性能與成本的矛盾,并降低較大規模芯片的設計時間和風險,實現從傳統SoC封裝的IP到先進封裝中以獨立的chiplets形式呈現的IP。

c666aec4-4620-11ed-96c9-dac502259ad0.jpg

Chiplet的IP新理念

Chiplet的IP新理念在為芯片降低成本及加速產品迭代上至關重要:

如果在芯片設計階段,就將大規模的SoC按照不同的功能模塊分解為一個個的chiplets,那么部分chiplets則可以做到類似模塊化的設計,而且可以重復運用在不同的芯片產品當中。

這樣可以極大降低芯片設計的難度和設計成本,同時也有利于后續產品的迭代,加速產品的上市周期。

Chiplet的IP新理念在為降低芯片設計難度及提升靈活性上至關重要:

對于很多SoC廠商來說,原來設計一款大型的SoC芯片時,需要將大量第三方IP與自己的IP整合到一起,形成一個統一的SoC,然后采用同一個制程工藝進行制造:

而如果采用Chiplet模式,芯片設計廠商可以直接選擇第三方的基于適合的工藝制程的以chiplets形式提供的IP,然后再通過先進封裝技術將chiplets封裝在一起即可;這樣可以極大的降低芯片設計難度,提升靈活性和效率。






審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 存儲器
    +關注

    關注

    38

    文章

    7636

    瀏覽量

    166445
  • SoC芯片
    +關注

    關注

    1

    文章

    636

    瀏覽量

    35667
  • DRC
    DRC
    +關注

    關注

    2

    文章

    153

    瀏覽量

    36939

原文標題:從SoC走向Chiplet,設計工具及IP支持至關重要

文章出處:【微信號:奇普樂芯片技術,微信公眾號:奇普樂芯片技術】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    智多晶FPGA設計工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設計的時代浪潮中,智多晶率先邁出關鍵一步——智多晶正式宣布旗下 FPGA 設計工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設計專屬 AI 助手——晶小助!這是 FPGA 領域首次引入大模型 AI 助手,為 FPGA 工程師提供前所未有的智能交互體驗。
    的頭像 發表于 06-06 17:06 ?221次閱讀

    安森美WebDesigner+設計工具使用心得

    WebDesigner+ 設計工具完成120W DC-DC隔離電源設計、通過Elite Power仿真工具,簡化125KW 儲能系統設計,今天分享的試用報告聚焦WebDesigner工具,一起來了解下。
    的頭像 發表于 05-16 15:19 ?239次閱讀
    安森美WebDesigner+設<b class='flag-5'>計工具</b>使用心得

    Chiplet與先進封裝設計中EDA工具面臨的挑戰

    Chiplet和先進封裝通常是互為補充的。Chiplet技術使得復雜芯片可以通過多個相對較小的模塊來實現,而先進封裝則提供了一種高效的方式來將這些模塊集成到一個封裝中。
    的頭像 發表于 04-21 15:13 ?452次閱讀
    <b class='flag-5'>Chiplet</b>與先進封裝設計中EDA<b class='flag-5'>工具</b>面臨的挑戰

    Chiplet:芯片良率與可靠性的新保障!

    Chiplet技術,也被稱為小芯片或芯粒技術,是一種創新的芯片設計理念。它將傳統的大型系統級芯片(SoC)分解成多個小型、功能化的芯片模塊(Chiplet),然后通過先進的封裝技術將這些模塊連接在一起,形成一個完整的系統。這一技
    的頭像 發表于 03-12 12:47 ?595次閱讀
    <b class='flag-5'>Chiplet</b>:芯片良率與可靠性的新保障!

    請問有沒有可以設計圓形的NFC天線設計工具

    請問有沒有可以設計圓形的NFC天線設計工具
    發表于 03-12 06:59

    VirtualLab Fusion應用:使用1D-1D EPE的光波導布局設計工具

    Fusion用Light Guide Toolbox Gold Edition為您提供了幾個系統的設計工具,幫助光學工程師以更可控的方式一步一步地解決設計過程。這些系統的設計工具涵蓋了器件的布局,以及耦合
    發表于 02-24 08:54

    VirtualLab Fusion應用:光導布局設計工具

    摘要 隨著增強和混合現實(AR & MR)技術的發展,光波導器件已成為人們越來越關注的對象。為了幫助光學工程師設計這樣的系統,VirtualLab Fusion提供了幾個系統設計工具
    發表于 02-21 08:46

    解鎖Chiplet潛力:封裝技術是關鍵

    的關鍵鑰匙。 Chiplet: 超大規模芯片突破的關鍵策略 面對全球范圍內計算需求的爆炸性增長,高性能芯片市場正以前所未有的速度持續擴張。在這一背景下,Chiplet技術以其獨到的設計理念與先進的封裝工藝,成為了突破傳統單芯片設
    的頭像 發表于 01-05 10:18 ?864次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:封裝技術是關鍵

    PI Expert在線設計工具新增功能

    PI Expert是我們值得信賴的在線設計工具,其性能和功能仍在不斷增強當中。
    的頭像 發表于 12-19 09:47 ?633次閱讀

    Wilink WLAN IP實時調優工具(RTTT)

    電子發燒友網站提供《Wilink WLAN IP實時調優工具(RTTT).pdf》資料免費下載
    發表于 11-28 14:23 ?0次下載
    Wilink WLAN <b class='flag-5'>IP</b>實時調優<b class='flag-5'>工具</b>(RTTT)

    安森美系統設計工具介紹

    就系統級設計而言,開發工具的重要性不亞于為您的應用找到合適的方案。安森美提供豐富全面的工具和軟件,助您輕松掌控設計過程。我們的工具致力于幫助您找到合適的產品,并在整個設計周期的產品選型、測試和分析等環節中,為您提供全程支持。本文
    的頭像 發表于 11-14 09:46 ?727次閱讀
    安森美系統設<b class='flag-5'>計工具</b>介紹

    傳感器設計工具入門和故障排除指南

    電子發燒友網站提供《傳感器設計工具入門和故障排除指南.pdf》資料免費下載
    發表于 11-11 13:50 ?0次下載
    傳感器設<b class='flag-5'>計工具</b>入門和故障排除指南

    IMEC組建汽車Chiplet聯盟

    來源:芝能智芯 微電子研究中心imec宣布了一項旨在推動汽車領域Chiplet技術發展的新計劃。 這項名為汽車Chiplet計劃(ACP)的倡議,吸引了包括Arm、ASE、寶馬、博世、Cadence
    的頭像 發表于 10-15 13:36 ?560次閱讀
    IMEC組建汽車<b class='flag-5'>Chiplet</b>聯盟

    Primemas選擇Achronix eFPGA技術用于Chiplet平臺

    高性能 FPGA 和嵌入式FPGA (eFPGA) IP 的領導者 Achronix Semiconductor Corporation 和使用Chiplet 技術開發創新 SoC Hub
    的頭像 發表于 09-18 16:16 ?851次閱讀

    如何為電量計工具Multi-updater編輯PCFG文件

    電子發燒友網站提供《如何為電量計工具Multi-updater編輯PCFG文件.pdf》資料免費下載
    發表于 09-03 11:28 ?0次下載
    如何為電量<b class='flag-5'>計工具</b>Multi-updater編輯PCFG文件