女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB設計中降低EMI和EMC的七個技巧

Torex產品資訊 ? 來源:Torex產品資訊 ? 作者:Torex產品資訊 ? 2022-06-07 10:20 ? 次閱讀

電磁兼容性(EMC)及關聯的電磁干擾(EMI)歷來都需要系統設計工程師擦亮眼睛,在當今電路板設計和元器件封裝不斷縮小、OEM要求更高速系統的情況下,這兩大問題尤其令PCB布局和設計工程師頭痛。

EMC與電磁能的產生、傳播和接收密切相關,PCB設計中不希望出現EMC。電磁能來自多個源頭,它們混合在一起,因此必須特別小心,確保不同的電路、走線、過孔和PCB材料協同工作時,各種信號兼容且不會相互干擾。

另一方面,EMI是由EMC或不想要的電磁能產生的一種破壞性影響。在這種電磁環境下,PCB設計人員必須確保減少電磁能的產生,使干擾最小。

避免在PCB設計中出現電磁問題的7個技巧

技巧1:將PCB接地

降低EMI的一個重要途徑是設計PCB接地層。第一步是使PCB電路板總面積內的接地面積盡可能大,這樣可以減少發射、串擾和噪聲。將每個元器件連接到接地點或接地層時必須特別小心,如果不這樣做,就不能充分利用可靠的接地層的中和效果。

一個特別復雜的PCB設計有幾個穩定的電壓。理想情況下,每個參考電壓都有自己對應的接地層。但是,如果接地層太多會增加PCB的制造成本,使價格過高。折衷的辦法是在三到五個不同的位置分別使用接地層,每一個接地層可包含多個接地部分。這樣不僅控制了電路板的制造成本,同時也降低了EMI和EMC。

如果想使EMC最小,低阻抗接地系統十分重要。在多層PCB中,最好有一個可靠的接地層,而不是一個銅平衡塊(copper thieving)或散亂的接地層,因為它具有低阻抗,可提供電流通路,是最佳的反向信號源。

為解決多層PCB中的EMC問題,最好有一個可靠的接地層,而不是銅平衡塊(copper thieving)或散亂的接地層

信號返回地面的時長也非常重要。信號往返于信號源的時間必須相當,否則會產生類似天線的現象,使輻射的能量成為EMI的一部分。同樣,向/從信號源傳輸電流的走線應盡可能短,如果源路徑和返回路徑的長度不相等,則會產生接地反彈,這也會產生EMI。

如果信號進出信號源的時間不同步,則會產生類似天線的現象,從而輻射能量,引起EMI

技巧2:區分EMI

由于EMI不同,一個很好的EMC設計規則是將模擬電路和數字電路分開。模擬電路的安培數較高或者說電流較大,應遠離高速走線或開關信號。如果可能的話,應使用接地信號保護它們。在多層PCB上,模擬走線的布線應在一個接地層上,而開關走線或高速走線應在另一個接地層。因此,不同特性的信號就分開了。

有時可以用一個低通濾波器來消除與周圍走線耦合的高頻噪聲。濾波器可以抑制噪聲,返回穩定的電流。將模擬信號和數字信號的接地層分開很重要。由于模擬電路和數字電路有各自獨特的特性,將它們分開至關重要。數字信號應該有數字接地,模擬信號應該終止于模擬接地。

在數字電路設計中,有經驗的PCB布局和設計工程師會特別注意高速信號和時鐘。在高速情況下,信號和時鐘應盡可能短并鄰近接地層,因為如前所述,接地層可使串擾、噪聲和輻射保持在可控制的范圍。

數字信號也應遠離電源平面。如果距離很近,就會產生噪聲或感應,從而削弱信號。

技巧3:串擾和走線是重點

走線對確保電流的正常流動特別重要。如果電流來自振蕩器或其它類似設備,那么讓電流與接地層分開,或者不讓電流與另一條走線并行,尤其重要。 兩個并行的高速信號會產生EMC和EMI,特別是串擾。必須使電阻路徑最短,返回電流路徑也盡可能短。返回路徑走線的長度應與發送走線的長度相同。

對于EMI,一條叫做“侵犯走線”,另一條則是“受害走線”。電感和電容耦合會因為電磁場的存在而影響“受害”走線,從而在“受害走線”上產生正向和反向電流。這樣的話,在信號的發送長度和接收長度幾乎相等的穩定環境中就會產生紋波。

在一個平衡良好、走線穩定的環境中,感應電流應相互抵消,從而消除串擾。但是,我們身處不完美的世界,這樣的事不會發生。因此,我們的目標是必須將所有走線的串擾保持在最小水平。如果使并行走線之間的寬度為走線寬度的兩倍,則串擾的影響可降至最低。例如,如果走線寬度為5密耳,則兩條并行走線之間的最小距離應為10密耳或更大。

隨著新材料和新的元器件不斷出現,PCB設計人員還必須繼續應對電磁兼容性和干擾問題。

技巧4:去耦電容

去耦電容可減少串擾的不良影響,它們應位于設備的電源引腳和接地引腳之間,這樣可以確保交流阻抗較低,減少噪聲和串擾。為了在寬頻率范圍內實現低阻抗,應使用多個去耦電容。

放置去耦電容的一個重要原則是,電容值最小的電容器要盡可能靠近設備,以減少對走線產生電感影響。這一特定的電容器盡可能靠近設備的電源引腳或電源走線,并將電容器的焊盤直接連到過孔或接地層。如果走線較長,請使用多個過孔,使接地阻抗最小。

技巧5:避免90°角

為降低EMI,應避免走線、過孔及其它元器件形成90°角,因為直角會產生輻射。在該角處電容會增加,特性阻抗也會發生變化,導致反射,繼而引起EMI。 要避免90°角,走線應至少以兩個45°角布線到拐角處。

技巧6:使用過孔需謹慎

在幾乎所有PCB布局中,都必須使用過孔在不同層之間提供導電連接。PCB布局工程師需特別小心,因為過孔會產生電感和電容。在某些情況下,它們還會產生反射,因為在走線中制作過孔時,特性阻抗會發生變化。

同樣要記住的是,過孔會增加走線長度,需要進行匹配。如果是差分走線,應盡可能避免過孔。如果不能避免,則應在兩條走線中都使用過孔,以補償信號和返回路徑中的延遲。

技巧7:電纜和物理屏蔽

承載數字電路和模擬電流的電纜會產生寄生電容和電感,引起很多EMC相關問題。如果使用雙絞線電纜,則會保持較低的耦合水平,消除產生的磁場。對于高頻信號,必須使用屏蔽電纜,其正面和背面均接地,消除EMI干擾。

物理屏蔽是用金屬封裝包住整個或部分系統,防止EMI進入PCB電路。這種屏蔽就像是封閉的接地導電容器,可減小天線環路尺寸并吸收EMI。

原文標題:一看就會!如何避免在PCB設計中出現電磁問題?

文章出處:【微信公眾號:Torex產品資訊】歡迎添加關注!文章轉載請注明出處。

審核編輯:湯梓紅
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4352

    文章

    23409

    瀏覽量

    406707
  • emi
    emi
    +關注

    關注

    53

    文章

    3700

    瀏覽量

    130290
  • emc
    emc
    +關注

    關注

    172

    文章

    4114

    瀏覽量

    185957
  • 電磁干擾
    +關注

    關注

    36

    文章

    2379

    瀏覽量

    106298

原文標題:一看就會!如何避免在PCB設計中出現電磁問題??

文章出處:【微信號:gh_454737165c13,微信公眾號:Torex產品資訊】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    符合EMCPCB設計準則

    時源芯微專業EMC/EMI/EMS整改 EMC防護器件 就ESD問題而言,設計上需要注意的地方很多,尤其是關于GND布線的設計及線距,PCB設計
    的頭像 發表于 05-15 16:42 ?160次閱讀

    設計EMI/EMC安全的電池包

    )和傳導發射(沿電源線或通信線傳出系統的噪聲電流)。(二)EMC定義電磁兼容性(EMC)指設備或系統在所處電磁環境能正常工作,且不會對環境的其他設備造成不可接受的電磁干擾。二、噪聲
    發表于 03-11 15:44 ?0次下載

    高速PCB設計EMI防控手冊:九大關鍵步驟詳解

    的關注。據統計,幾乎60%的EMI問題都可以通過優化高速PCB設計來解決。本文將詳細介紹高速PCB設計解決EMI問題的九大規則,幫助工程師們在設計中有效減少
    的頭像 發表于 12-24 10:08 ?469次閱讀

    PCB設計的Stub對信號傳輸的影響

    PCB設計應盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優化Stub的長度和幾何形狀來降低它們對信號的影響。
    的頭像 發表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設計</b><b class='flag-5'>中</b>的Stub對信號傳輸的影響

    PCBEMC/EMI的設計技巧

    隨著 IC 器件集成度的提高、設備的逐步小型化和器件的速度愈來愈高, 電子產品EMI 問題也更加嚴重。從系統設備 EMC/EMI 設計的觀點來看,在設備的
    發表于 11-18 15:02 ?6次下載

    高速PCB設計指南

    如今,可以認為大多數PCB存在某種類型的信號完整性問題的風險,這種問題通常與高速數字設計相關。高速PCB設計和布局專注于創建不易受信號完整性、電源完整性和EMI/EMC問題影響的電路板
    的頭像 發表于 10-18 14:06 ?1502次閱讀
    高速<b class='flag-5'>PCB設計</b>指南

    PCB設計怎么降低EMC

    PCB(印刷電路板)設計降低電磁兼容性(EMC)問題是一至關重要的環節。EMC問題主要涉
    的頭像 發表于 10-09 11:47 ?819次閱讀

    單片機方案開發-分享七個常用的外圍電路設計

    在電子產品電路開發設計,外圍電路設計是連接主控芯片與外部世界的關鍵橋梁,它直接影響著整個產品的性能、穩定性及功耗。今天,今天英銳恩科技的技術小編跟大家分享七個常用的外圍電路設計,助電子工程師們
    發表于 09-24 15:59

    什么是EMC?有關隔離系統EMI、輻射發射、ESD和EFT的4問題

    電子發燒友網站提供《什么是EMC?有關隔離系統EMI、輻射發射、ESD和EFT的4問題.pdf》資料免費下載
    發表于 09-23 11:07 ?0次下載
    什么是<b class='flag-5'>EMC</b>?有關隔離系統<b class='flag-5'>中</b>的<b class='flag-5'>EMI</b>、輻射發射、ESD和EFT的4<b class='flag-5'>個</b>問題

    放大器OPA548的七個針腳與電源和負載是怎么接線的?

    請問:放大器OPA548的七個針腳與電源和負載是怎么接線的?
    發表于 09-23 08:19

    電子儀器PCB設計EMC技術的應用

    電子發燒友網站提供《電子儀器PCB設計EMC技術的應用.pdf》資料免費下載
    發表于 09-20 11:26 ?0次下載

    pcb設計如何設置坐標原點

    PCB設計,坐標原點是一非常重要的概念,它決定了PCB布局的起始位置和方向。 一、坐標原點的定義 坐標原點的概念 在PCB設計
    的頭像 發表于 09-02 14:45 ?4147次閱讀

    PCB設計PCB制板的緊密關系

    一站式PCBA智造廠家今天為大家講講PCB設計PCB制板有什么關系?PCB設計PCB制板的關系。PCB設計和制板是
    的頭像 發表于 08-12 10:04 ?926次閱讀

    EMC大揭秘 PCB設計必備指南

    EMC大揭秘 PCB設計必備指南
    的頭像 發表于 06-15 16:29 ?3382次閱讀
    <b class='flag-5'>EMC</b>大揭秘 <b class='flag-5'>PCB設計</b>必備指南

    PCB設計EMC有哪些注意事項

    是否滿足ESD或者EMI防護設計要求,撇開原理圖設計,PCB設計一般需要我們從PCB布局和PCB布線兩方面進行審查,接下來為大家介紹關于
    的頭像 發表于 06-12 09:49 ?944次閱讀