女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

VHDL與Verilog硬件描述語言如何用TestBench來進行仿真

FPGA設(shè)計論壇 ? 來源:博客園 ? 作者:The Pisces ? 2021-08-04 14:16 ? 次閱讀

VHDL與Verilog硬件描述語言在數(shù)字電路的設(shè)計中使用的非常普遍,無論是哪種語言,仿真都是必不可少的。而且隨著設(shè)計復(fù)雜度的提高,仿真工具的重要性就越來越凸顯出來。在一些小的設(shè)計中,用TestBench來進行仿真是一個很不錯的選擇。

VHDL與Verilog語言的語法規(guī)則不同,它們的TestBench的具體寫法也不同,但是應(yīng)包含的基本結(jié)構(gòu)大體相似,在VHDL的仿真文件中應(yīng)包含以下幾點:實體和結(jié)構(gòu)體聲明、信號聲明、頂層設(shè)計實例化、提供激勵;Verilog的仿真文件應(yīng)包括:模塊聲明、信號聲明、頂層設(shè)計實例化、提供激勵。大致思想都是相似的。

簡單的說,TestBench就是一種驗證手段,從軟件層面對設(shè)計的硬件電路進行仿真。具體來講,一般是在你的仿真文件里,產(chǎn)生激勵信號,作用于被仿真的設(shè)計文件DUT(Design Under Test),產(chǎn)生相應(yīng)的輸出,然后根據(jù)輸出信號檢驗設(shè)計的電路是否存在問題或者存在哪些問題。

下面以FPGA板中驅(qū)動流水燈的一段程序為例,簡單介紹一下兩種語言的TestBench的編寫。

1 module led_run(clk,rst,led);

2 input clk,rst;

3 output reg [7:0] led;

4 reg [25:0] clk_cnt;

5 reg clk_tmp;

6 reg [3:0] temp;

7

8 always@(posedge clk or negedge rst)

9 begin

10 if(!rst)

11 begin

12 clk_cnt《=26‘d0;

13 clk_tmp《=1’b1;

14 end

15 else

16 begin

17 if(clk_cnt==26‘b11111111111111111111111111)

18 begin

19 clk_cnt《=26’d0;

20 clk_tmp《=~clk_tmp;

21 end

22 else

23 clk_cnt《=clk_cnt+1‘b1;

24 end

25 end

26

27 always@(posedge clk_tmp or negedge rst)

28 begin

29 if(!rst)

30 temp《=4’d15;

31 else

32 temp《=temp+1‘b1;

33 end

34

35 always@(temp)

36 begin

37 case(temp)

38 4’d0 :led《=8‘b11111110;

39 4’d1 :led《=8‘b11111100;

40 4’d2 :led《=8‘b11111000;

41 4’d3 :led《=8‘b11110000;

42 4’d4 :led《=8‘b11100000;

43 4’d5 :led《=8‘b11000000;

44 4’d6 :led《=8‘b10000000;

45 4’d7 :led《=8‘b00000000;

46 4’d8 :led《=8‘b00000001;

47 4’d9 :led《=8‘b00000011;

48 4’d10:led《=8‘b00000111;

49 4’d11:led《=8‘b00001111;

50 4’d12:led《=8‘b00011111;

51 4’d13:led《=8‘b00111111;

52 4’d14:led《=8‘b01111111;

53 4’d15:led《=8‘b11111111;

54 default:;

55 endcase

56 end

57

58 endmodule

上面是一段流水燈的代碼,控制8位流水燈依次點亮,再依次熄滅。第一個always語句完成分頻功能,第二個always語句用于計數(shù),共16個值,第三個always語句根據(jù)計數(shù)的值選擇LED燈的狀態(tài)。其中clk、rst分別為時鐘和復(fù)位信號,led為驅(qū)動流水燈的輸出信號。接下來針對這一設(shè)計編寫其TestBench文件。

1 /************TestBench*************/

2 module tb_led_run;

3 reg clk,rst;

4 wire led;

5

6 initial

7 begin

8 rst=1;

9 #30 rst=0;

10 #40 rst=1;

11 end

12

13 initial

14 begin

15 clk=1;

16 forever #20 clk=~clk;

17 end

18

19 led_run led1(.clk(clk),.rst(rst),.led(led));

20 endmodule

由于只需要時鐘和復(fù)位信號即可,故在其仿真文件并不復(fù)雜,建立測試模塊,進行信號聲明,在兩個initial中分別提供clk和rst信號,最后進行例化。當然注意一點,在仿真時要把分頻模塊去掉,或者將分頻系數(shù)改小,否則仿真時不容易觀察波形。下面是在Modelsim中仿真得到的波形(分頻模塊改為2分頻)。

總結(jié)起來,Verilog的TestBench有著相對固定的寫法:

module test_bench;

端口聲明語句

initial

begin

產(chǎn)生時鐘信號

end

initial

begin

提供激勵源

end

例化語句

endmodule

最主要的是在initial語句中進行激勵的生成,這要根據(jù)具體的設(shè)計來分析。

下面對比介紹VHDL語言TestBench的寫法。同樣的功能,驅(qū)動流水燈,VHDL的程序如下:

1 LIBRARY IEEE;

2 USE IEEE.STD_LOGIC_1164.ALL;

3 USE IEEE.STD_LOGIC_UNSIGNED.ALL;

5 ENTITY led_run IS

6 PORT(clk:in std_logic;

7 rst:in std_logic;

8 led:out std_logic_vector(7 downto 0):=“11111111” );

9 END led_run;

10

11 ARCHITECTURE arc_led_run OF led_run IS

12 signal temp:std_logic_vector(3 downto 0);

13 signal clk_cnt:std_logic_vector(25 downto 0);

14 signal clk_tmp:std_logic:=’1‘;

15 BEGIN

16 divider:PROCESS(clk,rst)

17 BEGIN

18 if(rst=’0‘) then

19 clk_cnt《=“00000000000000000000000000”;

20 elsif(clk’event and clk=‘1’) then

21 clk_cnt《=clk_cnt+1;

22 if(clk_cnt=“11111111111111111111111111”) then

23 clk_cnt《=“00000000000000000000000000”;

24 clk_tmp《=NOT clk_tmp;

25 end if;

26 end if;

27 END PROCESS;

28

29 PROCESS(clk_tmp,rst)

30 BEGIN

31 if(rst=‘0’) then

32 temp《=“1111”; --all the led off

33 elsif(clk_tmp‘event and clk_tmp=’1‘) then

34 temp《=temp+1;

35 end if;

36 END PROCESS;

37

38 PROCESS(temp)

39 BEGIN

40 case temp is

41 when“0000”=》led《=“11111110”;

42 when“0001”=》led《=“11111100”;

43 when“0010”=》led《=“11111000”;

44 when“0011”=》led《=“11110000”;

45 when“0100”=》led《=“11100000”;

46 when“0101”=》led《=“11000000”;

47 when“0110”=》led《=“10000000”;

48 when“0111”=》led《=“00000000”;

49 when“1000”=》led《=“00000001”;

50 when“1001”=》led《=“00000011”;

51 when“1010”=》led《=“00000111”;

52 when“1011”=》led《=“00001111”;

53 when“1100”=》led《=“00011111”;

54 when“1101”=》led《=“00111111”;

55 when“1110”=》led《=“01111111”;

56 when“1111”=》led《=“11111111”;

57 when others=》NULL;

58 end case;

59 END PROCESS;

60

61 END arc_led_run;

根據(jù)語法要求,首先聲明庫,接著定義實體和結(jié)構(gòu)體。在結(jié)構(gòu)體中用三個進程(PROCESS)分別實現(xiàn)分頻、計數(shù)、流水燈狀態(tài)分配的功能,功能相當于上面Verilog程序中的三個always語句。接下來寫TestBench文件:

1 ---------------TestBench-----------------

2 LIBRARY IEEE;

3 USE IEEE.STD_LOGIC_1164.ALL;

4

5

6 ENTITY tb_led_run IS --空實體

7 END tb_led_run;

8

9

10 ARCHITECTURE arc_tb_led_run OF tb_led_run IS --結(jié)構(gòu)體

11

12 COMPONENT led_run IS --元件聲明

13 PORT(clk:in std_logic;

14 rst:in std_logic;

15 led:out std_logic_vector(7 downto 0));

16 END COMPONENT;

17

18 signal clk,rst:std_logic;

19 signal led:std_logic_vector(7 downto 0);

20 constant clk_period:time:=5 ns;

21

22 BEGIN

23

24 DUT:led_run PORT MAP(clk=》clk,rst=》rst,led=》led); --元件例化

25

26 clk_gen:PROCESS

27 BEGIN

28 clk《=’1‘;

29 wait for clk_period/2;

30 clk《=’0‘;

31 wait for clk_period/2;

32 END PROCESS;

33

34 tb:PROCESS

35 BEGIN

36 rst《=’0‘;

37 wait for 12 ns;

38 rst《=’1‘;

39 wait;

40 END PROCESS;

41

42 END arc_tb_led_run;

在這個TestBench中同樣只需要提供clk和rst信號,分別在兩個進程實現(xiàn),Modelsim中的仿真結(jié)果如下(同樣在仿真的時候?qū)⒎诸l系數(shù)改為2):

總結(jié)一下,VHDL的TestBench寫法也有相對固定的格式:

library ieee; --庫聲明

use ieee.std_logic_1164.all;

entity test_bench is --測試平臺文件的空實體(不需要端口定義)

end test_bench;

architecture tb_behavior of test_bench is --結(jié)構(gòu)體

component entity_under_test --被測試元件的聲明

port(

list-of-ports-theri-types-and-modes

);

end component;

begin

instantiation:entity_under_test port map --元件例化

port-associations

);

process() --產(chǎn)生時鐘信號

……

end process;

process() --產(chǎn)生激勵源

……

end process;

end tb_behavior;

相對與Verilog語言來說,VHDL的TestBench除了自身的庫聲明以及Entity和Architecture之外,還需要進行元件的聲明,即將被測試的設(shè)計聲明為一個元件,然后對其例化。在激勵的產(chǎn)生方面與Verilog思路相同。

從上面的程序可以看出,Verilog語言相對比較隨意一些,從C語言編程中繼承了多種操作符和結(jié)構(gòu);而VHDL的語法則比較嚴謹,有固定的格式。但在功能的實現(xiàn)上二者大同小異。比如Verilog中的always語句,在VHDL中可以找到PROCESS與之對應(yīng),當然更多的是不同。

兩種語言均可在不同的抽象層次對電路進行描述:系統(tǒng)級、算法級、寄存器傳輸級、邏輯門級和開關(guān)電路級,但是VHDL更擅長系統(tǒng)級,而Verilog更方便底層描述。在學習硬件描述語言的時候不妨對比學習一下,相信會對電路設(shè)計的理解更加深一層。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • vhdl
    +關(guān)注

    關(guān)注

    30

    文章

    819

    瀏覽量

    129564

原文標題:VHDL與Verilog硬件描述語言TestBench的編寫

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    一文詳解Verilog HDL

    Verilog HDL(Hardware Description Language)是一種硬件描述語言,用于從算法級、門級到開關(guān)級的多種抽象設(shè)計層次的數(shù)字系統(tǒng)建?!,F(xiàn)實生活中多用于專用集成電路
    的頭像 發(fā)表于 03-17 15:17 ?1824次閱讀
    一文詳解<b class='flag-5'>Verilog</b> HDL

    千兆網(wǎng)絡(luò)PHY芯片RTL8211E的實踐應(yīng)用

    以太網(wǎng)MAC模塊負責實現(xiàn)以太網(wǎng)MAC子層的功能,完成802.3ab的數(shù)據(jù)封裝與解封。其同時負責適配硬件PHY的物理接口,組成物理層的通訊接口; 硬件系統(tǒng)的功能可以通過 Verilog HDL
    的頭像 發(fā)表于 03-17 13:56 ?3183次閱讀
    千兆網(wǎng)絡(luò)PHY芯片RTL8211E的實踐應(yīng)用

    淺談VerilogVHDL的區(qū)別

    VerilogVHDL是兩種廣泛使用的硬件描述語言(HDL),它們用于描述和模擬數(shù)字電路系統(tǒng)的行為和結(jié)構(gòu)。這兩種
    的頭像 發(fā)表于 02-17 14:20 ?1183次閱讀
    淺談<b class='flag-5'>Verilog</b>和<b class='flag-5'>VHDL</b>的區(qū)別

    數(shù)字電路編程語言介紹

    數(shù)字電路編程語言是專門為描述和模擬數(shù)字電路而設(shè)計的編程語言。它們通常具有以下特點: 硬件描述語言(HDL) :大多數(shù)數(shù)字電路編程
    的頭像 發(fā)表于 01-24 09:39 ?608次閱讀

    Verilog 電路仿真常見問題 Verilog 在芯片設(shè)計中的應(yīng)用

    在現(xiàn)代電子設(shè)計自動化(EDA)領(lǐng)域,Verilog作為一種硬件描述語言,已經(jīng)成為數(shù)字電路設(shè)計和驗證的標準工具。它允許設(shè)計師以高級抽象的方式定義電路的行為和結(jié)構(gòu),從而簡化了從概念到硅片的整個設(shè)計流程
    的頭像 發(fā)表于 12-17 09:53 ?1071次閱讀

    Verilog 與 ASIC 設(shè)計的關(guān)系 Verilog 代碼優(yōu)化技巧

    Verilog與ASIC設(shè)計的關(guān)系 Verilog作為一種硬件描述語言(HDL),在ASIC設(shè)計中扮演著至關(guān)重要的角色。ASIC(Application Specific Integr
    的頭像 發(fā)表于 12-17 09:52 ?896次閱讀

    VerilogVHDL的比較 Verilog HDL編程技巧

    理解。 VHDLVHDL 的語法更接近于 Ada 語言,它是一種更正式的語言,具有豐富的數(shù)據(jù)類型和結(jié)構(gòu)。VHDL 支持數(shù)據(jù)流、行為和結(jié)構(gòu)
    的頭像 發(fā)表于 12-17 09:44 ?1456次閱讀

    Verilog vhdl fpga

    崗位職責 1.負責FPGA的架構(gòu)設(shè)計、代碼編寫、仿真等; 2.協(xié)同軟、硬件工程師完成系統(tǒng)聯(lián)調(diào)和測試; 3.負責項目中FPGA設(shè)計的相關(guān)文檔編寫及維護;任職要求 1.碩士及以上學歷,電子、通信、計算機
    發(fā)表于 11-12 16:40

    Verilog硬件描述語言參考手冊

    一. 關(guān)于 IEEE 1364 標準二. Verilog簡介三. 語法總結(jié)四. 編寫Verilog HDL源代碼的標準五. 設(shè)計流程
    發(fā)表于 11-04 10:12 ?4次下載

    system verilog語言簡介

    ICer需要System Verilog語言得加成,這是ICer深度的表現(xiàn)。
    發(fā)表于 11-01 10:44 ?0次下載

    FPGA編程語言的入門教程

    FPGA(現(xiàn)場可編程邏輯門陣列)的編程涉及特定的硬件描述語言(HDL),其中VerilogVHDL是最常用的兩種。以下是一個FPGA編程語言
    的頭像 發(fā)表于 10-25 09:21 ?994次閱讀

    如何利用Verilog-A開發(fā)器件模型

    何用Verilog-A開發(fā)器件模型在建模領(lǐng)域?qū)⒂葹橹匾?。今天就來以簡單的例子來介紹如何開發(fā)一個Verilog-A Model。
    的頭像 發(fā)表于 10-18 14:16 ?1142次閱讀
    如何利用<b class='flag-5'>Verilog</b>-A開發(fā)器件模型

    FPGA芯片架構(gòu)和資源有深入的理解,精通Verilog HDL、VHDL

    、計算機相關(guān)專業(yè),具有良好的專業(yè)基礎(chǔ)知識。 2.工作年限不限,有工作經(jīng)驗或優(yōu)秀應(yīng)屆畢業(yè)生亦可。 3.對FPGA芯片架構(gòu)和資源有深入的理解,精通Verilog HDL、VHDL編程語言,熟悉時序約束、時序分析
    發(fā)表于 09-15 15:23

    【招聘】verilog vhdl FPGA

    1.熟悉FPGA架構(gòu)及應(yīng)用,熟悉圖像算法的FPGA實現(xiàn)。 2.熟悉verilog vhdl,熟悉Xilinx或Intel等開發(fā)工具。 3.有AI算法 fpga實現(xiàn)經(jīng)驗優(yōu)先。 4.本科及以上學歷,碩士優(yōu)先。具有強烈的責任心,執(zhí)行力,良好的溝通能力和團隊合作能力。
    發(fā)表于 09-02 15:50

    Verilog testbench問題求助

    這是我在HDLbits網(wǎng)站上做到的一道題,是testbench,請問這個代碼為什么input都是低電平0?我設(shè)置的時鐘就是周期10ns,占空比50%的時鐘信號?。吭趺磿霈F(xiàn)這種情況......
    發(fā)表于 07-21 11:14