女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

一種面向2nm-CMOS和新興存儲器的先進工藝和器件技術

旺材芯片 ? 來源:半導體行業觀察 ? 作者:半導體行業觀察 ? 2021-07-04 17:26 ? 次閱讀

在 2021 年 6 月的 VLSI 技術和電路研討會上,舉辦了一個關于“面向 2nm-CMOS 和新興存儲器的先進工藝和器件技術”的短期課程。在本文中,我將回顧前兩個介紹前沿邏輯器件的演講。這兩個演示文稿是互補的,并提供了對邏輯技術可能發展的出色概述。

臺積電:未來十年的 CMOS 器件技術

平面 MOSFET 的柵極長度 (Gate length:Lg) 縮放限制在大約 25nm,因為單表面柵極(single surface gate)對亞表面泄漏( sub surface leakage)的控制很差。 添加更多的柵極(例如在 FinFET 中),將使其中的溝道被限制在三個柵極之間,從而能夠將 Lg 縮放到溝道厚度的大約 2.5 倍。FinFET 已經從英特爾最初采用的高度傾斜鰭壁(highly sloped fin walls )的 22 納米發展到今天更加垂直的壁(vertical walls)和臺積電為其 5 納米工藝實施的高遷移率溝道 FinFET。

更高的鰭會增加有效溝道寬度 (effective channel width:Weff),Weff = 2Fh + Fth,其中 Fh 是鰭(Fin)高度,Fth 是鰭(Fin)厚度。增加 Weff 會增加重載電路(heavily loaded circuits)的驅動電流,但過高的鰭會浪費有源功率(active power)。直而薄的鰭片有利于短溝道效應(short channel effects),但 Fw 受到遷移率降低和閾值電壓可變性(threshold voltage variability)增加的限制。在他們的 5nm 技術中實施高遷移率溝道(作者指出,用于 pFET 鰭片的 SiGe)使 TSMC 的驅動電流提高了約 18%。

隨著器件按比例縮小,寄生電阻電容又將成為一個新問題。CPP(Contacted Poly Pitch)決定標準cell寬度(見圖 1),它是由 Lg、接觸寬度 (Contact Width :Wc) 和墊片厚度 ( Spacer Thickness:Tsp) 組成,CPP = Lg + Wc + 2Tsp。減少 Wc 會增加寄生電阻,除非進行工藝改進以改善接觸,而減少 tsp 會增加寄生電容,除非使用較慢的介電常數間隔物。

Fin depopulation 減少了單元尺寸,增加了邏輯密度并提供了更高的速度和更低的功率,但它確實降低了驅動電流。

從 FinFET 過渡到堆疊的水平納米片 (stacked Horizontal Nanosheets:HNS),通過改變片寬(sheet width:見圖 3)和通過堆疊更多片來增加 Weff 的能力來提高靈活性。

添加sheets與 Weff 相加,Wee = N*2(W+H),其中 N 為sheets的數量,W 為sheets的寬度,H 為sheets的高度(厚度)。最終,sheets的數量受到底部sheets性能的限制。sheets之間的間距隨著寄生電阻和電容的減小而降低,但必須足夠大以使柵極金屬(gate metals)和電介質(dielectric)進入間隙(gap)。在 HNS 堆棧下方有一個底部寄生臺面器件( bottom parasitic mesa device),可以通過注入或介電層進行控制。

在 FinFET 中,nFET 電子遷移率高于 pFET 空穴遷移率。在 HNS 中,遷移率更加不平衡,電子遷移率更高,空穴遷移率更低。可以通過用 SiGe 包覆溝道(cladding the channel )或使用應變松弛緩沖器( Strain Relaxed Buffer)來提高空穴遷移率,但這兩種技術都會增加工藝復雜性。

Imec 引入了一個稱為 Forksheet (FS) 的概念,其中在 nFET 和 pFET 之間放置了一個介電層,從而減少了 np 間距,從而形成了更緊湊的標準單元。

除了具有 FS 的 HNS,還有CFET(Complementary FET ),后者堆疊 nFET 和 pFET,從而無需水平 np 間距。

CFET 選項包括單片集成(monolithic integration),其中的 nFET 和 pFET 器件都制造在同一晶圓上。此外還有順序集成(equential integration),其中的 nFET 和 pFET 制造在單獨的晶圓上,然后結合在一起,這兩種選擇都有多個挑戰仍在研究中。

除了 CFET,演講者還談到了將晶體管集成到后端 (Back End Of Line:BEOL) 互連中的 3D 集成。這些選項需要具有多晶硅溝道(polysilicon channels )或氧化物半導體的低溫晶體管,這會帶來各種性能和集成挑戰。 在前端 (Front End Of Line:FEOL) 中,正在探索 CFET 之外的選項,例如高遷移率材料、隧道 FET (Tunnel FETs:TFET)、負電容 FET (Negative Capacitance FETs:NCFET)、低溫 CMOS (Cryogenic CMOS)和低維材料(dimensional materials)。

低維材料采用納米管或二維材料的形式,這些材料提供比 HNS 更短的 Lg 和更低的功率,但仍處于早期研究階段。低維材料也適用于 HNS/CFET 方法,可選擇堆疊許多層。

IMEC:HNS/FS/CFET 選項

隨著 FinFET 達到極限,鰭變得越來越高、越來越薄、越來越近。鰭片數量減少正在降低驅動電流并增加可變性。

當今最先進的技術是每個設備有 2 個鰭片的 6 軌單元(track cell)。轉向單鰭和更窄的 np 間距將需要新的器件架構來提高性能。

為了繼續 CMOS 縮放,我們需要從 FinFET sot HNS 過渡到具有 FS 和 CFET 的 HNS。

從 FinFET 過渡到 HNS 提供了幾個優勢,大的 Weff,改進的短溝道效應,這意味著更短的 Lg 和更好的設計靈活性,因為能夠改變片寬。

演講者繼續詳細介紹 HNS 處理以及一些挑戰和可能的解決方案。除了四個主要模塊外,HNS 工藝與 FinFET 工藝非常相似。

盡管 HNS 流程類似于 FinFET 流程,但不同的關鍵模塊很困難。釋放蝕刻和實現多個閾值電壓特別困難。關于 HNS 所需的流程模塊更改的細節,有很多很好的信息,這超出了像這樣的評論文章的范圍。沒有明確討論的一件事是,為了將 HNS 工藝擴展到 5 軌單元,需要埋入式電源軌 (Buried Power Rails:BPR),這是另一個仍在開發中的困難工藝模塊。

正如在之前的演示中所見,FS 可以實現 HNS 的進一步擴展。

FS 工藝需要插入介電壁以減小 np 間距。

除了 FS,CFET 通過堆疊器件提供零水平 np 間距。

CFET 對于 SRAM 縮放特別有趣。SRAM 縮放已經放緩并且跟不上邏輯縮放。CFET 提供了將 SRAM 縮放恢復到歷史趨勢的潛力。

如前所述,有兩種 CFET 制造方法,單片和順序。

來源:內容由半導體行業觀察(ID:icbank)編譯自「semiwiki」

責任編輯:lq6

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • CMOS
    +關注

    關注

    58

    文章

    5995

    瀏覽量

    238119
  • 電阻
    +關注

    關注

    87

    文章

    5607

    瀏覽量

    174361
  • 電容
    +關注

    關注

    100

    文章

    6234

    瀏覽量

    153299
  • 存儲器
    +關注

    關注

    38

    文章

    7637

    瀏覽量

    166453

原文標題:關注 | 臺積電談2nm的實現方式

文章出處:【微信號:wc_ysj,微信公眾號:旺材芯片】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    AI驅動新型存儲器技術,國內新興存儲企業進階

    為了加速AI的訓練與推理應用。但另方面,新型存儲也在AI時代扮演越來越重要的角色,最近國內新興存儲企業也將目光投向于此,并推出新產品等,以期緊跟新型
    發表于 10-16 08:10 ?1337次閱讀
    AI驅動新型<b class='flag-5'>存儲器</b><b class='flag-5'>技術</b>,國內<b class='flag-5'>新興</b><b class='flag-5'>存儲</b>企業進階

    IEDM 2024先進工藝探討(三):2D材料技術的進展及所遇挑戰

    晶體管技術先進存儲、顯示、傳感、MEMS、新型量子和納米級器件、光電子、能量采集器件、高速器件
    的頭像 發表于 02-14 09:18 ?824次閱讀
    IEDM 2024<b class='flag-5'>先進</b><b class='flag-5'>工藝</b>探討(三):<b class='flag-5'>2</b>D材料<b class='flag-5'>技術</b>的進展及所遇挑戰

    EMMC存儲器應用場景分析

    EMMC存儲器概述 EMMC存儲器一種基于NAND閃存技術存儲卡,它集成了閃存芯片和控制
    的頭像 發表于 12-25 09:26 ?2484次閱讀

    PROM器件與其他存儲器的區別

    PROM(可編程只讀存儲器)是一種早期的非易失性存儲器技術,它允許用戶通過特定的編程過程將數據寫入存儲器中,
    的頭像 發表于 11-23 11:18 ?1390次閱讀

    Kioxia將于IEDM 2024揭曉新興存儲器技術

    Kioxia Corporation,全球存儲器解決方案的領軍者,近日宣布其研究論文已成功入選IEEE國際電子器件會議(IEDM)2024。這盛會將于12月7日至11日在美國舊金山舉行,是全球電子科技領域備受矚目的
    的頭像 發表于 10-28 17:35 ?825次閱讀

    存儲器分為隨機存儲器和什么

    ,Read-Only Memory)。 、隨機存儲器(RAM) 隨機存儲器的定義和特點 隨機存儲器(RAM)是一種可讀寫的
    的頭像 發表于 10-14 09:54 ?2565次閱讀

    新存科技發布國產大容量3D存儲器芯片NM101

    近日,武漢光谷企業新存科技(武漢)有限責任公司(簡稱“新存科技”)宣布,其自主研發的國產最大容量新型三維存儲器芯片“NM101”已成功面世。這創新成果有望打破國際巨頭在存儲器芯片領域
    的頭像 發表于 10-09 16:53 ?1740次閱讀

    鐵電存儲器有哪些優缺點

    鐵電存儲器(Ferroelectric RAM, FRAM)作為一種新興的非易失性存儲器技術,憑借其獨特的優勢在
    的頭像 發表于 09-29 15:21 ?2178次閱讀

    高速緩沖存儲器有什么作用

    高速緩沖存儲器(Cache),通常簡稱為緩存,是一種具有高速存取能力的存儲器。其原始意義是指存取速度比般隨機存取存儲器(RAM)更快的
    的頭像 發表于 09-10 14:09 ?2893次閱讀

    半導體存儲器的基本結構和分類

    半導體存儲器,又稱為半導體內存,是一種基于半導體技術制造的電子器件,用于讀取和存儲數字信息。這種存儲器
    的頭像 發表于 08-20 09:34 ?2265次閱讀

    半導體存儲器的基本結構和特點

    半導體存儲器,又稱為半導體內存,是一種基于半導體技術制造的電子器件,用于讀取和存儲數字信息。這種存儲器
    的頭像 發表于 08-10 16:40 ?2262次閱讀

    ram存儲器和rom存儲器的區別是什么

    定義: RAM(Random Access Memory):隨機存取存儲器,是一種易失性存儲器,主要用于計算機和其他設備的臨時存儲。 ROM(Read-Only Memory):只讀
    的頭像 發表于 08-06 09:17 ?1259次閱讀

    EEPROM存儲器如何加密

    EEPROM(Electrically Erasable Programmable Read-Only Memory,電可擦可編程只讀存儲器)是一種非易失性存儲器,它在斷電后仍能保持數據。由于其可
    的頭像 發表于 08-05 18:05 ?2038次閱讀

    eeprom存儲器為什么會重燒

    EEPROM(Electrically Erasable Programmable Read-Only Memory,電可擦可編程只讀存儲器)是一種非易失性存儲器,可以在不移除芯片的情況下進行
    的頭像 發表于 08-05 16:59 ?898次閱讀

    HV-CMOS工藝制程技術簡介

    的成本相對傳統的CMOS 要高很多。對于些用途單的LCD 和LED高壓驅動芯片,它們的要求是驅動商壓信號,并沒有大功率的要求,所以一種基于傳統
    的頭像 發表于 07-22 09:40 ?4697次閱讀
    HV-<b class='flag-5'>CMOS</b><b class='flag-5'>工藝</b>制程<b class='flag-5'>技術</b>簡介