女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

?SOC驗證的作用與含義及原因

FPGA之家 ? 來源:FPGA之家 ? 作者:Watchman ? 2021-04-22 09:43 ? 次閱讀

SOC 驗證有什么用?

這篇文章的標題聽起來像是上世紀90年代電視劇里的玩笑,但它實際上是一個嚴肅的問題。很多人不明白,是什么讓一個系統級芯片(SoC)與其他半導體器件不同。許多公司,尤其是在電子設計自動化(EDA)行業中,圍繞術語“SOC”進行了眾多討論,但卻沒有定義它,或者解釋它為什么是這樣一個重要的概念。

Soc驗證的含義

從“SoC”的定義開始討論,應該是最合適的地方。正如其名稱所暗示的那樣,“系統級芯片”,是存在于單個封裝的完整系統,通常都處于單個die,盡管3-D集成電路建立在多個die上的情況也正變得越來越普遍。

本質上,SoC就是將分布在多個芯片甚至是離散設備上的功能集成到一個芯片中。現在已經很難找到不含某種處理器的系統了,所以在實際的定義中,在SoC必須包括至少一個處理器。

最常見的SoC架構包括一個或多個嵌入式處理器,部分片上存儲器,附加的功能單元,標準總線接口以及可能的片外存儲器。某種類型的片上總線,總線結構,或網絡芯片將所有的單元連接在一起。

與其他芯片驗證不同的原因是什么?

由于需要在嵌入式處理器上運行的軟件,完整的SoC實際是芯片加上在這些在處理器上運行的代碼。有些系統級芯片具有在多個不同的處理器,CPUDSP,圖像處理器等,——所有的運行代碼都是針對單獨功能定制的。

處理器的存在是使得SoC驗證與其他芯片驗證不同的關鍵。更小,沒那么復雜的芯片,以及許多在SoC內部的模塊,可以使用仿真測試平臺有效的進行驗證。提供數據到芯片的輸入,檢查芯片上的輸出數據。

傳統測試平臺可簡化為一個框架,允許用戶提供一系列的二進制輸入,并使用波形查看器查看輸出結果。當然,如此的手動設置僅僅能夠驗證復雜設計很少的預期功能。

現代的基于測試平臺的驗證環境會為芯片輸入自動生成隨機的stimulus,這種隨機同時處于用戶指定的約束條件(規則)下,并會自動檢查每個測試的結果。這比基于傳統測試平臺手工編寫單獨的測試更有效率。

有約束的隨機測試平臺

一些驗證方法已經建立,流行的標準是有約束的隨機測試平臺,并允許有限復用測試平臺的組件。這些驗證方法中,最有名的是標準組織Accellera定義的通用驗證方法學(UVM)。

帶約束的隨機測試平臺在一定程度上工作正常,但不能就此擴展到full-SoC驗證上。僅僅從芯片的輸入來驗證其所有功能,是一件太過困難的工程。

此外,雖然在SoC的嵌入式處理器通常有能力在仿真中運行代碼,但對所有協調處理器與測試平臺的活動,UVM都不提供任何指導。事實上,在SoC級運行的任何UVM-based仿真,通常用總線功能模型(BFMS)去替代嵌入式處理器。

以上的這些限制導致許多SoC團隊在full-chip級僅僅做最少的驗證。他們僅僅驗證模塊是否已正確連接,并可能運行一些簡單的測試來驗證各主要模塊運行正常。

對SoC運行中,模塊串接的真實情形,他們卻很少運行測試。這種“stitch and ship”方法帶來高風險,因為它從從未測試模塊間復雜相互作用的情況,而其恰恰極可能暴露設計bug或證實性能的缺陷。

模塊級驗證

在模塊級驗證中,很難發現諸如存儲器沖突,總線飽和,等在SoC多模塊共享資源時才發生的問題。

考慮到SoC功能在很大程度上取決于其嵌入式處理器,意料之中,一個純粹的測試平臺是不足夠的。有些驗證團隊認識到這一點,他們用人工設計測試在嵌入式處理器上運行。這些測試通常不連接到測試平臺也未很好集成到整個驗證工作中。

此外,要人工設計對SoC并行功能多任務(multi-threaded)測試簡直比登天還難。當然,我們所需要的就是考慮這些corner-case bugs和性能問題。

充分有效的SoC驗證

SoC驗證要充分有效,就必須包括在嵌入式處理器上運行自動化測試。軟件可以在仿真中生成在多處理器多線程情況下的測試case。

為了對SoC有足夠的壓力測試,測試case需要刺激和協調處理器和測試平臺內的并發活動。測試case必須能夠對隨機生成的輸入數據進行自動驗證,計算輸入的預期結果,并檢查芯片的輸出符合預期的結果。

通常來說,我們需要提供SoC的功能信息給測試case生成器,這些case才能恰當的驗證其功能性并檢驗結果。描述SoC設計功能的最好方法就是一系列可視方案模型。

圖像能夠捕獲芯片的數據流路徑并記錄如何配置模塊來運行所有SoC設計功能。圖像引導的生成器約束保證其不會對非預期行為生成test case。

來自Breker驗證系統中的TrekSoC產品

這個軟件工具能自動生成在SoC的嵌入式處理器上運行并能夠自驗證的C語言test case,而且該軟件不需要操作系統或者其他產品軟件的支持。

這些test case都是多線程的,因此能并行檢驗SoC的多個部位,在tapeout之前進行足夠的壓力測試。生成器中成熟的scheduler能夠跟蹤多個并行運行的現實情況,并從線程中移動它們以盡可能多的對SoC進行測試。

因為一些C-based測試會從芯片輸入讀取數據,或者發送數據到芯片輸出,“TrekBox”組件連接現有的總線功能模型(BFMS)在測試平臺中,并協調處理器和測試平臺間的活動。

當每個C-based測試準備接收或生成數據時,會通知TrekBox處理實際的數據傳輸。源數據也可以被加載到存儲器,并且存儲器檢查可以在不干擾的SoC的情況下進行。

這個基于圖形的場景模型描述了能夠在SoC中產生無限數量的多線程測試case的所有信息。

總結

總之,SoCs使得半導體產業能繼續實現其,更好,體積更小,更快芯片的目標。它們與其它類型的芯片不同,所以SoC的驗證也必然是不同的。

開發團隊必須認識到,在SoC時代,存在嚴重bugs風險或者毫無競爭力的去生產芯片的情況,使得他們的世界已經不同。

自動生成多線程,自我驗證C測試case是一個相當新,但是很好的驗證方法。“SoC驗證”團隊采取這種方式會有著更快產生更好的,更小的芯片的優勢。
編輯:lyn

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    459

    文章

    52217

    瀏覽量

    436564
  • soc
    soc
    +關注

    關注

    38

    文章

    4348

    瀏覽量

    221771

原文標題:?SOC 驗證有什么用?

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    新思科技VSO.ai如何顛覆芯片驗證

    隨著片上系統(SoC)復雜性不斷增加,IP的復雜性與驗證難度以及用于驗證的VIP的開發要求也日益提高。不斷發展的協議標準要求為IP和VIP提供動態測試套件,并滿足規定的功能和代碼覆蓋率指標。
    的頭像 發表于 05-21 14:49 ?283次閱讀
    新思科技VSO.ai如何顛覆芯片<b class='flag-5'>驗證</b>

    概倫電子芯片封裝連接性驗證工具PadInspector介紹

    當今時代人們對產品性能要求越來越高,SoC設計也隨之變得越來越復雜,由此導致SoC內模塊數量呈指數級增長。不同于傳統設計方法,芯片封裝設計中的l/O pad配置規劃和封裝連接性驗證流程需更早完成,這逐漸成為影響
    的頭像 發表于 04-22 09:59 ?222次閱讀
    概倫電子芯片封裝連接性<b class='flag-5'>驗證</b>工具PadInspector介紹

    使用mbedtls進行ECDSA簽名驗證失敗的原因

    我正在嘗試使用 mbedtls 驗證 ECDSA 簽名,但不斷MBEDTLS_ERR_ECP_VERIFY_FAILED。我已經驗證了所有組件看起來都正確,但無法弄清楚驗證失敗的原因
    發表于 04-14 06:57

    EB Tresos驗證步驟失敗是什么原因

    ”Dio_TS_T40D2M20I0R0_UniqueNGGeneratorId“(模式:”驗證“)以及”缺少參數構建文件“錯誤。正在生成文件,但驗證 get 失敗。可能是什么原因。?
    發表于 04-10 06:36

    新思科技推出基于AMD芯片的新一代原型驗證系統

    近日,新思科技宣布推出全新基于AMD Versal? Premium VP1902自適應系統級芯片(SoC)的HAPS?原型驗證系統,以此進一步升級其硬件輔助驗證(HAV)產品組合。 此次推出的全新
    的頭像 發表于 02-19 17:12 ?603次閱讀

    新思科技推出全新硬件輔助驗證產品組合

    新思科技近日宣布,推出基于全新AMD Versal Premium VP1902自適應系統級芯片(SoC)的HAPS原型驗證系統,全新升級其業界領先的硬件輔助驗證(HAV)產品組合。
    的頭像 發表于 02-18 17:30 ?561次閱讀

    功率分析儀參數及含義

    功率分析儀的參數及其含義對于正確測量和分析電力參數至關重要。以下是一些主要參數及其詳細解釋:
    的頭像 發表于 01-28 15:04 ?859次閱讀

    gyftzy型號光纜含義

    GYFTZY型號光纜的含義可以從其命名規則中進行解析,以下是對GYFTZY光纜含義的詳細解釋: GY: 表示該光纜是室外(Ground/Yard)光纜,即設計用于室外環境,具備防水、防潮、抗紫外線等
    的頭像 發表于 11-11 10:43 ?2652次閱讀

    SOC芯片在物聯網中的作用

    物聯網(IoT)是指通過各種信息傳感設備與互聯網結合起來,形成一個智能化的網絡系統。在這個系統中,各種設備能夠相互連接、交換數據,并根據數據做出智能決策。SOC芯片作為物聯網設備的核心,集成了處理器
    的頭像 發表于 10-31 15:42 ?1067次閱讀

    SoC的數字簽名加解密過程

    SoC的數字簽名驗證是指在系統啟動或固件更新等關鍵時刻,對加載的固件或軟件進行數字簽名的驗證過程。通過驗證數字簽名,系統可以確保所加載的固件或軟件是經過授權和信任的,從而防止惡意代碼的
    的頭像 發表于 10-21 14:52 ?719次閱讀

    放大電路輸出電阻的含義作用

    放大電路是電子學中的核心概念之一,它能夠將微弱的輸入信號放大到足夠大的幅度,以便于后續電路的處理或驅動負載。在放大電路中,輸出電阻是一個關鍵參數,它對于電路的性能和穩定性具有重要影響。以下將詳細探討放大電路輸出電阻的含義作用及其相關特性。
    的頭像 發表于 10-18 16:40 ?3368次閱讀

    解鎖SoC “調試”挑戰,開啟高效原型驗證之路

    引言由于芯片設計復雜度的提升、集成規模的擴大,以及產品上市時間要求的縮短,使得設計驗證變得更加困難。特別是在多FPGA環境中,設計調試和驗證的復雜性進一步增加,傳統的調試手段難以滿足對高性能、高效率
    的頭像 發表于 10-09 08:04 ?1064次閱讀
    解鎖<b class='flag-5'>SoC</b> “調試”挑戰,開啟高效原型<b class='flag-5'>驗證</b>之路

    LM358芯片上的絲印含義是什么?

    LM358 / 3AM ,這里的\"3AM\"表示什么含義? LM358 / 92M這里的\"92M\" 又表示什么含義呢? 求解釋
    發表于 09-13 08:13

    你了解貼片電感上標注的數字含義嗎?

    你了解貼片電感上標注的數字含義嗎?
    的頭像 發表于 08-17 14:30 ?1681次閱讀
    你了解貼片電感上標注的數字<b class='flag-5'>含義</b>嗎?

    SoC布局中各種IC簡介

    SoC中各種IP簡介IP核(IntellectualPropertyCore),即知識產權核,在集成電路設計行業中指已驗證、可重復利用、具有某種確定功能的芯片設
    的頭像 發表于 07-17 08:28 ?665次閱讀
    <b class='flag-5'>SoC</b>布局中各種IC簡介