女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何去正確理解采樣時鐘抖動(Jitter)對ADC信噪比SNR的影響

FPGA之家 ? 來源:CSDN技術社區 ? 作者:通信電子@FPGA高級 ? 2021-04-07 16:43 ? 次閱讀

前言:本文我們介紹下ADC采樣時鐘的抖動(Jitter)參數對ADC采樣的影響,主要介紹以下內容:

時鐘抖動的構成

時鐘抖動對ADC SNR的影響

如何計算時鐘抖動

如何優化時鐘抖動

1.采樣理論

高速ADC使用外部輸入時鐘對模擬輸入信號進行采樣,如圖1所示。圖中顯示了輸入采樣時鐘抖動示意圖。

2281061a-95c8-11eb-8b86-12bb97331649.jpg

圖1、ADC采樣

輸入模擬信號的頻率越高,由于時鐘抖動導致的采樣信號幅度變化越大,這點在圖2中顯示的非常明顯。輸入信號頻率為F2=100MHz時,采樣幅度變化如圖紅色虛線所示,明顯大于輸入信號F1=10MHz時采樣幅度的變化。

o4YBAGBtcf2AfUGOAAGrvSMY3qk173.png

圖2、時鐘抖動對不同頻率輸入模擬信號的影響

2.采樣時鐘抖動

采樣時鐘抖動主要由兩部分組成:

外部輸入時鐘抖動

ADC孔徑抖動

22ca6b84-95c8-11eb-8b86-12bb97331649.jpg

圖3、時鐘抖計算公式

時鐘沿速率越快,帶來的時鐘抖動越小,同時也會增加PCB設計難度。

22d3f960-95c8-11eb-8b86-12bb97331649.jpg

圖4、時鐘抖動構成

3.時鐘抖動對SNR的影響

由于時鐘抖動對ADC信噪比SNR的影響由圖5所示公式計算。在圖5中,可以看到時鐘抖動對高頻模擬輸入信號影響更大。

23034a58-95c8-11eb-8b86-12bb97331649.jpg

圖5、時鐘抖動對SNR的影響

ADC噪聲下限SNR一般由三部分構成:

ADC量化噪聲

ADC熱噪聲

抖動衰減

233085f4-95c8-11eb-8b86-12bb97331649.jpg

圖6、ADC噪聲下限計算

4.計算抖動的幅度

時鐘抖動通過對時鐘信號的相位噪聲進行積分運算得到。典型的計算應用要求如圖7所示。

235e3c6a-95c8-11eb-8b86-12bb97331649.jpg

圖7、典型的時鐘抖動計算要求

積分上限一般由以下因素限制:

時鐘濾波器帶寬

ADC時鐘輸入帶寬

ADC采樣速率

2373f79e-95c8-11eb-8b86-12bb97331649.jpg

圖8、時鐘頻率偏移對應的抖動值

5.SRN在頻率的影響

在采樣過程中,時鐘信號相位噪聲被加到輸入信號中。輸入信號頻率越高,相位噪聲幅度越大,越大的相位噪聲會導致越大的ADC噪聲下限惡化,降低ADC有效分辨率。

238bc428-95c8-11eb-8b86-12bb97331649.jpg

圖9、相位噪聲在頻率的頻譜圖

6.為什么時鐘抖動/相位噪聲如此關鍵

典型的接收機在“阻塞條件”下的性能包括兩個方面:

一是,接收機需要在噪聲背景下檢測出想要的小信號

二是,在帶內有大的干擾無法濾除,此干擾會影響小信號檢測

2394742e-95c8-11eb-8b86-12bb97331649.jpg

圖10、時鐘抖動增強帶內干擾影響

7.如何優化時鐘抖動性能

為了使給定ADC的信噪比性能最大化,系統設計者可以采取幾個步驟:

使用低抖動/相位噪聲時鐘源

使用低插入損耗的帶通濾波器限制寬帶噪聲衰減

確保時鐘振幅足夠且不會降低ADC孔徑抖動

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • adc
    adc
    +關注

    關注

    99

    文章

    6637

    瀏覽量

    548245
  • 相位噪聲
    +關注

    關注

    2

    文章

    185

    瀏覽量

    23202
  • SNR
    SNR
    +關注

    關注

    3

    文章

    197

    瀏覽量

    24845

原文標題:正確理解采樣時鐘抖動(Jitter)對ADC信噪比SNR的影響

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    如何為ADC增加隔離而不損害其性能呢?

    完成。該電容可以在PCB中利用重疊平面實現。 時鐘隔離 時鐘隔離是另一項重要任務。如果使用1 MHz采樣速率的20位高性能ADC,例如LTC2378-20,可以實現104dB的
    發表于 05-29 10:37

    AD9523 14路輸出、低抖動時鐘發生器技術手冊

    旨在滿足長期演進(LTE)和多載波GSM基站設計的時鐘要求。它依靠外部VCXO清除參考抖動,以滿足嚴格的低相位噪聲要求,從而獲得可接受的數據轉換器信噪比(SNR)性能。
    的頭像 發表于 04-10 15:50 ?234次閱讀
    AD9523 14路輸出、低<b class='flag-5'>抖動</b><b class='flag-5'>時鐘</b>發生器技術手冊

    AD9523-1低抖動時鐘發生器,提供14路LVPECL/LVDS/HSTL輸出或29路LVCMOS輸出技術手冊

    滿足長期演進(LTE)和多載波GSM基站設計的時鐘要求。它依靠外部VCXO清除參考抖動,以滿足嚴格的低相位噪聲要求,從而獲得可接受的數據轉換器信噪比(SNR)性能。
    的頭像 發表于 04-10 15:35 ?220次閱讀
    AD9523-1低<b class='flag-5'>抖動</b><b class='flag-5'>時鐘</b>發生器,提供14路LVPECL/LVDS/HSTL輸出或29路LVCMOS輸出技術手冊

    ADS8363的內部SAR ADC時鐘是否是由CLOCK引腳上輸入的時鐘信號提供的?

    最近正在使用ADS8363和ARM MCU 做數據采集應用,兩通道同步采樣,采用頻率在60k左右。問題如下: ADS8363的內部SAR ADC時鐘是否是由CLOCK引腳上輸入的時鐘
    發表于 01-22 07:15

    請問ADS131A04指標中的Normalized SNR如何理解

    在ADS131A04手冊中Normalized SNR在-20dBFS性能最好, 隨著輸入信號增高反而變差,與通常認為的輸入信號越高信噪比越高不同, 按圖中理解,隨著信號達到滿量程0dBFS,噪聲比信號增長的更快? 請問這樣
    發表于 12-05 06:43

    高速ADC設計中采樣時鐘影響的考量

    性能,尤其是信噪比 (SNR)。 在本文中,我們將探討大量實驗和權衡——并尋求在工作臺上證明它們——以便讓您更好地了解下一個 ADC 時鐘設計。
    的頭像 發表于 11-13 09:49 ?1582次閱讀
    高速<b class='flag-5'>ADC</b>設計中<b class='flag-5'>采樣</b><b class='flag-5'>時鐘</b>影響的考量

    周期性抖動例如電源上的抖動造成時鐘的Dj對 ENOB有影響嗎?如何計算這部分的影響?

    一般考量采樣時鐘抖動ADC ENOB的影響都是用相位噪聲的隨機抖動Rj計算,想請教周期性抖動
    發表于 11-13 08:15

    如何優化adc采樣

    在數字信號處理領域,ADC是將模擬信號轉換為數字信號的關鍵組件。采樣率,即ADC每秒采集樣本的次數,對信號的準確性和系統的整體性能有著直接的影響。 ADC
    的頭像 發表于 10-31 11:04 ?1458次閱讀

    抖動定義和測量

    引言:時鐘抖動jitter)是現代通信和數字系統中至關重要的性能指標之一,對數據傳輸速率和系統同步起著關鍵作用。本文將深入探討時鐘抖動的定
    的頭像 發表于 10-21 16:15 ?1420次閱讀
    <b class='flag-5'>抖動</b>定義和測量

    PLL抖動對GSPS ADC SNR及性能優化的影響

    電子發燒友網站提供《PLL抖動對GSPS ADC SNR及性能優化的影響.pdf》資料免費下載
    發表于 09-20 11:11 ?0次下載
    PLL<b class='flag-5'>抖動</b>對GSPS <b class='flag-5'>ADC</b> <b class='flag-5'>SNR</b>及性能優化的影響

    抖動的概念和類型 量化時域抖動、隨機抖動和頻域抖動的方法

    絕對抖動 (Absolute Jitter) 是一個衡量時間點的不確定性概念,參考為理想時鐘的時間點,該相對偏差量可能表示為一個離散時間的隨機變量。絕對抖動造成的時間點不確定性可能會對
    的頭像 發表于 08-22 16:19 ?2861次閱讀
    <b class='flag-5'>抖動</b>的概念和類型  量化時域<b class='flag-5'>抖動</b>、隨機<b class='flag-5'>抖動</b>和頻域<b class='flag-5'>抖動</b>的方法

    時鐘抖動時鐘偏移的區別

    時鐘抖動Jitter)和時鐘偏移(Skew)是數字電路設計中兩個重要的概念,它們對電路的時序性能和穩定性有著顯著的影響。下面將從定義、原因、影響以及應對策略等方面詳細闡述
    的頭像 發表于 08-19 18:11 ?1935次閱讀

    FPGA如何消除時鐘抖動

    在FPGA(現場可編程門陣列)設計中,消除時鐘抖動是一個關鍵任務,因為時鐘抖動會直接影響系統的時序性能、穩定性和可靠性。以下將詳細闡述FPGA中消除
    的頭像 發表于 08-19 17:58 ?2535次閱讀

    簡述時鐘抖動的產生原因

    時鐘抖動(Clock Jitter)是時鐘信號領域中的一個重要概念,它指的是時鐘信號時間與理想事件時間的偏差。這種偏差不僅影響數字電路的時序
    的頭像 發表于 08-19 17:58 ?3585次閱讀

    信噪比SNR、信號質量RSSI的定義及公式

    一、信噪比SNR 信噪比(Signal-to-Noise Ratio, SNR)是衡量信號質量的重要指標,表示信號功率與噪聲功率的比值。SNR
    的頭像 發表于 07-10 11:28 ?1w次閱讀
    <b class='flag-5'>信噪比</b><b class='flag-5'>SNR</b>、信號質量RSSI的定義及公式