女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx FPGA收發(fā)器參考時(shí)鐘設(shè)計(jì)要求與軟件配置及結(jié)果測(cè)試

FPGA之家 ? 來源:CSDN技術(shù)社區(qū) ? 作者:通信電子@FPGA高級(jí) ? 2021-04-07 12:00 ? 次閱讀

引言:晶振是數(shù)字電路設(shè)計(jì)中非常重要的器件,時(shí)鐘的相位噪聲、頻率穩(wěn)定性等特性對(duì)產(chǎn)品性能影響很大。本文基于可編程晶振SI570,就Xilinx FPGA收發(fā)器輸入?yún)⒖紩r(shí)鐘的硬件設(shè)計(jì)及FPGA軟件設(shè)計(jì)給出設(shè)計(jì)案例,供大家參考。通過本文,可以了解到:

Xilinx FPGA收發(fā)器參考時(shí)鐘設(shè)計(jì)要點(diǎn)

可編程晶振SI570設(shè)計(jì)方法

1.Xilinx FPGA收發(fā)器參考時(shí)鐘設(shè)計(jì)要求

1.1參考時(shí)鐘接口要求

FPGA收發(fā)器GTX/GTH參考時(shí)鐘接口提供兩種連接方式:LVDS(如圖1所示)和LVPECL(如圖2所示)。我們?cè)谶x擇晶振時(shí),至少要支持其中一種接口輸出電平標(biāo)準(zhǔn)。圖2所示的電阻值為一般推薦值,實(shí)際偏置電阻值需要參考晶振手冊(cè)。圖1和圖2中交流AC耦合電容作用:1)阻斷外部晶振和GTX/GTH收發(fā)器Quad專用時(shí)鐘輸入管腳之間的DC電流,降低功耗;2)AC耦合電容和參考時(shí)鐘輸入端接構(gòu)成高通濾波器,衰減參考時(shí)鐘偏移;3)保持耦合電容兩側(cè)共模電壓獨(dú)立,互不干擾。

a8c441a4-92eb-11eb-8b86-12bb97331649.jpg

圖1、LVDS晶振和7系列FPGA收發(fā)器參考時(shí)鐘輸入接口

a8ee1006-92eb-11eb-8b86-12bb97331649.jpg

圖2、LVPECL晶振和7系列FPGA收發(fā)器參考時(shí)鐘輸入接口

1.2參考時(shí)鐘電氣特性要求

FPGA收發(fā)器參考時(shí)鐘開關(guān)特性和DC特性要求分別如圖3和圖4所示。

a9141580-92eb-11eb-8b86-12bb97331649.jpg

圖3、FPGA收發(fā)器參考時(shí)鐘開關(guān)特性要求

a932e2da-92eb-11eb-8b86-12bb97331649.jpg

圖4、FPGA收發(fā)器參考時(shí)鐘DC特性要求

2.硬件電路設(shè)計(jì)

2.1晶振選型

按照章節(jié)1中FPGA收發(fā)器參考時(shí)鐘要求,我們選擇Silicon labs公司的si570系列可編程晶振,該晶振典型應(yīng)用SONET/SDH、10G以太網(wǎng)通信、時(shí)鐘恢復(fù)等場(chǎng)合。該晶振輸出特性如圖6所示。

a95ba9f4-92eb-11eb-8b86-12bb97331649.jpg

圖5、SI570晶振內(nèi)部功能框圖

a98313fe-92eb-11eb-8b86-12bb97331649.jpg

圖6、SI570晶振輸出特性

2.2原理圖設(shè)計(jì)

FPGA收發(fā)器參考時(shí)鐘晶振SI570原理圖設(shè)計(jì)如圖7所示。

a9b09158-92eb-11eb-8b86-12bb97331649.jpg

圖7、SI570原理圖設(shè)計(jì)

3.SI570 FPGA軟件配置及結(jié)果測(cè)試

3.1 SI570晶振配置方法

從圖5中,可看到SI570控制接口采用I2C接口。我們?cè)谂渲迷摼д駮r(shí)要按照以下操作步驟進(jìn)行:

1.SI570根據(jù)家族類別,器件地址都不同,故首先需要去Silicon官網(wǎng)查找項(xiàng)目選型的晶振型號(hào)對(duì)應(yīng)的器件地址。舉例SI570晶振型號(hào):570BAB000544DG,該型號(hào)參數(shù)如圖8所示。在該圖中,我們可以得到可編程晶振的重要參數(shù),如器件的I2C地址(0x5D),出廠默認(rèn)輸出頻率(156.25MHz),頻率范圍等等。

a9e1abe4-92eb-11eb-8b86-12bb97331649.jpg

圖8、SI570出廠參數(shù)信息

2.編寫FPGA軟件,讀出晶振SI570內(nèi)部出廠默認(rèn)寄存器配置字。FPGA實(shí)例工程如圖9所示。

aa0d227e-92eb-11eb-8b86-12bb97331649.jpg

圖9、SI570測(cè)試?yán)坦こ?/p>

3.根據(jù)讀出的SI570內(nèi)部寄存器默認(rèn)配置值,F(xiàn)PGA I2C總線讀時(shí)序圖如圖10所示。

aa2ad134-92eb-11eb-8b86-12bb97331649.jpg

圖10、FPGA I2C總線讀時(shí)序圖

4.利用Silicon官方Programmable Oscillator Calculator軟件計(jì)算出要求出頻率所需的配置寄存器值。如圖11所示,本設(shè)計(jì)將SI570輸出頻率設(shè)置為50MHz。

aa4ca21e-92eb-11eb-8b86-12bb97331649.jpg

圖11、計(jì)算SI570配置寄存器流程步驟

5.寫SI570寄存器配置值。FPGA I2C總線寫時(shí)序圖如圖12所示。

aa7ab8ca-92eb-11eb-8b86-12bb97331649.jpg

圖12、FPGA I2C總線寫時(shí)序圖

3.2 SI570配置結(jié)果測(cè)試

在圖5SI570測(cè)試?yán)坦こ讨校覀冞€加入了SI570輸出頻率測(cè)試代碼,以通過FPGA在線邏輯分析儀測(cè)試SI570輸出頻率是否達(dá)到50MHz設(shè)計(jì)輸出要求。測(cè)試結(jié)果如圖13所示,可以看到晶振輸出結(jié)果符合設(shè)計(jì)要求。

aaa40022-92eb-11eb-8b86-12bb97331649.jpg

圖13、SI570輸出頻率測(cè)試結(jié)果
編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 收發(fā)器
    +關(guān)注

    關(guān)注

    10

    文章

    3636

    瀏覽量

    107377
  • 晶振
    +關(guān)注

    關(guān)注

    34

    文章

    3196

    瀏覽量

    69546
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1637

    瀏覽量

    81571
  • Xilinx FPGA
    +關(guān)注

    關(guān)注

    1

    文章

    29

    瀏覽量

    7271

原文標(biāo)題:Xilinx FPGA收發(fā)器參考時(shí)鐘設(shè)計(jì)應(yīng)用

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    光纖收發(fā)器與IO-Link收發(fā)器的區(qū)別

    在工業(yè)自動(dòng)化和通信領(lǐng)域,光纖收發(fā)器和IO-Link收發(fā)器都是關(guān)鍵的通信組件,它們?cè)跀?shù)據(jù)傳輸、網(wǎng)絡(luò)擴(kuò)展和設(shè)備連接方面發(fā)揮著重要作用。然而,兩者在設(shè)計(jì)、功能、應(yīng)用場(chǎng)景以及技術(shù)特性上存在顯著差異。本文將
    的頭像 發(fā)表于 02-02 15:44 ?472次閱讀

    無線收發(fā)器工作原理,無線收發(fā)器怎么使用

    無線收發(fā)器作為現(xiàn)代通信技術(shù)的重要組成部分,廣泛應(yīng)用于各個(gè)領(lǐng)域,包括無線通信、物聯(lián)網(wǎng)、遠(yuǎn)程控制和無線傳感網(wǎng)絡(luò)等。本文將深入探討無線收發(fā)器的工作原理,同時(shí)提供詳細(xì)的使用方法。
    的頭像 發(fā)表于 01-29 15:31 ?1096次閱讀

    高速接口7系列收發(fā)器GTP介紹

    1. 前言 最近在做以太網(wǎng)相關(guān)的東西,其中一個(gè)其中想要使用MAC通過光電轉(zhuǎn)換模塊來完成數(shù)據(jù)的收發(fā)。在Artix7系列FPGA當(dāng)中,有GTP這個(gè)高速收發(fā)器。我手上的板子上的核心芯片是ZYNQ7015
    的頭像 發(fā)表于 01-24 11:53 ?841次閱讀
    高速接口7系列<b class='flag-5'>收發(fā)器</b>GTP介紹

    AN149 GD32VW553射頻性能和收發(fā)器功耗測(cè)試指南

    電子發(fā)燒友網(wǎng)站提供《AN149 GD32VW553射頻性能和收發(fā)器功耗測(cè)試指南.pdf》資料免費(fèi)下載
    發(fā)表于 01-17 15:37 ?0次下載
    AN149 GD32VW553射頻性能和<b class='flag-5'>收發(fā)器</b>功耗<b class='flag-5'>測(cè)試</b>指南

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+04.SFP之Aurora測(cè)試(zmj)

    加重、接收均衡、時(shí)鐘發(fā)生器時(shí)鐘恢復(fù)等;PCS內(nèi)部集成了8b/10b編解碼、彈性緩沖區(qū)、通道綁定和時(shí)鐘修正等。 在AMD-Xilinx-Artix-7系列的
    發(fā)表于 11-14 21:29

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+03.SFP光口測(cè)試(zmj)

    。 為了方便用戶使用,vivado中提供了一個(gè)IBERT(Integrated Bit Error Ratio Tester)的測(cè)試工具用于對(duì)Xilinx FPGA芯片的高速串行收發(fā)器
    發(fā)表于 11-12 16:54

    射頻收發(fā)器就是基帶嗎

    射頻收發(fā)器(RF Transceiver)和基帶(Baseband)是無線通信系統(tǒng)中兩個(gè)不同的概念,它們?cè)诠δ芎驮O(shè)計(jì)上有所區(qū)別。射頻收發(fā)器主要負(fù)責(zé)無線信號(hào)的發(fā)送和接收,而基帶則處理信號(hào)的數(shù)字處理部分
    的頭像 發(fā)表于 09-20 11:12 ?834次閱讀

    光纖收發(fā)器怎么判斷好壞

    光纖收發(fā)器作為光纖通信系統(tǒng)中的關(guān)鍵設(shè)備,其性能直接影響到整個(gè)網(wǎng)絡(luò)的傳輸質(zhì)量和穩(wěn)定性。因此,準(zhǔn)確判斷光纖收發(fā)器的好壞是確保網(wǎng)絡(luò)正常運(yùn)行的重要步驟。以下是從多個(gè)方面綜合評(píng)估光纖收發(fā)器好壞的詳細(xì)方法,旨在為讀者提供全面而深入的指導(dǎo)。
    的頭像 發(fā)表于 08-26 15:11 ?1852次閱讀

    光纖收發(fā)器pwr是什么意思

    光纖收發(fā)器是一種將電信號(hào)轉(zhuǎn)換為光信號(hào)或?qū)⒐庑盘?hào)轉(zhuǎn)換為電信號(hào)的設(shè)備,廣泛應(yīng)用于通信、網(wǎng)絡(luò)、監(jiān)控等領(lǐng)域。在光纖收發(fā)器的參數(shù)中,PWR是一個(gè)非常重要的指標(biāo),它代表了光纖收發(fā)器的功耗。 PWR的含義 PWR
    的頭像 發(fā)表于 08-23 10:30 ?2640次閱讀

    光纖收發(fā)器怎么判斷好壞

    光纖收發(fā)器是一種將電信號(hào)轉(zhuǎn)換為光信號(hào)或?qū)⒐庑盘?hào)轉(zhuǎn)換為電信號(hào)的設(shè)備,廣泛應(yīng)用于通信網(wǎng)絡(luò)、數(shù)據(jù)中心、工業(yè)自動(dòng)化等領(lǐng)域。在實(shí)際使用過程中,我們經(jīng)常需要判斷光纖收發(fā)器的好壞,以確保通信系統(tǒng)的穩(wěn)定運(yùn)行。 一
    的頭像 發(fā)表于 08-23 09:58 ?1783次閱讀

    光纖收發(fā)器的作用、使用方法及應(yīng)用

    光纖收發(fā)器是一種將電信號(hào)轉(zhuǎn)換為光信號(hào)或?qū)⒐庑盘?hào)轉(zhuǎn)換為電信號(hào)的設(shè)備,廣泛應(yīng)用于通信網(wǎng)絡(luò)中。以下是光纖收發(fā)器的介紹: 光纖收發(fā)器的作用 光纖收發(fā)器的主要作用是實(shí)現(xiàn)電信號(hào)與光信號(hào)之間的轉(zhuǎn)換。
    的頭像 發(fā)表于 08-23 09:51 ?4225次閱讀

    FPGA高速收發(fā)器的特點(diǎn)和應(yīng)用

    FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門陣列)高速收發(fā)器是現(xiàn)代數(shù)字通信系統(tǒng)中不可或缺的關(guān)鍵組件。它們以其高速、靈活和可編程的特性,在多個(gè)領(lǐng)域發(fā)揮著重要作用。以下是對(duì)FPGA高速
    的頭像 發(fā)表于 08-05 15:02 ?1067次閱讀

    FPGA高速收發(fā)器的來源

    本文主要講解的是FPGA高速收發(fā)器的來源,著重從三個(gè)方面解析,可能部分理解會(huì)存在有錯(cuò)誤,想要不一致的可以來評(píng)論區(qū)交流哦。
    的頭像 發(fā)表于 07-18 11:13 ?750次閱讀
    <b class='flag-5'>FPGA</b>高速<b class='flag-5'>收發(fā)器</b>的來源

    FPGA | Xilinx ISE14.7 LVDS應(yīng)用

    今天給大俠帶來 Xilinx ISE14.7 LVDS應(yīng)用,話不多說,上貨。 最近項(xiàng)目需要用到差分信號(hào)傳輸,于是看了一下FPGA上差分信號(hào)的使用。Xilinx FPGA中,主要通過
    發(fā)表于 06-13 16:28