女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

先進仿真器需要具備什么功能?

話說科技 ? 2021-03-26 17:37 ? 次閱讀


芯片有別于其他產品,一個顯著特性就是它的一次性工程費用(NRE)非常的高昂。芯片內一個微小邏輯錯誤可能導致上千萬美金損失。這也意味在流片前,工程師需要花大量時間利用數字仿真器來驗證芯片,保證其功能的正確。

仿真技術是芯片驗證必不可少的一個環節,它是保證芯片功能正常的關鍵手段。仿真主要是通過計算機結合測試激勵(stimuli)來模擬芯片在真實環境下的運行狀況;同時工程師可以通過各種調試手段來判斷運行結果是否符合預期。數字仿真器主要是針對數字電路的仿真,設計工程師需要應用硬件描述語言(HDL)來設計電路,而驗證工程師也需要用抽象層的HDL來搭建測試環境;仿真工具需要解釋編譯這些HDL代碼,并計算出仿真結果,以便工程師檢查結果。

圖一 數字仿真器流程

二十年前,一百萬門的設計可以被稱作超大規模集成電路,而今數千萬門的電路已經司空見慣。數字芯片集成度越來越高,伴隨的設計驗證語言和方法學不斷推陳出新,各種應用平臺也層出不窮。這一系列的技術發展都給數字仿真器帶來了前所未有的挑戰。設計具有競爭力的片上系統(SoC)需要合理地利用各種高精尖的技術。對于數字仿真器來說,它面臨的挑戰不僅僅是芯片規模上的增長,還有伴隨而來的一系列問題,包括:算力受限、調試效率低下、平臺單一化等。芯華章在數字仿真器領域做了深入的研究和探索。放眼未來,我們認為一款好的數字仿真器應該具備以下條件:

一、語義解析的合規性(conformity)

仿真器對語法正確解析決定了它能否正確理解設計意圖,同時也可以避免相同的編碼在不同的仿真器下產生不同仿真結果。設計仿真器最大的挑戰在于對HDL語法全面的解析。Verilog標準(IEEE1364)和SystemVerilog標準(IEEE1800)定義的這兩種語言的語義非常的復雜,關鍵字眾多,各種組合情況近乎無窮。如SystemVerilog中的interface,在interface中可以做assert,可以在其中使用task,function,還可在其中擴展各種modport等。要做到全面完整的測試,需要在構建仿真器的測試用例時考慮的語法的各個方面,以及各種邊界場景。

通常人們認為,計算機語言是形式化(formal)的表達式,不存在歧義,但實際上,IEEE標準中存在很多模糊的界定,尤其在對發生競爭冒險(race condition)時的行為沒有明確的規定,處理這些問題,就需要開發者的經驗和技巧。

二、良好的性能 (performance)

衡量仿真器的性能量化指標之一是:運行(runtime)時的CPU處理速度和內存消耗。現今的大規模集成電路動輒上億門,如果還是依賴傳統的仿真技術,當設計和環境的規模一旦達到某個數值,大部分商業仿真器性能都會顯著下降,造成效率低下。這其實是因為傳統的工具基本都是基于單機(single host)構架來設計的。在網絡互聯日益發達的今天,分布式數據庫和多核并行計算等理論越來越成熟,仿真器也必須考慮并利用這些新技術取得更多性能上的突破。

三、卓越的調試功能(debuggability)

調試的重點在于可觀測性和可控制性。在數字電路調試中可觀測性表現形式有多種,如波形,記錄文本(log file),電路圖(schematics),源代碼,事務級數據表圖等等。調試工具的核心功能是針對不同的場景提供能夠各種有效的數據表現形式,并在不同數據形式間的可以同步數據標注(annotation)。此外,降低工具的使用門檻,讓初級用戶非常快速地掌握調試技術,并且提供通用語言的二次開發的接口,也是優秀的調試工具需要著重考慮的。

四、支持跨平臺(platform-independent)

傳統的EDA工具大多數和單一CPU構架耦合度高,例如某些EDA工具僅支持x86的平臺。一旦需要遷移到另一種平臺上,所需要的研發工作量是巨大的。如今,處理器生態越來越多樣化,未來的平臺不再是某個單一處理器的平臺,降低EDA工具對底層CPU構架的耦合度,可以讓用戶更加有效地把工具部署在任何平臺上,也讓產品有更多應用空間,比如:在移動端的和云端的交互仿真,在移動端和服務器端的聯合仿真,利用FPGA和GPGPU的異構加速仿真等。

LLVM的存在為跨平臺提供了技術支撐。LLVM是Chris Lattner博士于2000年開發的一種編譯器的框架系統,他的目的在于提供一種可以適配多平臺的編譯系統,讓前端語言和后端目標平臺解耦。利用LLVM框架開發的仿真軟件,理論上可以適配到任意目標平臺,甚至可以部署在分布式操作系統上,產品應用范圍顯著擴大。

芯華章在跨平臺方面做了研究探索,2020年11月,芯華章的仿真器利用LLVM技術已經成功將軟件運行在國產CPU架構上。這一步工程量看似不大,但是現實意義非凡:這是中國EDA企業率先利用LLVM技術實現跨平臺支持,從某種意義上,它說也推動了傳統保守的EDA行業朝著更開放的技術領域拓展。

五、特定場景應用(scenario-based applications)

不同的應用場景對仿真器有不同的特殊要求,先進的仿真器需要具備各種場景下所需的功能。在大規模設計中,整個設計和驗證環境的編譯時間可能高達數十小時,這種速度在調試頻繁的設計初期是無法接受。因此,如果仿真器能夠只針對修改過的設計部分進行重編譯,而保留大部分沒改變已有編譯結果(snapshot),那么重編譯一次的時間就會大大減少,效率就得以提升。這種技術通常叫做:增量式編譯(incremental elaboration),或者分區式編譯(partition compilation)。

消費電子芯片中涉及到大量的冷復位和熱復位,在這些復位情況下的不定態傳播(x-state propagation)很大幾率會造成芯片潛在的非確定性(indeterministic)功能故障。因此,檢查不定態(X-state)在復位情況下的傳播極為重要。傳統的仿真器通常僅能在門級仿真(Gate Level Simulation)時檢查這些功能,但是門級仿真已經屬于設計后期,且仿真效率低下,即便檢查出問題再修改,對項目進度來說也是壓力巨大。如果仿真器能夠在設計前期對RTL就能快速檢查不定態傳播,那么就可以節省更多后仿真時間。

當然,還有很多其他的場景應用,如基于多進程多核加速,基于異構系統的仿真等,囿于文章篇幅這里不能一一展開,我們將在今后的文章中擇機敘述。

圖二 先進仿真器

數字仿真在浩瀚的科學海洋只是某個分支,但也是一個技術密集型的多學科的領域,它涉及到各種技術,包括:編譯原理、數據庫、運籌學、形式邏輯、拓撲學、控制理論等。

在十四五計劃指導下,我們深深意識到科學技術,尤其是EDA技術,從來沒有像今天這樣深刻影響著國家的前途命運。芯華章在EDA仿真技術領域不斷探索進取,同時也深感肩負使命的迫切,我們非常愿意和業界專業人士交流分享,共同成為新時代科技創新的排頭兵!


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    第三章 仿真器介紹

    本篇文章我們介紹了W55MH32板載的WIZ-Link仿真器的使用方法,讓我們一起插上USB線開始下載、調試程序吧!
    的頭像 發表于 05-21 11:54 ?85次閱讀
    第三章 <b class='flag-5'>仿真器</b>介紹

    ISOM8600 功能隔離、直流輸入、常開輸出、單通道隔離開關光仿真器數據手冊

    即可增強行業標準封裝。 與光耦合相比,ISOM8600 光仿真器開關具有顯著的可靠性和性能優勢,例如更寬的溫度范圍和嚴格的過程控制,從而產生較小的器件間差異。由于沒有需要補償的老化效應,因此
    的頭像 發表于 05-06 17:43 ?212次閱讀
    ISOM8600 <b class='flag-5'>功能</b>隔離、直流輸入、常開輸出、單通道隔離開關光<b class='flag-5'>仿真器</b>數據手冊

    FMD仿真器燒錄說明

    FMD仿真器燒錄,離線燒錄說明
    發表于 04-30 17:27 ?0次下載

    概倫電子電路類型驅動SPICE仿真器NanoSpice X介紹

    NanoSpice X是概倫電子推出的高精度、大容量并行SPICE仿真器,旨在解決電路仿真中的最具挑戰性任務。相較于上一代NanoSpice仿真器,NanoSpice X將平均仿真速度
    的頭像 發表于 04-23 15:30 ?202次閱讀
    概倫電子電路類型驅動SPICE<b class='flag-5'>仿真器</b>NanoSpice X介紹

    概倫電子千兆級高精度電路仿真器NanoSpice Giga介紹

    。NanoSpiceGiga采用TrueSPICE精度級仿真引擎確保了先進工藝節點下芯片設計中功耗、漏電、時序、噪聲等的精度要求,并通過先進的并行仿真技術在不降低
    的頭像 發表于 04-23 15:21 ?195次閱讀
    概倫電子千兆級高精度電路<b class='flag-5'>仿真器</b>NanoSpice Giga介紹

    概倫電子先進數字仿真器VeriSim介紹

    VeriSim是一款先進的邏輯仿真器,提供全面的數字設計驗證解決方案,特別適用于大型SoC設計。它配備高性能的仿真引擎和約束求解,旨在提高編譯時效率,并確保設計的正確性和穩定性。
    的頭像 發表于 04-22 10:19 ?221次閱讀

    華大九天ALPS模擬仿真器的Snapshot功能解析

    在電路設計領域,為了追求極致性能并確保產品能以最快速度成功推向市場(TTM,Time to Market),工程師們常常面臨著各種極具挑戰性的難題。華大九天推出的大規模高精度模擬仿真器
    的頭像 發表于 03-17 14:17 ?988次閱讀
    華大九天ALPS模擬<b class='flag-5'>仿真器</b>的Snapshot<b class='flag-5'>功能</b>解析

    EE-175: 仿真器與EZ-KIT Lite評估系統問題解決指南

    電子發燒友網站提供《EE-175: 仿真器與EZ-KIT Lite評估系統問題解決指南.pdf》資料免費下載
    發表于 01-08 14:41 ?0次下載
    EE-175: <b class='flag-5'>仿真器</b>與EZ-KIT Lite評估系統問題解決指南

    TMS320C8x仿真器安裝指南

    電子發燒友網站提供《TMS320C8x仿真器安裝指南.pdf》資料免費下載
    發表于 12-24 17:43 ?0次下載
    TMS320C8x<b class='flag-5'>仿真器</b>安裝指南

    ISOM871x高速單通道光仿真器評估模塊

    電子發燒友網站提供《ISOM871x高速單通道光仿真器評估模塊.pdf》資料免費下載
    發表于 11-15 14:29 ?0次下載
    ISOM871x高速單通道光<b class='flag-5'>仿真器</b>評估模塊

    使用PSpice仿真器對TI智能高側開關中的熱行為進行建模

    電子發燒友網站提供《使用PSpice仿真器對TI智能高側開關中的熱行為進行建模.pdf》資料免費下載
    發表于 09-24 09:26 ?0次下載
    使用PSpice<b class='flag-5'>仿真器</b>對TI智能高側開關中的熱行為進行建模

    光耦仿真器簡介

    電子發燒友網站提供《光耦仿真器簡介.pdf》資料免費下載
    發表于 08-28 11:45 ?0次下載
    光耦<b class='flag-5'>仿真器</b>簡介

    TI磁感應仿真器功能簡介

    電子發燒友網站提供《TI磁感應仿真器功能簡介.pdf》資料免費下載
    發表于 08-28 09:48 ?0次下載
    TI磁感應<b class='flag-5'>仿真器</b><b class='flag-5'>功能</b>簡介

    隔離認證標準揭秘:光耦合與光耦仿真器

    電子發燒友網站提供《隔離認證標準揭秘:光耦合與光耦仿真器.pdf》資料免費下載
    發表于 08-27 10:49 ?0次下載
    隔離認證標準揭秘:光耦合<b class='flag-5'>器</b>與光耦<b class='flag-5'>仿真器</b>

    仿真器的使用方法有哪些

    仿真器是一種用于模擬和測試電子系統、軟件或硬件的工具。它可以幫助工程師在實際硬件或軟件部署之前,對設計進行驗證和調試。 仿真器的基本概念 仿真器是一種軟件或硬件工具,用于模擬和測試電子系統、軟件或
    的頭像 發表于 08-22 09:16 ?1958次閱讀