女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

紫光國芯:采用3D混合鍵合技術的異質集成嵌入式DRAM

西安紫光國芯半導體 ? 來源:西安紫光國芯半導體 ? 作者:西安紫光國芯半導 ? 2021-01-26 16:00 ? 次閱讀

近日,西安紫光國芯半導體有限公司(以下簡稱“紫光國芯”)在第63屆國際電子器件大會(IEDM 2020)上公開發表了技術論文——《采用3D混合鍵合技術具有34GB/s/1Gb帶寬和0.88pJ/b能效接口的異質集成嵌入式LPDDR4/LPDDR4X DRAM》(A Stacked Embedded DRAM Array for LPDDR4/4Xusing Hybrid Bonding 3D Integration with 34GB/s/1Gb 0.88pJ/b Logic-to-MemoryInterface)。該論文的發表,是紫光國芯在超高帶寬、超低功耗DRAM方向技術積累和持續創新的最新突破。

受限于傳統計算機體系的馮-諾依曼架構,存儲器帶寬與計算需求之間的鴻溝(即“存儲墻”問題)日益突出。采用硅通孔(TSV)技術的高帶寬存儲器(HBM)是業界給出的一個可選解決方案,但其每數據管腳的工作頻率仍然較高(約4Gbps),存在功耗較大的缺點。比如HBM采用了x10um級微凸塊(Micro-Bump)堆疊DRAM,其數據IO數量有限且寄生電容和功耗較大,進而限制了帶寬的增加。 西安紫光國芯依托多年對存儲器和ASIC體系結構的深入研究,開發完成了異質集成嵌入式DRAM平臺(SeDRAM),提供了業界最高的單位帶寬和能效,并設計實現了完全兼容國際JEDEC標準的的4Gbit LPDDR4芯片。

21176e1c-5f46-11eb-8b86-12bb97331649.png

圖1. SeDRAM技術流程示意圖 紫光國芯在論文中介紹了SeDRAM平臺的實現流程(如圖1):首先,流片生產不同工藝下的DRAM存儲晶圓(DRAM Wafer)和搭載有外圍電路的邏輯晶圓(Logic Wafer),并通過平坦化、曝光和刻蝕等異質集成工藝,在兩張晶圓上分別制成用于后續步驟的接觸孔(LTVIA和LBVIA);然后,將邏輯晶圓翻轉,通過 Cu-Cu 互連的方式,將兩張晶圓直接鍵合;最后,將邏輯晶圓減薄至約3um厚度,并從邏輯晶圓背面開口完成PAD制作。 相比于HBM的微凸塊(MicroBump)工藝,通過直接鍵合方式的異質集成工藝,接觸孔可達110,000個/mm2,實現了百倍量級的密度提升,而且連接電阻低至0.5歐姆。從而實現了從邏輯電路到存儲陣列之間每Gbit高達34GB/s的帶寬和0.88pJ/bit的能效。

21ecd9ee-5f46-11eb-8b86-12bb97331649.png

圖2. 采用SeDRAM技術開發的4Gb LPDDR4產品的晶圓(左)和版圖(右) 紫光國芯開發的4Gbit LPDDR4是業內首款異質集成的標準接口DRAM產品(如圖2)。該產品為雙通道,數據位寬X16,在每顆芯片中集成超過64,000個異質集成接觸孔。在晶圓測試階段,該產品表現出優異性能,讀取時間超過測試機臺能支持的最快時鐘周期0.56ns。在顆粒測試階段,該產品在包括高溫(95℃),高壓(VDD2=1.2v, VDD1=2v)以及低壓(VDD2=1.05v, VDD1=1.65v)在內的多個測試條件下,通過了業界最高水平4266Mbps數據率的測試。該產品在高溫測試條件下,保持時間達到96ms,與同等DRAM工藝下的傳統平面產品相比更具優勢。

229e960c-5f46-11eb-8b86-12bb97331649.png

圖3. 4Gb LPDDR4產品的讀取時間測試結果(左)和數據保持時間測試結果(右) 感謝武漢新芯和臺灣力積電分別支持邏輯芯片及異質集成、和存儲芯片代工合作,論文得以在IEDM 2020順利發表,這是紫光國芯在超高帶寬、超低功耗DRAM方向技術積累和持續創新的最新突破。通過4Gbit LPDDR4產品的開發,SeDRAM平臺不僅為傳統DRAM產品的開發提供了新路徑,更為人工智能AI)和高性能計算(HPC)等領域的高帶寬、高能效需求提供了有效解決方案。

原文標題:西安紫光國芯在IEDM 2020發表 異質集成嵌入式DRAM(SeDRAM)論文

文章出處:【微信公眾號:西安紫光國芯半導體】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 嵌入式
    +關注

    關注

    5141

    文章

    19537

    瀏覽量

    315038
  • DRAM
    +關注

    關注

    40

    文章

    2343

    瀏覽量

    185181
  • 存儲器
    +關注

    關注

    38

    文章

    7636

    瀏覽量

    166422
  • 紫光
    +關注

    關注

    2

    文章

    419

    瀏覽量

    34407

原文標題:西安紫光國芯在IEDM 2020發表 異質集成嵌入式DRAM(SeDRAM)論文

文章出處:【微信號:gh_fb990360bfee,微信公眾號:西安紫光國芯半導體】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    混合工藝介紹

    所謂混合(hybrid bonding),指的是將兩片以上不相同的Wafer或Die通過金屬互連的混合
    的頭像 發表于 06-03 11:35 ?326次閱讀
    <b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>工藝介紹

    混合市場空間巨大,這些設備有機會迎來爆發

    電子發燒友綜合報道 ?作為HBM和3D NAND的核心技術之一,混合合在近期受到很多關注,相關設備廠商尤其是國產設備廠商的市場前景巨大。那么混合
    的頭像 發表于 06-03 09:02 ?1402次閱讀

    混合技術將最早用于HBM4E

    客戶對HBM的要求為增加帶寬、提高功率效率、提高集成度。混合就是可以滿足此類需求的技術。 ? 混合
    發表于 04-17 00:05 ?481次閱讀

    貞光科技代理品牌—紫光:國產存儲芯片的創新與突破

    貞光科技作為紫光官方授權代理商,提供高性能存儲芯片解決方案。紫光DDR4/DDR5內存、
    的頭像 發表于 03-25 15:44 ?547次閱讀
    貞光科技代理品牌—<b class='flag-5'>紫光</b><b class='flag-5'>國</b><b class='flag-5'>芯</b>:國產存儲芯片的創新與突破

    閃存沖擊400層+,混合技術傳來消息

    電子發燒友網綜合報道,據韓媒報道,三星近日與長江存儲簽署了3D NAND混合專利許可協議,從第10代V-NAND開始,將使用長江存儲的專利技術
    發表于 02-27 01:56 ?655次閱讀
    閃存沖擊400層+,<b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b><b class='flag-5'>技術</b>傳來消息

    Cu-Cu Hybrid Bonding技術在先進3D集成中的應用

    引言 Cu-Cu混合(Cu-Cu Hybrid Bonding) 技術正在成為先進3D集成
    的頭像 發表于 11-24 12:47 ?1704次閱讀
    Cu-Cu Hybrid Bonding<b class='flag-5'>技術</b>在先進<b class='flag-5'>3D</b><b class='flag-5'>集成</b>中的應用

    從發展歷史、研究進展和前景預測三個方面對混合(HB)技術進行分析

    摘要: 隨著半導體技術的發展,傳統倒裝焊( FC) 已難以滿足高密度、高可靠性的三維( 3D) 互連技術的需求。
    的頭像 發表于 11-22 11:14 ?2666次閱讀
    從發展歷史、研究進展和前景預測三個方面對<b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>(HB)<b class='flag-5'>技術</b>進行分析

    揭秘3D集成晶圓:半導體行業的未來之鑰

    隨著半導體產業的快速發展,集成電路(IC)的小型化、高密度集成、多功能高性能集成以及低成本集成成為行業發展的必然趨勢。在這一背景下,3D
    的頭像 發表于 11-12 17:36 ?1474次閱讀
    揭秘<b class='flag-5'>3D</b><b class='flag-5'>集成</b>晶圓<b class='flag-5'>鍵</b><b class='flag-5'>合</b>:半導體行業的未來之鑰

    柔性基板異質集成系統的印刷互連技術

    柔性基板上異質集成在近些年被開發應用于高性能和柔性需求的應用場景??煽康?D3D布局對于系統的有效性至關重要。在采用傳統的互連
    的頭像 發表于 11-05 11:23 ?744次閱讀
    柔性基板<b class='flag-5'>異質</b><b class='flag-5'>集成</b>系統的印刷互連<b class='flag-5'>技術</b>

    混合的基本原理和優勢

    混合(Hybrid Bonding)是半導體封裝領域的新興技術,能夠實現高密度三維集成,無需傳統的焊料凸點。本文探討
    的頭像 發表于 10-30 09:54 ?2314次閱讀
    <b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>的基本原理和優勢

    混合,成為“”寵

    隨著摩爾定律逐漸進入其發展軌跡的后半段,芯片產業越來越依賴先進的封裝技術來推動性能的飛躍。在封裝技術由平面走向更高維度的2.5D3D時,互聯技術
    的頭像 發表于 10-18 17:54 ?950次閱讀
    <b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>,成為“<b class='flag-5'>芯</b>”寵

    混合技術:開啟3D芯片封裝新篇章

    Bonding)技術應運而生,并迅速成為3D芯片封裝領域的核心驅動力。本文將深入探討混合技術
    的頭像 發表于 08-26 10:41 ?1508次閱讀
    <b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b><b class='flag-5'>技術</b>:開啟<b class='flag-5'>3D</b>芯片封裝新篇章

    紫光閃耀WAIC 2024:SeDRAM技術引領算力新紀元

    的佼佼者,紫光攜其業界領先的超大帶寬、超低功耗的嵌入式DRAM技術(SeDRAM)及CXL內
    的頭像 發表于 07-05 14:48 ?1137次閱讀

    紫光亮相2024世界人工智能大會

    領先的超大帶寬、超低功耗的嵌入式DRAM技術(SeDRAM)和CXL內存擴展主控技術方案等多款前沿技術創新成果及場景應用解決方案亮相,吸引了
    的頭像 發表于 07-05 14:22 ?985次閱讀

    三星與海力士引領DRAM革新:新一代HBM采用混合技術

    內存(HBM)中采用先進的混合(Hybrid Bonding)技術,這一創新舉措無疑將推動DRAM
    的頭像 發表于 06-25 10:01 ?1053次閱讀