女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是同步邏輯和異步邏輯?同步電路和異步電路的區(qū)別是什么?

傳感器技術(shù) ? 來源:傳感器與檢測技術(shù) ? 作者:傳感器與檢測技術(shù) ? 2021-01-04 10:53 ? 次閱讀

熟悉一下數(shù)字電路一些問題,從細(xì)節(jié)入手,溫故而知新。

什么是同步邏輯和異步邏輯?同步電路和異步電路的區(qū)別是什么?

同步邏輯是時(shí)鐘之間有固定的因果關(guān)系。異步邏輯是各時(shí)鐘之間沒有固定的因果關(guān)系。


電路設(shè)計(jì)可分類為同步電路和異步電路設(shè)計(jì)。同步電路利用時(shí)鐘脈沖使其子系統(tǒng)同步運(yùn)作,而異步電路不使用時(shí)鐘脈沖做同步,其子系統(tǒng)是使用特殊的“開始”和“完成”信號使之同步。

由于異步電路具有下列優(yōu)點(diǎn)--無時(shí)鐘歪斜問題、低電源消耗、平均效能而非最差效能、模塊性、可組合和可復(fù)用性--因此近年來對異步電路研究增加快速,論文發(fā)表數(shù)以倍增,而Intel Pentium 4處理器設(shè)計(jì),也開始采用異步電路設(shè)計(jì)。v異步電路主要是組合邏輯電路,用于產(chǎn)生地址譯碼器、FIFO或RAM的讀寫控制信號脈沖,其邏輯輸出與任何時(shí)鐘信號都沒有關(guān)系,譯碼輸出產(chǎn)生的毛刺通常是可以監(jiān)控的。

同步電路是由時(shí)序電路(寄存器和各種觸發(fā)器)和組合邏輯電路構(gòu)成的電路,其所有操作都是在嚴(yán)格的時(shí)鐘控制下完成的。這些時(shí)序電路共享同一個(gè)時(shí)鐘CLK,而所有的狀態(tài)變化都是在時(shí)鐘的上升沿(或下降沿)完成的。

什么是"線與"邏輯,要實(shí)現(xiàn)它,在硬件特性上有什么具體要求?

線與邏輯是兩個(gè)輸出信號相連可以實(shí)現(xiàn)與的功能。在硬件上,要用oc門來實(shí)現(xiàn)(漏極或者集電極開路),由于不用oc門可能使灌電流過大,而燒壞邏輯門,同時(shí)在輸出端口應(yīng)加一個(gè)上拉電阻。(線或則是下拉電阻)

什么是Setup 和Holdup時(shí)間,setup和holdup時(shí)間區(qū)別?

Setup/hold time 是測試芯片對輸入信號和時(shí)鐘信號之間的時(shí)間要求。建立時(shí)間是指觸發(fā)器的時(shí)鐘信號上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時(shí)間。輸入信號應(yīng)提前時(shí)鐘上升沿(如上升沿有效)T時(shí)間到達(dá)芯片,這個(gè)T就是建立時(shí)間-Setup time.如不滿足setup time,這個(gè)數(shù)據(jù)就不能被這一時(shí)鐘打入觸發(fā)器,只有在下一個(gè)時(shí)鐘上升沿,數(shù)據(jù)才能被打入觸發(fā)器。保持時(shí)間是指觸發(fā)器的時(shí)鐘信號上升沿到來以后,數(shù)據(jù)穩(wěn)定不變的時(shí)間。如果hold time不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。

建立時(shí)間(Setup Time)和保持時(shí)間(Hold time)。建立時(shí)間是指在時(shí)鐘邊沿前,數(shù)據(jù)信號需要保持不變的時(shí)間。保持時(shí)間是指時(shí)鐘跳變邊沿后數(shù)據(jù)信號需要保持不變的時(shí)間。如果不滿足建立和保持時(shí)間的話,那么DFF將不能正確地采樣到數(shù)據(jù),將會(huì)出現(xiàn)stability的情況。如果數(shù)據(jù)信號在時(shí)鐘沿觸發(fā)前后持續(xù)的時(shí)間均超過建立和保持時(shí)間,那么超過量就分別被稱為建立時(shí)間裕量和保持時(shí)間裕量。

什么是競爭與冒險(xiǎn)現(xiàn)象?怎樣判斷?如何消除?

在組合邏輯中,由于門的輸入信號通路中經(jīng)過了不同的延時(shí),導(dǎo)致到達(dá)該門的時(shí)間不一致叫競爭。產(chǎn)生毛刺叫冒險(xiǎn)。如果布爾式中有相反的信號則可能產(chǎn)生競爭和冒險(xiǎn)現(xiàn)象。
解決方法:一是添加布爾式的消去項(xiàng),二是在芯片外部加電容

你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?

常用邏輯電平:12V,5V,3.3V;TTL和CMOS不可以直接互連,由于TTL是在0.3-3.6V之間,而CMOS則是有在12V的有在5V的。CMOS輸出接到TTL是可以直接互連。TTL接到CMOS需要在輸出端口加一上拉電阻接到5V或者12V。cmos的高低電平分別為:Vih>=0.7VDD,Vil<=0.3VDD;Voh>=0.9VDD,Vol<=0.1VDD. TTL的為:Vih>=2.0v,Vil<=0.8v;Voh>=2.4v,Vol<=0.4v. 用cmos可直接驅(qū)動(dòng)ttl;加上拉后,ttl可驅(qū)動(dòng)cmos。

如何解決亞穩(wěn)態(tài)?

亞穩(wěn)態(tài)是指觸發(fā)器無法在某個(gè)規(guī)定時(shí)間段內(nèi)達(dá)到一個(gè)可確認(rèn)的狀態(tài)。當(dāng)一個(gè)觸發(fā)器進(jìn)入亞穩(wěn)態(tài)時(shí),既無法預(yù)測該單元的輸出電平,也無法預(yù)測何時(shí)輸出才能穩(wěn)定在某個(gè)正確的電平上。在這個(gè)穩(wěn)定期間,觸發(fā)器輸出一些中間級電平,或者可能處于振蕩狀態(tài),并且這種無用的輸出電平可以沿信號通道上的各個(gè)觸發(fā)器級聯(lián)式傳播下去。

解決方法:
1、降低系統(tǒng)時(shí)鐘
2、用反應(yīng)更快的FF
3、引入同步機(jī)制,防止亞穩(wěn)態(tài)傳播
4、改善時(shí)鐘質(zhì)量,用邊沿變化快速的時(shí)鐘信號,關(guān)鍵是器件使用比較好的工藝和時(shí)鐘周期的裕量要大。

IC設(shè)計(jì)中同步復(fù)位與異步復(fù)位的區(qū)別

同步復(fù)位在時(shí)鐘沿采復(fù)位信號,完成復(fù)位動(dòng)作。異步復(fù)位不管時(shí)鐘,只要復(fù)位信號滿足條件,就完成復(fù)位動(dòng)作。異步復(fù)位對復(fù)位信號要求比較高,不能有毛刺,如果其與時(shí)鐘關(guān)系不確定,也可能出現(xiàn)亞穩(wěn)態(tài)。

MOORE 與 MEELEY狀態(tài)機(jī)的特征

Moore狀態(tài)機(jī)的輸出僅與當(dāng)前狀態(tài)值有關(guān), 且只在時(shí)鐘邊沿到來時(shí)才會(huì)有狀態(tài)變化. Mealy 狀態(tài)機(jī)的輸出不僅與當(dāng)前狀態(tài)值有關(guān), 而且與當(dāng)前輸入值有關(guān)。

多時(shí)域設(shè)計(jì)中,如何處理信號跨時(shí)域

不同的時(shí)鐘域之間信號通信時(shí)需要進(jìn)行同步處理,這樣可以防止新時(shí)鐘域中第一級觸發(fā)器的亞穩(wěn)態(tài)信號對下級邏輯造成影響,其中對于單個(gè)控制信號可以用兩級同步器,如電平、邊沿檢測和脈沖,對多位信號可以用FIFO,雙口RAM,握手信號等。

跨時(shí)域的信號要經(jīng)過同步器同步,防止亞穩(wěn)態(tài)傳播。例如:時(shí)鐘域1中的一個(gè)信號,要送到時(shí)鐘域2,那么在這個(gè)信號送到時(shí)鐘域2之前,要先經(jīng)過時(shí)鐘域2的同步器同步后,才能進(jìn)入時(shí)鐘域2。這個(gè)同步器就是兩級d觸發(fā)器,其時(shí)鐘為時(shí)鐘域2的時(shí)鐘。這樣做是怕時(shí)鐘域1中的這個(gè)信號,可能不滿足時(shí)鐘域2中觸發(fā)器的建立保持時(shí)間,而產(chǎn)生亞穩(wěn)態(tài),因?yàn)樗鼈冎g沒有必然關(guān)系,是異步的。這樣做只能防止亞穩(wěn)態(tài)傳播,但不能保證采進(jìn)來的數(shù)據(jù)的正確性。所以通常只同步很少位數(shù)的信號。比如控制信號,或地址。當(dāng)同步的是地址時(shí),一般該地址應(yīng)采用格雷碼,因?yàn)楦窭状a每次只變一位,相當(dāng)于每次只有一個(gè)同步器在起作用,這樣可以降低出錯(cuò)概率,象異步FIFO的設(shè)計(jì)中,比較讀寫地址的大小時(shí),就是用這種方法。如果兩個(gè)時(shí)鐘域之間傳送大量的數(shù)據(jù),可以用異步FIFO來解決問題。

給了reg的setup,hold時(shí)間,求中間組合邏輯的delay范圍
Delay < period - setup – hold

時(shí)鐘周期為T,觸發(fā)器D1的寄存器到輸出時(shí)間最大為T1max,最小為T1min。組合邏輯電路最大延遲為T2max,最小為T2min。問,觸發(fā)器D2的建立時(shí)間T3和保持時(shí)間應(yīng)滿足什么條件?
T3setup>T+T2max,T3hold>T1min+T2min

給出某個(gè)一般時(shí)序電路的圖,有Tsetup,Tdelay,Tck->q,還有 clock的delay,寫出決定最大時(shí)鐘的因素,同時(shí)給出表達(dá)式
T+Tclkdealy>Tsetup+Tco+Tdelay;
Thold>Tclkdelay+Tco+Tdelay;

說說靜態(tài)、動(dòng)態(tài)時(shí)序模擬的優(yōu)缺點(diǎn)

靜態(tài)時(shí)序分析是采用窮盡分析方法來提取出整個(gè)電路存在的所有時(shí)序路徑,計(jì)算信號在這些路徑上的傳播延時(shí),檢查信號的建立和保持時(shí)間是否滿足時(shí)序要求,通過對最大路徑延時(shí)和最小路徑延時(shí)的分析,找出違背時(shí)序約束的錯(cuò)誤。它不需要輸入向量就能窮盡所有的路徑,且運(yùn)行速度很快、占用內(nèi)存較少,不僅可以對芯片設(shè)計(jì)進(jìn)行全面的時(shí)序功能檢查,而且還可利用時(shí)序分析的結(jié)果來優(yōu)化設(shè)計(jì),因此靜態(tài)時(shí)序分析已經(jīng)越來越多地被用到數(shù)字集成電路設(shè)計(jì)的驗(yàn)證中。

動(dòng)態(tài)時(shí)序模擬就是通常的仿真,因?yàn)椴豢赡墚a(chǎn)生完備的測試向量,覆蓋門級網(wǎng)表中的每一條路徑。因此在動(dòng)態(tài)時(shí)序分析中,無法暴露一些路徑上可能存在的時(shí)序問題;

一個(gè)四級的Mux,其中第二級信號為關(guān)鍵信號 如何改善timing

關(guān)鍵:將第二級信號放到最后輸出一級輸出,同時(shí)注意修改片選信號,保證其優(yōu)先級未被修改。

為什么一個(gè)標(biāo)準(zhǔn)的倒相器中P管的寬長比要比N管的寬長比大?

和載流子有關(guān),P管是空穴導(dǎo)電,N管電子導(dǎo)電,電子的遷移率大于空穴,同樣的電場下,N管的電流大于P管,因此要增大P管的寬長比,使之對稱,這樣才能使得兩者上升時(shí)間下降時(shí)間相等、高低電平的噪聲容限一樣、充電放電的時(shí)間相等

latch與register的區(qū)別,為什么現(xiàn)在多用register.行為級描述中l(wèi)atch如何產(chǎn)生的?

latch是電平觸發(fā),register是邊沿觸發(fā),register在同一時(shí)鐘邊沿觸發(fā)下動(dòng)作,符合同步電路的設(shè)計(jì)思想,而latch則屬于異步電路設(shè)計(jì),往往會(huì)導(dǎo)致時(shí)序分析困難,不適當(dāng)?shù)膽?yīng)用latch則會(huì)大量浪費(fèi)芯片資源。

BLOCKING NONBLOCKING 賦值的區(qū)別

非阻塞賦值:塊內(nèi)的賦值語句同時(shí)賦值,一般用在時(shí)序電路描述中。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5421

    瀏覽量

    123315
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1637

    瀏覽量

    81572
  • 異步電路
    +關(guān)注

    關(guān)注

    2

    文章

    48

    瀏覽量

    11299

原文標(biāo)題:干貨!數(shù)字電路常見問題解析

文章出處:【微信號:WW_CGQJS,微信公眾號:傳感器技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    異步電機(jī)與變頻電機(jī)的主要區(qū)別是什么?

    異步電機(jī)(Asynchronous Motor)和變頻電機(jī)(Frequency Converter Motor)是兩種常見的電機(jī)類型,它們在工業(yè)和商業(yè)應(yīng)用中都有廣泛的用途。以下是這兩種電機(jī)的主要區(qū)別
    的頭像 發(fā)表于 10-25 09:38 ?1568次閱讀

    同步電機(jī)與異步電機(jī)在功能、用途上的主要區(qū)別是什么?

    同步電機(jī)和異步電機(jī)是兩種常見的交流電機(jī)類型,它們在功能和用途上有一些顯著的區(qū)別。 工作原理: 同步電機(jī)和異步電機(jī)的主要
    的頭像 發(fā)表于 10-24 13:51 ?1513次閱讀

    pwm同步調(diào)制和異步調(diào)制的區(qū)別

    PWM(Pulse Width Modulation,脈沖寬度調(diào)制)是一種常見的調(diào)制方式,廣泛應(yīng)用于通信、控制等領(lǐng)域。PWM調(diào)制分為同步調(diào)制和異步調(diào)制兩種方式,它們在性能、應(yīng)用場景等方面存在一定
    的頭像 發(fā)表于 08-14 11:15 ?3811次閱讀

    同步降壓和異步降壓有什么區(qū)別

    同步降壓和異步降壓是兩種在電源轉(zhuǎn)換中常用的技術(shù),它們在實(shí)現(xiàn)方式、控制方法、效率、成本及應(yīng)用領(lǐng)域等方面存在顯著差異。以下是對這兩種技術(shù)的詳細(xì)比較和分析。
    的頭像 發(fā)表于 08-14 10:08 ?3719次閱讀

    邏輯電路與時(shí)序邏輯電路區(qū)別

    的信號。理解它們之間的區(qū)別對于設(shè)計(jì)和實(shí)現(xiàn)復(fù)雜的數(shù)字系統(tǒng)至關(guān)重要。 第一部分:邏輯電路 1.1 定義 邏輯電路是一種電子電路,它根據(jù)輸入信號的邏輯
    的頭像 發(fā)表于 07-30 15:00 ?1447次閱讀

    同步通信和異步通信的區(qū)別

    在數(shù)據(jù)通信領(lǐng)域,同步通信和異步通信是兩種基本的通信方式,它們各自具有獨(dú)特的特點(diǎn)和適用場景。了解這兩種通信方式的基本概念、區(qū)別以及應(yīng)用場景,對于設(shè)計(jì)高效、可靠的通信系統(tǒng)具有重要意義。
    的頭像 發(fā)表于 07-25 16:28 ?1.1w次閱讀

    怎么判斷同步清零和異步清零

    在數(shù)字電路設(shè)計(jì)中,清零操作是一種常見的操作,用于將寄存器或計(jì)數(shù)器的值清零。清零操作可以分為同步清零和異步清零兩種方式,它們在電路設(shè)計(jì)中有著不同的應(yīng)用場景和特點(diǎn)。
    的頭像 發(fā)表于 07-23 11:11 ?5344次閱讀

    異步置零和同步置零的區(qū)別在哪里

    異步置零和同步置零是數(shù)字電路設(shè)計(jì)中兩種不同的置零方法。它們在實(shí)現(xiàn)方式、性能和應(yīng)用場景上有所不同。 實(shí)現(xiàn)方式: 異步置零:異步置零是指在數(shù)字
    的頭像 發(fā)表于 07-23 11:09 ?3853次閱讀

    異步線路和同步線路怎么區(qū)分

    在通信領(lǐng)域,異步線路和同步線路是兩種基本的數(shù)據(jù)傳輸方式。它們在數(shù)據(jù)傳輸?shù)臅r(shí)序、同步機(jī)制、傳輸效率等方面存在顯著差異。 1. 異步線路(Asynchronous Communicatio
    的頭像 發(fā)表于 07-23 09:14 ?1054次閱讀

    同步電路異步電路怎么判斷正負(fù)極

    同步電路異步電路是電子電路設(shè)計(jì)中的兩種基本類型。它們在設(shè)計(jì)、工作原理和應(yīng)用方面都有很大的不同。 同步
    的頭像 發(fā)表于 07-22 17:37 ?825次閱讀

    同步電路異步電路的優(yōu)缺點(diǎn)

    同步電路異步電路是數(shù)字電路設(shè)計(jì)中的兩種基本類型。它們在設(shè)計(jì)方法、性能、功耗、可靠性等方面存在顯著差異。
    的頭像 發(fā)表于 07-22 17:35 ?2218次閱讀

    同步電路異步電路的優(yōu)缺點(diǎn)有哪些

    同步電路異步電路是數(shù)字電路設(shè)計(jì)中的兩種基本類型,它們在設(shè)計(jì)方法、性能特點(diǎn)和應(yīng)用領(lǐng)域等方面存在顯著差異。
    的頭像 發(fā)表于 07-22 17:01 ?1943次閱讀

    FPGA同步復(fù)位和異步復(fù)位

    FPGA(Field-Programmable Gate Array,現(xiàn)場可編程門陣列)中的復(fù)位操作是設(shè)計(jì)過程中不可或缺的一環(huán),它負(fù)責(zé)將電路恢復(fù)到初始狀態(tài),以確保系統(tǒng)的正確啟動(dòng)和穩(wěn)定運(yùn)行。在FPGA設(shè)計(jì)中,復(fù)位方式主要分為同步復(fù)位和異步
    的頭像 發(fā)表于 07-17 11:12 ?2445次閱讀

    異步感應(yīng)電機(jī)和永磁同步電機(jī)區(qū)別

    異步感應(yīng)電機(jī)和永磁同步電機(jī)是兩種常見的電動(dòng)機(jī)類型,它們在結(jié)構(gòu)、工作原理、性能特點(diǎn)、應(yīng)用領(lǐng)域等方面存在一些區(qū)別。以下是對這兩種電動(dòng)機(jī)的比較分析: 結(jié)構(gòu)區(qū)別
    的頭像 發(fā)表于 06-13 09:45 ?2035次閱讀

    同步電機(jī)與異步電機(jī)變頻器的區(qū)別

    上存在差異,這也導(dǎo)致了在變頻控制方面,同步電機(jī)和異步電機(jī)變頻器存在顯著的區(qū)別。本文將對這兩種變頻器的區(qū)別進(jìn)行詳細(xì)的闡述,以期為相關(guān)領(lǐng)域的專業(yè)人士提供參考。
    的頭像 發(fā)表于 06-11 17:59 ?2706次閱讀