女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何不建Vivado工程,也能看Device視圖呢

FPGA技術(shù)驛站 ? 來源:Lauren的FPGA ? 作者:Lauren的FPGA ? 2020-11-13 18:11 ? 次閱讀

FPGA設(shè)計與開發(fā)中,Device視圖和Package視圖發(fā)揮著重要的作用。在Device視圖下:

可以查看FPGA芯片可用資源

例如:LUT、FF、BRAMDSP、URAM等的個數(shù);

可以查看關(guān)鍵資源的分布情況

例如:PCIE的位置,高速收發(fā)器的位置,因為這些位置直接影響到PCB設(shè)計以及FPGA內(nèi)部的數(shù)據(jù)流。

可用查看MMCM等時鐘資源的位置

時鐘的拓撲結(jié)構(gòu)的質(zhì)量直接影響到設(shè)計后期的時序收斂,在多die芯片中,這一點尤為重要。例如:某個芯片是3個die,設(shè)計中的一個時鐘要給這3個die使用,那么最好將該時鐘分配在中間那個die上,這樣跨die次數(shù)最小,比較時鐘跨die會增加Clock Skew。

那么如何打開Device視圖呢?一種可行的方法是創(chuàng)建Vivado I/O工程,但這仍然顯得繁瑣。這里我們介紹一種更為直接的方法,就是使用Tcl命令link_design。打開Vivado,在Tcl Console中直接輸入如下圖所示命令:

link_design -part xcvu7p-flva2104-1-e

此時,該命令后只需跟隨一個選項,即-part,-part用于指明具體的芯片型號。這樣就打開了Vivado,之后選擇Window,點擊Device即可打開Device視圖,點擊Package即可打開Package視圖。

責任編輯:xj

原文標題:不建Vivado工程,也能看Device視圖

文章出處:【微信公眾號:Lauren的FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1643

    文章

    21982

    瀏覽量

    614550
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    831

    瀏覽量

    68304

原文標題:不建Vivado工程,也能看Device視圖

文章出處:【微信號:Lauren_FPGA,微信公眾號:FPGA技術(shù)驛站】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    如何使用One Spin檢查AMD Vivado Design Suite Synth的結(jié)果

    本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結(jié)果(以 Vivado 2024.2 為例)。
    的頭像 發(fā)表于 05-19 14:22 ?400次閱讀
    如何使用One Spin檢查AMD <b class='flag-5'>Vivado</b> Design Suite Synth的結(jié)果

    Vivado 2018.3軟件的使用教程

    大家好,歡迎來到至芯科技FPGA煉獄營地,準備開啟我們的偉大征程!正所謂“兵馬未動,糧草先行”,戰(zhàn)前的準備自是必不可少,在FPGA的漫漫沙場,我們何以入場,何以取勝?在這里我們?yōu)楦魑粦?zhàn)友準備了vivado 2018.3的使用教程。
    的頭像 發(fā)表于 04-30 14:14 ?680次閱讀
    <b class='flag-5'>Vivado</b> 2018.3軟件的使用教程

    一文詳解Vivado時序約束

    Vivado的時序約束是保存在xdc文件中,添加或創(chuàng)建設(shè)計的工程源文件后,需要創(chuàng)建xdc文件設(shè)置時序約束。時序約束文件可以直接創(chuàng)建或添加已存在的約束文件,創(chuàng)建約束文件有兩種方式:Constraints Wizard和Edit Timing Constraints,在綜合后
    的頭像 發(fā)表于 03-24 09:44 ?2871次閱讀
    一文詳解<b class='flag-5'>Vivado</b>時序約束

    Vivado FIR IP核實現(xiàn)

    Xilinx的FIR IP核屬于收費IP,但是不需要像 Quartus那樣通過修改license文件來破解。如果是個人學(xué)習,現(xiàn)在網(wǎng)絡(luò)上流傳的license破解文件在破解Vivado的同時破解
    的頭像 發(fā)表于 03-01 14:44 ?1493次閱讀
    <b class='flag-5'>Vivado</b> FIR IP核實現(xiàn)

    AMD Vivado Design Suite IDE中的設(shè)計分析簡介

    本文檔涵蓋了如何驅(qū)動 AMD Vivado Design Suite 來分析和改善您的設(shè)計。
    的頭像 發(fā)表于 02-19 11:22 ?505次閱讀
    AMD <b class='flag-5'>Vivado</b> Design Suite IDE中的設(shè)計分析簡介

    Vivado Design Suite用戶指南:邏輯仿真

    電子發(fā)燒友網(wǎng)站提供《Vivado Design Suite用戶指南:邏輯仿真.pdf》資料免費下載
    發(fā)表于 01-15 15:25 ?0次下載
    <b class='flag-5'>Vivado</b> Design Suite用戶指南:邏輯仿真

    每次Vivado編譯的結(jié)果都一樣嗎

    很多FPGA工程師都有這種困惑,Vivado每次編譯的結(jié)果都一樣嗎? 在AMD官網(wǎng)上,有這樣一個帖子: Are Vivado results repeatable for identical
    的頭像 發(fā)表于 11-11 11:23 ?1096次閱讀
    每次<b class='flag-5'>Vivado</b>編譯的結(jié)果都一樣嗎

    使用Vivado通過AXI Quad SPI實現(xiàn)XIP功能

    本博客提供了基于2023.2 Vivado的參考工程,展示如何使用Microblaze 地執(zhí)行(XIP)程序,并提供一個簡單的bootloader。
    的頭像 發(fā)表于 10-29 14:23 ?1418次閱讀
    使用<b class='flag-5'>Vivado</b>通過AXI Quad SPI實現(xiàn)XIP功能

    Vivado使用小技巧

    有時我們對時序約束進行了一些調(diào)整,希望能夠快速看到對應(yīng)的時序報告,而又不希望重新布局布線。這時,我們可以打開布線后的dcp,直接在Vivado Tcl Console里輸入更新后的時序約束。如果調(diào)整
    的頭像 發(fā)表于 10-24 15:08 ?916次閱讀
    <b class='flag-5'>Vivado</b>使用小技巧

    Vivado編輯器亂碼問題

    我們在日常開發(fā)中經(jīng)常使用sublime、vim、vs code等第三方的編輯器,這些編輯器可以使用很多插件來提高我們的編碼效率,但是往往會帶來亂碼的問題。我一般使用的是sublime來進行編碼
    的頭像 發(fā)表于 10-15 17:24 ?2267次閱讀
    <b class='flag-5'>Vivado</b>編輯器亂碼問題

    TAS5805EVM設(shè)置為stero 2.2,調(diào)節(jié)Device A的EQ、DRC、AGL等會同步影響到Device B怎么解決?

    和Woofer進行正確的分頻和音效調(diào)節(jié)。如果選擇最后一個自定義的2.2配置,會出現(xiàn)同樣的問題,EVM上的兩個5805是不同的地址,請教各位工程師這個問題該怎么解決,謝謝!
    發(fā)表于 10-12 06:56

    Vivado 2024.1版本的新特性(2)

    從綜合角度看,Vivado 2024.1對SystemVerilog和VHDL-2019的一些特性開始支持。先看SystemVerilog。
    的頭像 發(fā)表于 09-18 10:34 ?1715次閱讀
    <b class='flag-5'>Vivado</b> 2024.1版本的新特性(2)

    Vivado 2024.1版本的新特性(1)

    Vivado 2024.1已正式發(fā)布,今天我們就來看看新版本帶來了哪些新特性。
    的頭像 發(fā)表于 09-18 10:30 ?2349次閱讀
    <b class='flag-5'>Vivado</b> 2024.1版本的新特性(1)

    IR900以及IG900系列產(chǎn)品python開發(fā)的IDE如何切換工程

    IDE的一個workspace,只能一個工程。新建工程需要在新的workspace里。切換不同的工程時,切換workspace即可。
    發(fā)表于 07-25 06:30

    esp32-c3工程中怎么創(chuàng)建多個freertos任務(wù)?

    ESP-IDF中給出的ESP32-C3的例程都只有一個任務(wù)。即void app_main() 而且沒看見這個app_main任務(wù)是在哪里被創(chuàng)建的??? 如果我想一個ESP32-C3的多任務(wù)的工程
    發(fā)表于 06-27 06:37