女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì):BGA芯片里面不能穿差分線的怎么辦

電子設(shè)計(jì) ? 來源:一博科技 ? 作者:黃剛 ? 2021-03-15 17:11 ? 次閱讀

你肯定會(huì)相信阻抗不匹配影響PCB性能;你會(huì)相信等長(zhǎng)做得不好影響DDR的時(shí)序;你也會(huì)相信PCB太長(zhǎng)的話高速信號(hào)會(huì)有問題;但是如果我們告訴你總有一天BGA芯片里面不能穿差分線的話,你會(huì)相信嗎?
所謂BGA,也就是學(xué)名為球柵陣列封裝的芯片,是芯片封裝界發(fā)展到今天為止算是集成度最高的封裝技術(shù)了哈。小則幾百pin,多則幾千pin都密密麻麻的按照一定的pitch間距進(jìn)行排列,我們目前常用的pitch為1.2mm,1mm,0.8mm這些。

那么說到密集,大家肯定都有過這樣的經(jīng)歷,也就是處于BGA里面的高速信號(hào)如果要走出BGA的話,一般會(huì)在pin的位置去做fanout,也就是所謂的BGA扇出,然后通過一個(gè)內(nèi)層(當(dāng)然底層也可以)從BGA里面層層進(jìn)行突圍,直到走出BGA區(qū)域?yàn)橹埂S械臅r(shí)候,這對(duì)走線在走出來的過程中經(jīng)過的地方可謂是非常的坎坷,坑坑洼洼的,例如下面這樣,做過高速信號(hào)PCB設(shè)計(jì)的粉絲們應(yīng)該都很清楚為什么會(huì)這樣了哈。

我們知道,高速信號(hào)的過孔是要進(jìn)行反焊盤處理的,那么這個(gè)時(shí)候我們就會(huì)發(fā)現(xiàn),一對(duì)從BGA里面走出來的線可能需要經(jīng)過若干個(gè)過孔反焊盤的邊緣。為什么叫邊緣呢?因?yàn)檫^孔反焊盤理論上是挖的越大越好,這樣才能最大程度的提高過孔的阻抗,因此在走線經(jīng)過的區(qū)域,基本上是走線上下的參考平面就會(huì)被反焊盤挖空掉,也就是在過孔的區(qū)域,走線是沒有多余的參考的。

如果要問大家這個(gè)時(shí)候是保證過孔的阻抗呢還是保留那么一小段走線的參考平面,我相信百分之80以上的人都說是保證過孔的阻抗,大家的意見都是也就幾十mil的走線少一點(diǎn)參考平面能有多大的影響,再說了,又不是完全沒參考平面,只是沒有多余的參考平面而已嘛。另外很重要的一點(diǎn)就是,這個(gè)是作為PCB設(shè)計(jì)界一個(gè)通用的處理方式,而且在大多數(shù)產(chǎn)品做出來之后都是沒有問題的。因此大家也就覺得是一個(gè)很穩(wěn)妥的設(shè)計(jì)方法了。

但是高速先生總喜歡對(duì)一些看起來很正常的設(shè)計(jì)理念進(jìn)行“挑戰(zhàn)”,這次我們就針對(duì)BGA穿線是不是真的沒有問題進(jìn)行研究。我們做了一塊測(cè)試板,驗(yàn)證下在1.0mm pitch BGA間距的情況下穿線的影響。如下所示:我們?cè)?.0mm的BGA下穿過一對(duì)差分線,然后模擬經(jīng)過若干個(gè)其他走線的過孔反焊盤區(qū)域的情況,我們來看看這對(duì)走線本身的性能如何。

經(jīng)過我們對(duì)幾塊板的同一個(gè)待測(cè)物的測(cè)試結(jié)果對(duì)比發(fā)現(xiàn),結(jié)論是驚人的一致!!!它的損耗不會(huì)是一條我們認(rèn)為的平直的曲線,其中在25GHz之后有非常巨大的諧振點(diǎn)。

那個(gè),我相信大多數(shù)粉絲們都能看懂上圖的插入損耗曲線,至少能分辨出好還是不好。

好,我們繼續(xù)往下講,從這個(gè)糟糕的S參數(shù)來看,我們大致可以判斷它的可用范圍在25GHz內(nèi),如果大家還是對(duì)頻域參數(shù)不是很熟悉的話,我們換成大家喜歡的時(shí)域來分析哈。從上面的損耗參數(shù)來看,走現(xiàn)在很成熟的10Gbps到25Gbps應(yīng)該都是沒太大問題的,那我們就直接跳過10G到25G,從56Gbps起步來衡量。那放到我們現(xiàn)在也做得比較多的56G-PAM4的高速設(shè)計(jì)上,我們看看如果發(fā)送一個(gè)理想的56G-PAM4信號(hào)源經(jīng)過這個(gè)BGA扇出之后會(huì)是怎么樣呢?

恩,看來這個(gè)BGA的扇出設(shè)計(jì)對(duì)于56G-PAM4還是OK的,那我們?cè)賮韨€(gè)更厲害的?目前業(yè)界已經(jīng)開始對(duì)112G-PAM4進(jìn)行研究了,那高速先生也嘗試下加入一個(gè)112G-PAM4的信號(hào)源進(jìn)去,看看經(jīng)過這個(gè)BGA扇出之后會(huì)是什么情況。結(jié)果如下所示:

從上面的眼圖可以看到,就只是經(jīng)過了一個(gè)BGA扇出之后眼圖就“涼”了一半了,壓根都還沒開始走線,加上走線的話估計(jì)就……呃!
就像前面所說的,在112G來臨的時(shí)候,如果還是像上面一樣的BGA扇出的話,這對(duì)差分線的性能會(huì)大打折扣,甚至可能一個(gè)我們認(rèn)為很簡(jiǎn)單的扇出設(shè)計(jì)就消耗掉整個(gè)通道的裕量。BGA扇出雖然是個(gè)很簡(jiǎn)單而且約定俗成的設(shè)計(jì),但是在信號(hào)速率越來越高之后,信號(hào)的性能會(huì)受到越來越多因素的影響,比如BGA的pitch大小,過孔反焊盤設(shè)計(jì),疊層設(shè)計(jì),線寬線距選擇,加工誤差等,使得原本看起來一個(gè)很平常的設(shè)計(jì)都可能出現(xiàn)問題,這可能也變成我們SI未來要去思考的問題了。

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4775

    瀏覽量

    89173
  • BGA芯片
    +關(guān)注

    關(guān)注

    1

    文章

    33

    瀏覽量

    13752
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB設(shè)計(jì)總有幾個(gè)阻抗沒法連續(xù)的地方,怎么辦

    PCB設(shè)計(jì)總有幾個(gè)阻抗沒法連續(xù)的地方,怎么辦?
    的頭像 發(fā)表于 04-04 10:32 ?1747次閱讀

    分線對(duì)的PCB設(shè)計(jì)要點(diǎn)

    分線對(duì)的PCB設(shè)計(jì)要點(diǎn)
    發(fā)表于 08-20 14:52

    編譯分線時(shí)出現(xiàn)錯(cuò)誤怎么辦

    編譯分線時(shí)出現(xiàn)錯(cuò)誤怎么辦?錯(cuò)誤:number of nets in differential parts EXT_CS_DPN is 1 instead of 2
    發(fā)表于 04-30 09:50

    PCB設(shè)計(jì)分線設(shè)置方法有哪幾個(gè)步驟?

    PCB設(shè)計(jì)分線怎么設(shè)置,還有就是等長(zhǎng)分析
    發(fā)表于 08-19 09:47

    請(qǐng)問焊盤間距比分規(guī)則的間距大,分線走不出來該怎么辦

    焊盤間距比分規(guī)則的間距大,分線走不出來,怎么辦
    發(fā)表于 09-10 23:04

    你相信有一天BGA里面不能分線嗎?

    芯片里面不能穿分線的話,你會(huì)相信嗎?所謂BGA,也
    發(fā)表于 08-06 15:10

    PCB設(shè)計(jì)那幾個(gè)阻抗沒法連續(xù)的地方怎么辦

    大家都知道阻抗要連續(xù)。但是,PCB設(shè)計(jì)也總有阻抗不能連續(xù)的時(shí)候,怎么辦?特性阻抗:又稱“特征阻抗”,它不是直
    的頭像 發(fā)表于 08-20 15:24 ?2682次閱讀

    linux下telnet不能使用怎么辦

     linux下telnet不能使用怎么辦?yum安裝方式處理
    發(fā)表于 05-26 09:34 ?5986次閱讀
    linux下telnet<b class='flag-5'>不能</b>使用<b class='flag-5'>怎么辦</b>

    高速串行:BGA里面不能分線

    BGA扇出雖然是個(gè)很簡(jiǎn)單而且約定俗成的設(shè)計(jì),但是在信號(hào)速率越來越高之后,信號(hào)的性能會(huì)受到越來越多因素的影響,比如BGA的pitch大小,過孔反焊盤設(shè)計(jì),疊層設(shè)計(jì),線寬線距選擇,加工誤差等,使得原本看起來一個(gè)很平常的設(shè)計(jì)都可能出現(xiàn)問題,這可能也變成我們SI未來要去思考的問題
    的頭像 發(fā)表于 12-24 17:22 ?1201次閱讀

    PCB設(shè)計(jì)總有幾個(gè)阻抗沒法連續(xù)的地方,怎么辦?

    點(diǎn)擊關(guān)注,電磁兼容不迷路。PCB設(shè)計(jì)總有幾個(gè)阻抗沒法連續(xù)的地方,怎么辦?大家都知道阻抗要連續(xù)。但是,正如羅永浩所說“人生總有幾次踩到大便的時(shí)候”,PCB設(shè)計(jì)也總有阻抗不能連續(xù)的時(shí)候。
    的頭像 發(fā)表于 04-10 11:23 ?876次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>總有幾個(gè)阻抗沒法連續(xù)的地方,<b class='flag-5'>怎么辦</b>?

    PCB設(shè)計(jì)分布線要求及操作技巧

    PCBA加工廠家為大家介紹下。 PCB設(shè)計(jì)分布線要求 各類分線的阻抗要求不同,根據(jù)PCB設(shè)計(jì)要求,通過阻抗計(jì)算軟件計(jì)算出差分阻抗和對(duì)應(yīng)的
    的頭像 發(fā)表于 07-07 09:25 ?6595次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>差</b>分布線要求及操作技巧

    pcb鉆孔偏孔了怎么辦

    pcb鉆孔偏孔了怎么辦
    的頭像 發(fā)表于 11-22 11:10 ?4330次閱讀
    <b class='flag-5'>pcb</b>鉆孔偏孔了<b class='flag-5'>怎么辦</b>?

    過孔為什么不能打焊盤上?我就想打,怎么辦

    過孔為什么不能打焊盤上?我就想打,怎么辦
    的頭像 發(fā)表于 12-15 10:47 ?7617次閱讀
    過孔為什么<b class='flag-5'>不能</b>打焊盤上?我就想打,<b class='flag-5'>怎么辦</b>?

    分線pcb走線原則

    分線pcb走線原則? 分線PCB設(shè)計(jì)中非常重要的一個(gè)部分,它的設(shè)計(jì)和走線原則可以直接影響到
    的頭像 發(fā)表于 12-07 18:09 ?6420次閱讀

    通用硬件設(shè)計(jì)/BGA PCB設(shè)計(jì)/BGA耦合

    電子發(fā)燒友網(wǎng)站提供《通用硬件設(shè)計(jì)/BGA PCB設(shè)計(jì)/BGA耦合.pdf》資料免費(fèi)下載
    發(fā)表于 10-12 11:35 ?0次下載
    通用硬件設(shè)計(jì)/<b class='flag-5'>BGA</b> <b class='flag-5'>PCB設(shè)計(jì)</b>/<b class='flag-5'>BGA</b>耦合