女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

仿真反射詳解:DDR3的時鐘信號

電子設計 ? 來源:一博科技 ? 作者:一博科技 ? 2021-04-19 11:42 ? 次閱讀

一些經驗公式

在上面給大家展示的這張圖其實是非常有代表意義的:

pIYBAGB8--iAHpFfAAEgbJg-iLQ093.png

這是一個1GHz的信號,上升沿大概在0.1ns左右。大家想到了什么?

是的,DDR3的時鐘信號。

五倍頻諧波合成一個波形,上升沿時間為信號周期的十分之一,符合我們一切對信號完整性的預期。

該信號五倍頻率處的這個諧波稱之為最高次有效諧波,我們前文中說的集總參數與分布參數界限的λ/20,指的就是最高次有效諧波的λ/20。所以一個1GHz的信號(注意這里說的是信號,不是正弦波),通常他的λ/20是60mil。

但是否每個波形的最高次有效諧波都是信號的五倍頻呢?并不一定,大家看下面兩幅圖:

xiangjieer02.png

xiangjieer03.png

這是兩個頻率為500MHz的信號,他們周期相等,幅值也相等,但是上升沿不一樣。很明顯,上升沿較抖的紅色信號直到9倍頻處還有較為明顯的頻率分量,而上升沿較緩的藍色信號在三倍頻以后的頻率分量就非常少了。

什么時候會出現這種狀況呢,不是說好了上升沿時間為信號周期的十分之一嗎?

由于工藝的不斷更新換代,芯片的die電容不斷減小,現在大量的100MHz信號的上升沿達到了0.2ns甚至更少,高速先生不久前就碰到過66MHz的信號反射非常嚴重的。

同樣是因為工藝的原因,按照上升沿時間為信號周期的十分之一計算的話,25Gbps信號的上升時間應為8ps,臣妾做不到啊!所以在802.3bj中,要求的25G信號的上升沿為9.6ps(20%-80%)。而在現在的高速無源鏈路上只關心到信號中心頻率的兩倍頻處,再高的頻率分量由芯片來給你保證了。

為了輔助我們得出最高次有效頻率,我們還有這些經驗公式:0.35/Tr,0.5/Tr??????其中Tr單位使用ns的話,得到的頻率為GHz,兩個公式的區別在于對最高次有效諧波定義的嚴格與否。

等等!各位看官不要走!如果您覺得這樣計算最高次有效諧波的波長再除以二十再跟傳輸線長度來進行對比來判斷是集總參數還是分布參數再去決定是否考慮傳輸線效應太麻煩的話,這里還有個最簡單的:

xiangjieer04.png

就是這個了,如果上升時間小于六倍的傳輸延時,我們需要考慮傳輸線效應,稱之為高速。

最后,讓我們來對比一下兩種方法算出來的分布參數與高速有何不同,拿我們最開始的DDR3的波形舉例:

上升時間Tr為100ps;

高速的臨界條件為傳輸延時為16.6ps;

16.6ps傳輸的長度為100mil;

100mil為3GHz正弦波的λ/20;

3GHz約等于使用0.35/Tr來算最高次諧波3.5GHz;

如果使用0.5/Tr來算最高次諧波的話,他的最高次諧波為5GHz;

回到文章頂部看我們最開始分享的那張圖??????

其實我們用有效頻率的二十分之波長來定義分布/集總參數與用六分之上升時間來定義高速/低速信號是完全一樣的東西啊。

路的反射

文章未動,公式先行:

xiangjieer05.png

inc ──入射 trans ──傳輸 refl── 反射

當信號穿越阻抗不連續的點時,會產生反射電壓與電流,從而使得分界面兩邊的電壓和電流相等(基爾霍夫定律)。
這樣就有如下公式:

fanshegongshi01.jpg

其中,由歐姆定律有:

fanshegongshi02.jpg

將基爾霍夫電流定律的電流用V/Z替代后:

fanshegongshi03.jpg

將V_trans替換后:

fanshegongshi04.jpg

由該公式我們可以得出:
反射系數

fanshegongshi05.jpg

傳輸系數

fanshegongshi06.jpg

在這里給大家自爆一下高速先生小時候學習過程中做過的筆記:

xiangjieer06.png

xiangjieer07.png

對于理工科來說,一些從數學上去理解問題的過程是必不可少,也是最直觀的。

高速先生也和大家一樣,學習反射都是從手算反彈圖開始的。同樣的,小高速先生 在畫出反彈圖之后曾經覺得自己懂反射了。

可是轉念一想,還是發現了很多無法理解的問題:

為什么測試時在通道中間測試到的波形有回溝,而在終端測試到的波形又是好的?

Breakout區域有一次阻抗不連續,但走出該區域之后,走線從細變寬,會增加一次反射,那是不是全程按照breakout區域走線會比較好?源端匹配電阻是不是也增加了一次反射?

xiangjieer08.png

是的,其實這些用一句“傳輸線很短的時候反射掩蓋在上升沿中了”就可以解釋。但是到底是怎么掩蓋在上升沿中的?

我們發現在上方的反彈圖中傳輸延時遠遠大于信號的上升時間,在計算反射時我們用的電壓實際上是信號高電平的電壓,并沒有關注上升沿過程中其他電平的狀態,但實際上的情況并不是這樣,可是如果我們如果把上升沿的狀態加入算式中,那這游戲可就沒法玩了。

編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • DDR3
    +關注

    關注

    2

    文章

    282

    瀏覽量

    42927
  • 諧波
    +關注

    關注

    7

    文章

    865

    瀏覽量

    42436
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    在Vivado調用MIG產生DDR3的問題解析

    下面是調用的DDR3模塊的,模塊的倒數第二行是,模塊的時鐘輸入,時鐘源來自PLL產生的系統時鐘的倍頻。
    的頭像 發表于 05-03 10:21 ?431次閱讀
    在Vivado調用MIG產生<b class='flag-5'>DDR3</b>的問題解析

    TPS51116 完整的DDRDDR2、DDR3DDR3L、LPDDR3DDR4 電源解決方案同步降壓控制器數據手冊

    TPS51116為 DDR/SSTL-2、DDR2/SSTL-18、DDR3/SSTL-15、DDR3L、LPDDR3
    的頭像 發表于 04-29 16:38 ?289次閱讀
    TPS51116 完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>、<b class='flag-5'>DDR3</b>L、LPDDR<b class='flag-5'>3</b> 和 <b class='flag-5'>DDR</b>4 電源解決方案同步降壓控制器數據手冊

    DDR模塊的PCB設計要點

    在高速PCB設計中,DDR模塊是絕對繞不過去的一關。無論你用的是DDRDDR2還是DDR3,只要設計不規范,后果就是——信號
    的頭像 發表于 04-29 13:51 ?774次閱讀
    <b class='flag-5'>DDR</b>模塊的PCB設計要點

    TPS51216-EP 增強型產品 完整的 DDR2、DDR3DDR3L 內存電源解決方案 同步降壓控制器數據手冊

    TPS51216-EP 以最低的總成本和最小的空間為 DDR2、DDR3DDR3L 內存系統提供完整的電源。它將同步降壓穩壓控制器 (VDDQ) 與 2A 灌/拉跟蹤 LDO (VTT) 和緩
    的頭像 發表于 04-26 11:12 ?227次閱讀
    TPS51216-EP 增強型產品 完整的 <b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b> 和 <b class='flag-5'>DDR3</b>L 內存電源解決方案 同步降壓控制器數據手冊

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代產品,相較于DDR2,
    的頭像 發表于 04-10 09:42 ?1917次閱讀
    <b class='flag-5'>DDR3</b> SDRAM配置教程

    燦芯半導體推出DDR3/4和LPDDR3/4 Combo IP

    燦芯半導體(上海)股份有限公司(燦芯股份,688691)宣布推出基于28HKD 0.9V/2.5V 平臺的DDR3/4, LPDDR3/4 Combo IP。該IP具備廣泛的協議兼容性,支持DDR3
    的頭像 發表于 03-21 16:20 ?352次閱讀

    初次使用XC7A35T-FGG484做設計,用的是25MHZ有源晶振,有源晶振3.3V供電,DDR3的供電1.35V,現在接上晶振后,DDR3的供電變成1.8V

    初次使用XC7A35T-FGG484做設計,用的是25MHZ有源晶振,有源晶振3.3V供電,DDR3的供電1.35V,現在接上晶振后,DDR3的供電變成1.8V 求助怎么解決。
    發表于 03-21 14:25

    DDR內存控制器的架構解析

    DDR內存控制器是一個高度集成的組件,支持多種DDR內存類型(DDR2、DDR3DDR3L、LPDDR2),并通過精心設計的架構來優化內存
    的頭像 發表于 03-05 13:47 ?1328次閱讀
    <b class='flag-5'>DDR</b>內存控制器的架構解析

    三大內存原廠或將于2025年停產DDR3/DDR4

    據報道,業內人士透露,全球三大DRAM內存制造商——三星電子、SK海力士和美光,有望在2025年內正式停產已有多年歷史的DDR3DDR4兩代內存。 隨著技術的不斷進步和消費級平臺的更新換代
    的頭像 發表于 02-19 11:11 ?1195次閱讀

    DDR3DDR4、DDR5的性能對比

    DDR3DDR4、DDR5是計算機內存類型的不同階段,分別代表第三代、第四代和第五代雙倍數據速率同步動態隨機存取存儲器(SDRAM)。以下是它們之間的性能對比: 一、速度與帶寬 DDR3
    的頭像 發表于 11-29 15:08 ?8698次閱讀

    DDR內存與SDRAM的區別 DDR4內存與DDR3內存哪個好

    系統總線同步工作,以提高數據傳輸效率。 DDR (Double Data Rate) :雙倍速率同步動態隨機存取存儲器,是SDRAM的后繼者,它通過在時鐘周期的上升沿和下降沿都進行數據傳輸來實現雙倍
    的頭像 發表于 11-29 14:57 ?3241次閱讀

    DDR5內存的工作原理詳解 DDR5和DDR4的主要區別

    DDR5內存的工作原理詳解 1. DDR5內存簡介 DDR5(Double Data Rate 5)是第五代雙倍數據速率同步動態隨機存取存儲器(SDRAM)。它是
    的頭像 發表于 11-22 15:38 ?4105次閱讀

    如何選擇DDR內存條 DDR3DDR4內存區別

    隨著技術的不斷進步,計算機內存技術也在不斷發展。DDR(Double Data Rate)內存條作為計算機的重要組成部分,其性能直接影響到電腦的運行速度和穩定性。DDR3DDR4是目前市場上最常
    的頭像 發表于 11-20 14:24 ?5230次閱讀

    DDR3寄存器和PLL數據表

    電子發燒友網站提供《DDR3寄存器和PLL數據表.pdf》資料免費下載
    發表于 08-23 11:06 ?2次下載
    <b class='flag-5'>DDR3</b>寄存器和PLL數據表

    基于FPGA的DDR3多端口讀寫存儲管理設計

    控制模塊用戶接口讀操作設計 用戶接口讀操作也分為地址系統和數據系統。用戶接口讀操作信號說明如表2所列。 表2 DDR3控制器用戶接口讀操作信號說明 地址系統與寫操作相同,在時鐘
    發表于 06-26 18:13