電子技術的發展變化必然給板級設計帶來許多新問題和新挑戰。首先,由于高密度引腳及引腳尺寸日趨物理極限,導致低的布通率;其次,由于系統時鐘頻率的提高,引起的時序及信號完整性問題;第三,工程師希望能在 PC 平臺上用更好的工具完成復雜的高性能的設計。由此,我們不難看出,PCB 板設計有以下三種趨勢:- 高速數字電路(即高時鐘頻率及快速邊沿速率)的設計成為主流。
——產品小型化及高性能必須面對在同一塊 PCB 板上由于混合信號設計技術(即數字、模擬及射頻混合設計)所帶來的分布效應問題。
設計難度的提高,導致傳統的設計流程及設計方法,以及 PC 上的 CAD 工具很難勝任當前的技術挑戰。以下介紹高速設計中使用的技巧。
一、高頻電路布線技巧
1)高頻電路往往集成度較高,布線密度大,采用多層板既是布線所必須的,也是降低干擾的有效手段
2)高頻電路器件管腳間的引線彎折越少越好 。高頻電路布線的引線最好采用全直線,需要轉折,可用 45°折線或圓弧轉折,這種要求在低頻電路中僅僅用于提高銅箔的固著強度,而在高頻電路中,滿足這一要求卻可以減少高頻信號對外的發射和相互間的耦合
3)高頻電路器件管腳的引線越短越好
4)高頻電路器件管腳間的引線層間交替越少越好 。也即元件連接過程中所用的過孔(Via)越少越好 。據測,一個過孔可帶來約 05pF 的分布電容,減少過孔數能顯著提高速度
5)高頻電路布線,要注意信號線近距離平行走線所引入的串擾,若無法避免平行分布,可在平行信號線的反面布置大面積地來大幅度減少干擾 。同一層內的平行走線幾乎無法避免,但是在相鄰的兩個層走線的方向務必取為相互垂直
6)對特別重要的信號線或局部單元實施地線包圍的措施
7)各類信號線走線不能形成環路,地線也不能形成電流環路
8)每個集成電路塊(IC)的附近應設置至少一個高頻退耦電容,退耦電容盡量靠近器件的 Vcc
9)模擬地線(AGND)、數字地線(DGND)等接往公共地線時要采用高頻扼流這一環節 。在實際裝配高頻扼流環節時用的往往是中心穿有導線的高頻鐵氧體磁珠,可在原理圖中把它當做電感,在 PCB 元件庫中單獨為它定義一個元件封裝,布線前把它手工移動到靠近公共地線匯合的合適位置上
二、PCB 中電磁兼容性(EMC)設計方法
PCB 的基材選擇及 PCB 層數的設置、電子元件選擇及電子元件的電磁特性、元件布局、元件間互連線的長寬等都制約著 PCB 的電磁兼容性
PCB 上的集成電路芯片(IC)是電磁干擾(EMI)最主要的能量來源 。常規的電磁干擾(EMI)控制技術一般包括:元器件的合理布局、連線的合理控制、電源線、接地、濾波電容的合理配置、屏蔽等抑制電磁干擾(EMI)的措施都是很有效的,在工程實踐中被廣泛應用
1、高頻數字電路 PCB 的電磁兼容性(EMC)設計中的布線規則 1)高頻數字信號線要用短線,一般小于 2inch(5cm),且越短越好
1)主要信號線最好集中在 PCB 板中心
2)時鐘發生電路應在 PCB 板中心附近,時鐘扇出應采用菊花鏈或并聯布線
3)電源線盡可能遠離高頻數字信號線或用地線隔開,電源的分布必須是低感應的(多路設計)。多層 PCB 板內的電源層與地層相鄰,相當于一個電容,起到濾波作用 。同一層上的電源線和地線也要盡可能靠近 。電源層四周銅箔應該比地層縮進 20 倍于兩個平面層之間距離的尺寸,以確保系統有更好的 EMC 性能 。地平面不要分割,高速信號線如果要跨電源平面分割,應該緊靠信號線放置幾個低阻抗的橋接電容
4)輸入輸出端用的導線應盡量避免相鄰平行 。最好加線間地線,以免發生反饋耦合
5)當銅箔厚度為 50um、寬度為 1~15mm 時,通過 2A 的電流,導線溫度<3
6)PCB 板的導線盡可能用寬線,對于集成電路,尤其是數字電路的信號線,通常選用 4mi1~12mil 導線寬度,電源線和地線最好選用大于 40mil 的導線寬度 。導線的最小間距主要由最壞情況下的線間絕緣電阻和擊穿電壓決定,通常選用 4mil 以上的導線間距 。為減小導線間的串擾,必要時可增加導線間的距離,安插地線作為線間隔離
7)在 PCB 板的所有層中,數字信號只能在電路板的數字部分布線,模擬信號只能在電路板的模擬部分布線 。低頻電路的地應盡量采用單點并聯接地,實際布線有因難時可部分串聯后再并聯接地 。實現模擬和數字電源分割,布線不能跨越分割電源之間的間隙,必須跨越分割電源之間間隙的信號線要位于緊鄰大面積地的布線層上
8)在 PCB 中由電源和地造成的電磁兼容性問題主要有兩種,一種是電源噪聲,另一種是地線噪聲 。根據 PCB 板電流的大小,盡量加大電源線寬度,減小環路電阻 。同時,使電源線、地線的走向和數據傳遞的方向一致,這樣有助于增強抗噪聲能力 。目前,電源和地平面的噪聲只能通過對原型產品的測量或由有經驗的工程師憑他們的經驗把退耦電容的容量設定為默認的值
2、高頻數字電路 PCB 的電磁兼容性(EMC)設計中的布局規則
1)電路的布局必須減小電流回路,盡可能縮短高頻元器件之間的連線,易受干擾的元器件距離不能太近,輸入和輸出元件應盡量遠離
2)按照電路的流程安排各個功能電路單元的位置,使布局便于信號流通,并使信號盡可能保持一致的方向
3)以每個功能電路的核心元件為中心,圍繞它來進行布局 。元器件應均勻、整齊、緊湊地排列在 PCB 上,盡量縮短各元器件之間的引線連接
4)將 PCB 分區為獨立的合理的模擬電路區和數字電路區,A/D 轉換器跨分區放置
5)PCB 電磁兼容設計的常規做法之一是在 PCB 板的各個關鍵部位配置適當的退耦電容
審核編輯黃宇
-
pcb
+關注
關注
4354文章
23428瀏覽量
406923 -
布線
+關注
關注
9文章
793瀏覽量
84909 -
高速設計
+關注
關注
0文章
23瀏覽量
11484
發布評論請先 登錄
淺談高速脈沖測試的挑戰與應對策略

淺談直流有刷電機驅動及調速技術
如何在Windows中使用MTP協議
淺談DAC高速電纜
淺談高速公路智能配電房監控物聯網系統應用

評論