女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB中間的晶振與參考接地板之間的電場分布示意圖

fcsde-sh ? 來源:張飛實戰電子 ? 作者:張飛實戰電子 ? 2020-10-26 15:45 ? 次閱讀

某行車記錄儀,測試的時候要加一個外接適配器,在機器上電運行測試時發現超標,具體頻點是84MHz、144MHz、168MHz,需要分析其輻射超標產生的原因,并給出相應的對策。輻射測試數據如下:

圖1:輻射測試數據

輻射源頭分析

該產品只有一塊PCB,其上有一個12MHz的晶體。其中超標頻點恰好都是12MHz的倍頻,而分析該機器容易EMI輻射超標的屏和攝像頭,發現LCD-CLK是33MHz,而攝像頭MCLK是24MHz;通過排除發現去掉攝像頭后,超標點依然存在,而通過屏蔽12MHz晶體,超標點有降低,由此判斷144MHz超標點與晶體有關,PCB布局如下:

圖2:PCB布局圖

輻射產生的原理

從PCB布局可以看出,12MHz的晶體正好布置在了PCB邊緣,當產品放置于輻射發射的測試環境中時,被測產品的高速器件與實驗室中參考地會形成一定的容性耦合,產生寄生電容,導致出現共模輻射,寄生電容越大,共模輻射越強;而寄生電容實質就是晶體與參考地之間的電場分布,當兩者之間電壓恒定時,兩者之間電場分布越多,兩者之間電場強度就越大,寄生電容也會越大,晶體在PCB邊緣與在PCB中間時電場分布如下:

圖3:PCB邊緣的晶振與參考接地板之間的電場分布示意圖

圖4:PCB中間的晶振與參考接地板之間的電場分布示意圖

從圖中可以看出,當晶振布置在PCB中間,或離PCB邊緣較遠時,由于PCB中工作地(GND)平面的存在,使大部分的電場控制在晶振與工作地之間,即在PCB內部,分布到參考接地板的電場大大減小,導致輻射發射就降低了。

處理措施

將晶振內移,使其離PCB邊緣至少1cm以上的距離,并在PCB表層離晶振1cm的范圍內敷銅,同時把表層的銅通過過孔與PCB地平面相連。經過修改后的測試結果頻譜圖如下,從圖可以看出,輻射發射有了明顯改善。

思考與啟示

高速的印制線或器件與參考接地板之間的容性耦合,會產生EMI問題,敏感印制線或器件布置在PCB邊緣會產生抗擾度問題。

如果設計中由于其他一些原因一定要布置在PCB邊緣,那么可以在印制線邊上再布一根工作地線,并多增加過孔將此工作地線與工作地平面相連。

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4354

    文章

    23428

    瀏覽量

    406931
  • 適配器
    +關注

    關注

    9

    文章

    2034

    瀏覽量

    69324
  • 攝像頭
    +關注

    關注

    61

    文章

    4952

    瀏覽量

    97701

原文標題:實例分析!晶振為什么不能放置在PCB邊緣?

文章出處:【微信號:fcsde-sh,微信公眾號:fcsde-sh】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    PCB板上如何布局

    事實上,的作用就像一個串聯的RLC電路。的等效電路顯示了一個串聯的RLC電路,表示
    的頭像 發表于 05-26 16:11 ?881次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>振</b>在<b class='flag-5'>PCB</b>板上如何布局

    恒溫對比其他的優勢有哪些?

    恒溫是一種特殊類型的,它具有許多與其他相比的優勢。恒溫
    的頭像 發表于 05-06 15:46 ?180次閱讀
    恒溫<b class='flag-5'>晶</b><b class='flag-5'>振</b>對比其他<b class='flag-5'>晶</b><b class='flag-5'>振</b>的優勢有哪些?

    PCB單層板LAYOUT,QFN封裝的中間接地焊盤走線出不來怎么辦?

    歐姆電阻。 通常情況下,通過上述方案是可以完成所有連線布局設計的。不過,還是有一些特殊情況會面臨挑戰。如下圖,為一款QFN32 4*4封裝的芯片尺寸以及推薦的封裝設計示意圖。 按推薦設計,封裝
    發表于 04-27 15:08

    單片機電路的原理和作用

    有源外接電路有源通常的用法:一腳懸空,二腳接地,三腳接輸出,四腳接電壓。有源
    的頭像 發表于 02-27 17:29 ?678次閱讀
    單片機<b class='flag-5'>晶</b><b class='flag-5'>振</b>電路的原理和作用

    科普知識丨的頻率和振幅、品質因數之間的關系

    的頻率和振幅是兩個獨立的參數,它們之間沒有直接的固定關系。但在實際應用中,它們會相互影響并共同決定的性能和應用場景。因此,在選擇
    的頭像 發表于 01-16 16:27 ?1576次閱讀
    科普知識丨<b class='flag-5'>晶</b><b class='flag-5'>振</b>的頻率和振幅、品質因數<b class='flag-5'>之間</b>的關系

    的工作原理 高頻的應用場景

    電場作用時產生機械振動,反之亦然。這種特性使得石英晶體非常適合用于頻率控制。 1. 壓電效應 當石英晶體受到電壓激勵時,其內部的晶格結構會因為電荷分布的變化而發生形變,產生機械振動。這種形變與電壓之間存在一定的比例關系,即壓電效
    的頭像 發表于 12-09 09:28 ?2144次閱讀

    科普篇-的工作原理

    時,會產生電荷的偏移,即為 壓電效應 。 的 壓電效應 是指對施加機械壓力時,會產生
    的頭像 發表于 10-29 17:06 ?617次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>振</b>科普篇-<b class='flag-5'>晶</b><b class='flag-5'>振</b>的工作原理

    TLV320AIC3212原理圖封裝示意圖在哪里找?

    想用TLV320AIC3212搭建一個音頻系統,卻沒在官網上面發現原理圖封裝示意圖。 沒有完整的Pin腳定義,能不能幫忙分享一下這個資料。
    發表于 10-24 07:05

    遵循TPA6120A2規范簡化示意圖,耳機輸出阻抗是多少?

    遵循TPA6120A2規范簡化示意圖,耳機輸出阻抗是多少?
    發表于 09-27 07:46

    深入解析時鐘信號干擾源:寄生電容、雜散電容與分布電容

    。 3.雜散電容 雜散電容是指電路中除寄生電容和分布電容之外的電容效應,通常是由于電路元件之間的感應或其他非設計意圖的電容效應引起的。雜散電容在一定程度上可視為一種干擾因素。 二、電容對
    發表于 09-26 14:49

    pcb布局中注意事項

    (Crystal Oscillator)在PCB布局中是一個非常重要的組件,它為電子設備提供穩定的時鐘信號。在設計和布局過程中,需要考慮多種因素以確保
    的頭像 發表于 09-19 10:55 ?1714次閱讀

    的總頻差解析:調整頻差與溫度頻差的綜合影響

    進入電路。 二、接地設計 單點接地電路采用單點
    發表于 09-12 16:21

    什么是?它有哪些作用?

    ,全稱晶體振蕩器(Crystal Oscillator),是一種利用石英晶體的壓電效應制成的電子元件。石英晶體具有穩定的物理和化學特性,當受到外加電場作用時,會產生機械振動;反之,當受到
    的頭像 發表于 07-22 17:41 ?2318次閱讀

    的正確使用與注意事項:避免短路的重要性

    ,接地端子應可靠接地,以屏蔽外界干擾。在布局設計時,應盡量減少活性端子與電路板之間的連線長度,以降低寄生效應的影響。 綜上所述,的兩個活
    發表于 07-10 16:55

    盛顯科技:拼接處理器連接示意圖

    大屏幕圖像拼接墻體上顯示。處理過程完全硬件化,不需要電腦和啟動軟件等操作,非常簡便。畫面無延時,無拖尾現象, 自然流暢,畫質細膩,可支持15x15的液晶屏拼接。 (拼接處理器連接示意圖) 基本功能 1.輸入1-4通道支持單端口采集1920x1080@60HZ超高清
    的頭像 發表于 06-28 01:11 ?614次閱讀
    盛顯科技:拼接處理器連接<b class='flag-5'>示意圖</b>