女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

保持FPGA設計信號不被綜合的方法

電子工程師 ? 來源:CSDN技術社區 ? 作者:CSDN技術社區 ? 2020-09-26 10:38 ? 次閱讀

在一些應用中,有些特定的信號我們需要保留,用于進行采集檢測,而綜合器會自動優化把它綜合掉,那么,應該怎樣告訴綜合器,不讓它優化掉我們需要保留的信號呢?

對這種情況的處理是增加約束,共有2種情況:

1、需要保留的信號是引線

Verilog HDL—定義的時候在后面增加/* synthesis keep */。

例如:wire keep_wire /* synthesis keep */;

2、需要保留是的寄存器

跟reg相關的synthesis attribute,共有兩種,分別是/*synthesis noprune*/和/*synthesis preserve*/,兩者的差別如下:

/*synthesis noprune*/ 避免 Quartus II 優化掉沒output的reg。

/*synthesis preserve*/避免 Quartus II 將reg優化為常數,或者合并重復的reg。

定義的時候在后面增加相關的約束語句。

例如:reg reg1 /* synthesis noprune*/;或者 reg reg1 /* synthesis preserve */;

將/*synthesis noprune*/等synthesis attribute 語句放在module后面,這樣整個module的reg將不被最佳化,從而不用再一一寄存器指定。

注意:以上所提到的synthesis attribute必須寫在結束分號前面,寫在分號后面只相當于注釋:

正確:reg reg1 /* synthesis preserve */;

錯誤:reg reg1 ;/* synthesis preserve */

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21956

    瀏覽量

    614016
  • FPGA設計
    +關注

    關注

    9

    文章

    428

    瀏覽量

    27137

原文標題:FPGA設計中如何保持信號不被綜合

文章出處:【微信號:HXSLH1010101010,微信公眾號:FPGA技術江湖】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    Linux系統中通過預留物理內存實現ARM與FPGA高效通信的方法

    管理子系統管理。因此,需要預留一部分物理內存,使其不被內核管理。接下來將為大家詳細介紹在 Linux 系統中通過預留物理內存實現 ARM 與 FPGA 高效通信的方法,預留物理內存包括
    的頭像 發表于 04-16 13:42 ?529次閱讀
    Linux系統中通過預留物理內存實現ARM與<b class='flag-5'>FPGA</b>高效通信的<b class='flag-5'>方法</b>

    進群免費領FPGA學習資料!數字信號處理、傅里葉變換與FPGA開發等

    進群免費領FPGA學習資料啦!小編整理了數字信號處理、傅里葉變換與FPGA開發等FPGA必看資料,需要的小伙伴可以加小助手(微信:elecfans123)或進 QQ 群:9135011
    發表于 04-07 16:41

    FPGA頻率測量的三種方法

    1、FPGA頻率測量? 頻率測量在電子設計和測量領域中經常用到,因此對頻率測量方法的研究在實際工程應用中具有重要意義。 通常的頻率測量方法有三種:直接測量法,間接測量法,等精度測量法。 2、直接
    的頭像 發表于 01-09 09:37 ?629次閱讀
    <b class='flag-5'>FPGA</b>頻率測量的三種<b class='flag-5'>方法</b>

    FPGA 實時信號處理應用 FPGA在圖像處理中的優勢

    現場可編程門陣列(FPGA)是一種高度靈活的硬件平臺,它允許開發者根據特定應用需求定制硬件邏輯。在實時信號處理和圖像處理領域,FPGA因其獨特的優勢而受到青睞。 1. 并行處理能力 FPGA
    的頭像 發表于 12-02 10:01 ?1655次閱讀

    DAC8742H HART通信時Receiver sensitivity是80-120mvpp,是指當信號電壓值講到此范圍以下時,此信號不被接收嗎?

    尊敬的工程師您好,我在DAC8742H數據手冊中發現,HART通信時Receiver sensitivity是80-120mvpp,這個意思是指當信號電壓值講到此范圍以下時,此信號不被接收嗎?還是說會帶來其他的結果?
    發表于 11-28 07:28

    PWM信號的濾波和處理方法

    PWM(脈沖寬度調制)信號的濾波和處理是電子設計中常見的任務,旨在將PWM信號轉換為更平滑的直流信號或去除不需要的噪聲和波動。以下是對PWM信號的濾波和處理
    的頭像 發表于 11-18 17:41 ?5618次閱讀

    FPGA門數的計算方法

    我們在比較FPGA的芯片參數時經常說某一款FPGA是多少萬門的,也有的說其有多少個LE,那么二者之間有何關系呢? FPGA等效門數的計算方法有兩種,一是把
    的頭像 發表于 11-11 09:45 ?1012次閱讀
    <b class='flag-5'>FPGA</b>門數的計算<b class='flag-5'>方法</b>

    FPGA無芯片怎么進行HDMI信號輸入

    FPGA 在無外部PHY芯片情況下輸出HDMI,目前是比較成熟的方案(外部電路需要轉換成TMDS電平)。在無PHY芯片情況下怎么進行HDMI信號輸入呢?
    的頭像 發表于 10-24 18:11 ?2173次閱讀
    <b class='flag-5'>FPGA</b>無芯片怎么進行HDMI<b class='flag-5'>信號</b>輸入

    一種簡單高效配置FPGA方法

    本文描述了一種簡單高效配置FPGA方法,該方法利用微處理器從串行外圍接口(SPI)閃存配置FPGA設備。這種方法減少了硬件組件、板空間和成
    的頭像 發表于 10-24 14:57 ?1383次閱讀
    一種簡單高效配置<b class='flag-5'>FPGA</b>的<b class='flag-5'>方法</b>

    FPGA Verilog HDL代碼如何debug?

    分析儀來捕獲信號的實際運行情況。 代碼審查:仔細檢查代碼的邏輯結構、語法錯誤、變量的賦值和使用等,確保代碼的正確性。 利用綜合工具的報告:綜合工具會提供一些關于資源使用、時序違規等方面的報告,這些信息
    發表于 09-24 19:16

    鎖相放大器參考信號的獲取方法

    鎖相放大器參考信號的獲取方法主要依賴于對被測信號特性的了解以及實驗的具體需求。以下是一些常用的獲取參考信號方法: 1. 已知
    的頭像 發表于 09-05 10:58 ?737次閱讀

    做一個峰值保持器,用opa615仿真時保持住微弱信號?

    請教一下,最近要做一個峰值保持器,頻率為5M,信號幅值為0.05-2.5v的脈沖,用opa615仿真時發現只有信號1.3v以上才可以保持住,1.3v以下的
    發表于 08-27 08:01

    用OPA615簡單做峰值保持,綠色為輸入信號,藍色為輸出信號,為什么保持后會有下降?

    用OPA615簡單做峰值保持,綠色為輸入信號,藍色為輸出信號,為什么保持后會有下降,請幫我看一下
    發表于 08-20 07:41

    FPGA異步信號處理方法

    FPGA(現場可編程門陣列)在處理異步信號時,需要特別關注信號的同步化、穩定性以及潛在的亞穩態問題。由于異步信號可能來自不同的時鐘域或外部設備,其到達時間和頻率可能不受
    的頭像 發表于 07-17 11:10 ?1767次閱讀

    FPGA頻率測量的方法有哪些?

    FPGA在實際應用中,頻率測量不可或缺,對于高頻及低頻信號的頻率測量,FPGA有哪些方法呢?提供Verilog源碼會更好。
    發表于 06-19 14:55