一般來說,官方宣傳數(shù)據(jù)都是最理想的狀態(tài),有時(shí)候還會摻雜一些水分,但是你見過實(shí)測比官方數(shù)字更漂亮的嗎?
臺積電已在本月開始5nm工藝的試產(chǎn),第二季度內(nèi)投入規(guī)模量產(chǎn),蘋果A14、華為麒麟1020、AMD Zen 4等處理器都會使用它,而且消息稱初期產(chǎn)能已經(jīng)被客戶完全包圓,尤其是蘋果占了最大頭。
臺積電尚未公布5nm工藝的具體指標(biāo),只知道會大規(guī)模集成EUV極紫外光刻技術(shù),不過在一篇論文中披露了一張晶體管結(jié)構(gòu)側(cè)視圖。
WikiChips經(jīng)過分析后估計(jì),臺積電5nm的柵極間距為48nm,金屬間距則是30nm,鰭片間距25-26nm,單元高度約為180nm,照此計(jì)算,臺積電5nm的晶體管密度將是每平方毫米1.713億個(gè)。
相比于初代7nm的每平方毫米9120萬個(gè),這一數(shù)字增加了足足88%,而臺積電官方宣傳的數(shù)字是84%。
雖然這些年摩爾定律漸漸失效,雖然臺積電的工藝經(jīng)常面臨質(zhì)疑,但不得不佩服臺積電的推進(jìn)速度,要知道16nm工藝量產(chǎn)也只是不到5年前的事情,那時(shí)候的晶體管密度才不過每平方毫米2888萬個(gè),5nm已經(jīng)是它的幾乎六倍!
另外,臺積電10nm工藝的晶體管密度為每平方毫米5251萬個(gè),5nm是它的近3.3倍。
-
臺積電
+關(guān)注
關(guān)注
44文章
5751瀏覽量
169728 -
晶體管
+關(guān)注
關(guān)注
77文章
10018瀏覽量
141584
發(fā)布評論請先 登錄
下一代高速芯片晶體管解制造問題解決了!
英特爾18A與臺積電N2工藝各有千秋
消息稱臺積電3nm、5nm和CoWoS工藝漲價(jià),即日起效!
臺積電2025年起調(diào)整工藝定價(jià)策略
臺積電2nm制成細(xì)節(jié)公布:性能提升15%,功耗降低35%
臺積電分享 2nm 工藝深入細(xì)節(jié):功耗降低 35% 或性能提升15%!

晶體管故障診斷與維修技巧 晶體管在數(shù)字電路中的作用
高頻晶體管在無線電中的應(yīng)用
臺積電產(chǎn)能爆棚:3nm與5nm工藝供不應(yīng)求
AI芯片驅(qū)動臺積電Q3財(cái)報(bào)亮眼!3nm和5nm營收飆漲,毛利率高達(dá)57.8%

評論