女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用返回路徑實(shí)現(xiàn)更好的PCB設(shè)計(jì)步驟概述!

PCB線路板打樣 ? 來源:陳青青 ? 2019-09-15 15:58 ? 次閱讀

高速信號(hào)不遵循阻力最小的路徑;他們遵循阻抗最小的路徑。本系列文章介紹了下一個(gè)項(xiàng)目的PCB設(shè)計(jì)布局。

昨天的電子產(chǎn)品非常寬容。糟糕的原理圖設(shè)計(jì)和糟糕的PCB布局仍然會(huì)產(chǎn)生功能板。技能可以隨著時(shí)間的推移而增加,但運(yùn)氣最終會(huì)耗盡。

當(dāng)工程師第一次開始使用固態(tài)電子產(chǎn)品時(shí),芯片的工作電壓更高,上升時(shí)間比現(xiàn)在制造的芯片更慢。但是,為了使PCB和微芯片更小,我們還降低了工作電壓,降低了噪聲容限。隨著我們繼續(xù)推動(dòng)降低和降低IC工作電壓,工程師需要越來越多地考慮他們的選擇,以確保他們的設(shè)計(jì)無需昂貴且耗時(shí)的重新設(shè)計(jì)。

那么什么類型的噪聲要注意,以及如何改進(jìn)設(shè)計(jì)以避免它們?

本文是受到主題演講啟發(fā)的幾篇文章之一,由Eric Bogatin博士在Altium Live 2018上發(fā)表。

故意路線返回路徑!傳播延遲

電磁場(chǎng)沿著并圍繞導(dǎo)體并滲透其附近的物體。這些場(chǎng)中存在的能量將被轉(zhuǎn)移到你想要的位置。

電磁場(chǎng)的變化以快速但有限的速度傳播,并且需要一些時(shí)間。現(xiàn)場(chǎng)變化到達(dá)電路的遠(yuǎn)端。

當(dāng)玩簡(jiǎn)單的電路并查看頁(yè)面上的原理圖時(shí),很多人會(huì)想象電路中的變化立即發(fā)生:按下開關(guān)并出現(xiàn)指示燈瞬間閃耀。很容易產(chǎn)生一種錯(cuò)誤的直覺,即開關(guān)狀態(tài)的變化會(huì)立即改變光的狀態(tài)。

使用返回路徑實(shí)現(xiàn)更好的PCB設(shè)計(jì)步驟概述!

誤解的發(fā)生是因?yàn)闋顟B(tài)的變化超過了人類感知的極限,達(dá)到了很多個(gè)數(shù)量級(jí)。當(dāng)處理傳播變化的時(shí)間(傳播延遲)與改變狀態(tài)所需的時(shí)間(上升時(shí)間/下降時(shí)間)相當(dāng)或超過的電路時(shí),您必須澄清您的思維過程以適應(yīng)傳播延遲。/p》

電磁場(chǎng)的變化將以光速的一小部分傳播到整個(gè)電路中。 PCB走線上的狀態(tài)變化(邏輯低至邏輯高)沿著產(chǎn)生電流的長(zhǎng)度建立電勢(shì)。該電流在導(dǎo)體周圍產(chǎn)生電磁場(chǎng)。但由于電磁場(chǎng)的變化需要時(shí)間傳播,因此跡線的兩端可能處于兩種不同的狀態(tài),其中一個(gè)過渡點(diǎn)沿著長(zhǎng)度移動(dòng)。

電感耦合電容耦合立即為電流創(chuàng)建一個(gè)返回電路。

使用返回路徑實(shí)現(xiàn)更好的PCB設(shè)計(jì)步驟概述!

此圖顯示兩個(gè)導(dǎo)電PCB兩側(cè)的跡線。當(dāng)電流開始在頂部跡線中流動(dòng)時(shí),在底部跡線中立即建立返回電流。

如果您沒有提供立即返回路徑您的走線和過孔,不需要的電流將在附近的導(dǎo)體中形成,特別是如果您有快速轉(zhuǎn)換(《1ns)。

最佳實(shí)踐規(guī)定如下:始終在同一層或相鄰層中提供接地返回路徑用于單端信號(hào),差分對(duì)和電源層的層。

始終在同一層或相鄰層中為單端信號(hào),差分對(duì)和電源層提供接地返回路徑。

使用返回路徑實(shí)現(xiàn)更好的PCB設(shè)計(jì)步驟概述!

地面返回途徑。來自“高速信號(hào)傳播”的Howard Johnson博士的圖片,圖5.33,第353頁(yè),來自Signal Consulting,Inc。

高速信號(hào)和最小阻抗路徑

高速信號(hào)不遵循阻力最小的路徑;它們遵循阻抗最小的路徑。

當(dāng)新工程師設(shè)計(jì)PCB時(shí),他們傾向于完全忘記電路返回路徑中阻抗的無功部分,并嚴(yán)格關(guān)注電阻。當(dāng)老工程師設(shè)計(jì)PCB時(shí),他們傾向于做同樣的事情。誰又能責(zé)怪他們呢?很少有人能夠使用電磁模擬器,使他們可以看到電路在不同頻率下的行為。

在考慮返回路徑時(shí),請(qǐng)記住,隨著頻率的增加,阻抗的無功部分變得越來越重要,隨著上升/下降時(shí)間減少。

在均勻的適度頻率下,電流的返回路徑將嘗試直接在導(dǎo)體下方流動(dòng)。如果你沒有提供這條路徑,它會(huì)發(fā)現(xiàn)一條不太理想的路徑通過電路的其他部分 - 也許是沿途創(chuàng)建天線

返回電流尋找阻抗最小的路徑。在低頻時(shí),地平面中的大部分返回電流直接從負(fù)載流到源。負(fù)載和源之間的這條直線表示最小電阻的路徑,并且在低頻時(shí)表示最小阻抗的路徑。隨著頻率的增加,走線和走線正下方銅線之間的互感會(huì)產(chǎn)生一個(gè)低阻抗路徑,導(dǎo)致接地層中的返回電流跟隨信號(hào)層上的走線。

如何在PCB設(shè)計(jì)中使用返回路徑

在PCB上,路由快速變化的信號(hào),并在其附近有返回路徑。差分走線應(yīng)從封裝引腳出來并立即緊密接近。時(shí)鐘信號(hào)和其他快速上升時(shí)間/下降時(shí)間信號(hào)應(yīng)由地面澆注包圍和/或在其下方具有完整的,不間斷的接地平面,以最大限度地減少輻射EMI噪聲。如果您的設(shè)計(jì)需要FCC測(cè)試,您甚至可能需要路由兩個(gè)接地層之間的快速變化信號(hào),并用通孔縫合環(huán)繞它們。

以下兩個(gè)圖像展示了PCB布局示例,展示了兩種降低接地噪聲的方法:

通過整個(gè)路徑將差分對(duì)保持在一起

在信號(hào)線的正下方或旁邊提供接地返回路徑

使用返回路徑實(shí)現(xiàn)更好的PCB設(shè)計(jì)步驟概述!

耦合在一起的差分對(duì)

使用返回路徑實(shí)現(xiàn)更好的PCB設(shè)計(jì)步驟概述!

在差分對(duì)過孔附近放置接地回路過孔,為信號(hào)在層與層之間傳播時(shí)提供接地回路。

在下面的例子中,左邊的PCB la您將從上方(信號(hào),電源,接地,信號(hào))顯示多個(gè)PCB層,并演示通過電源層布線。在到達(dá)接地層之前,移動(dòng)電源的信號(hào)將與電源平面共享其電場(chǎng),并且平面的噪聲會(huì)在信號(hào)線中產(chǎn)生噪聲。

右側(cè)的PCB部分顯示了接地澆注和縫合兩個(gè)信號(hào)線附近。如果銅線沒有連接到下面的地平面,則銅線在互連線周圍會(huì)變成輻射元件。

使用返回路徑實(shí)現(xiàn)更好的PCB設(shè)計(jì)步驟概述!

結(jié)論:利用地面返回通孔和接地回路

仔細(xì)而有意地規(guī)劃接地回路,可以防止不必要的電流在電路的某些部分形成。為所有信號(hào)提供有意的接地回路過孔和接地回路 - 尤其是高速開關(guān)信號(hào)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6022

    瀏覽量

    174486
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4354

    文章

    23428

    瀏覽量

    406925
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何處理電流返回路徑以獲得更好的信號(hào)完整性?

    電流的返回路徑不過是返回源頭所遵循的路徑。你還記得什么是電路嗎?它是電子從電壓或電流源流過的路徑。
    的頭像 發(fā)表于 09-28 15:17 ?4074次閱讀
    如何處理電流<b class='flag-5'>返回路徑</b>以獲得<b class='flag-5'>更好</b>的信號(hào)完整性?

    高速電路PCB “地”、返回路徑、鏡像層和磁通最小化

    ”是一個(gè)更好返回路徑,這就形成了PCB上的微帶線和帶狀線。而這個(gè)“大的金屬平面”就是鏡像層,也稱“參考平面”,在PCB上通常將其分配給電源和地。  可靠的
    發(fā)表于 11-23 16:03

    高速PCB設(shè)計(jì)——回流路徑分析

    的完整性。同樣的!對(duì) PCB 設(shè)計(jì)上來說,如果是低頻信號(hào)其回流路徑會(huì)隨最低阻抗而返回,但隨著頻率拉高,電流需要以封閉回路回到源頭,因而會(huì)更考慮最低電感的回流
    發(fā)表于 02-05 07:00

    PCB板內(nèi)地返回路徑的處理

    PCB板內(nèi)地返回路徑的處理
    發(fā)表于 10-23 09:20 ?0次下載

    信號(hào)返回路徑不連續(xù)產(chǎn)生的噪聲及其對(duì)策

    返回電流是在信號(hào)傳播并擴(kuò)散時(shí)在信號(hào)附近出現(xiàn)的返回電流。返回路徑是指返回電流的路徑,如果返回路徑
    的頭像 發(fā)表于 09-08 16:56 ?3257次閱讀

    淺談建模返回路徑阻抗效應(yīng)

    測(cè)試,而不是簡(jiǎn)單地在 1KHz 或 10KHz 處進(jìn)行串?dāng)_測(cè)試。不幸的是,由于低阻抗負(fù)載引起的高電流,我們不能再忽視與布線和連接器阻抗相關(guān)的返回路徑阻抗的影響。盡管大多數(shù)系統(tǒng)比所提供的模型更復(fù)雜,但我們可以了解選擇好的連接器和降低整體返回路徑阻抗的重要性。 耳機(jī)端口的簡(jiǎn)要
    的頭像 發(fā)表于 06-16 17:08 ?1608次閱讀
    淺談建模<b class='flag-5'>返回路徑</b>阻抗效應(yīng)

    PCB EMC問題:最常見的返回路徑不連續(xù)資料下載

    電子發(fā)燒友網(wǎng)為你提供PCB EMC問題:最常見的返回路徑不連續(xù)資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計(jì)、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
    發(fā)表于 04-04 08:50 ?11次下載
    <b class='flag-5'>PCB</b> EMC問題:最常見的<b class='flag-5'>返回路徑</b>不連續(xù)資料下載

    如何使用返回路徑實(shí)現(xiàn)更好PCB設(shè)計(jì)

    高速信號(hào)不遵循阻力最小的路徑;它們遵循阻抗最小的路徑。本系列文章為您的下一個(gè)項(xiàng)目提供有關(guān) PCB設(shè)計(jì)布局的想法。
    的頭像 發(fā)表于 05-07 16:12 ?2049次閱讀
    如何使用<b class='flag-5'>返回路徑</b><b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>更好</b>的<b class='flag-5'>PCB設(shè)計(jì)</b>

    返回路徑平面寬度不同的情況VS完整返回路徑平面S參數(shù)情況

    如果返回路徑的寬度很窄,電容就很小,特性阻抗就很高。當(dāng)返回路徑在信號(hào)路徑每邊的延伸寬度大于15 mil(或 3H)時(shí),其特性阻抗與返回路徑為無窮寬時(shí)相比較,偏離不到1%。
    的頭像 發(fā)表于 08-15 09:15 ?1779次閱讀
    <b class='flag-5'>返回路徑</b>平面寬度不同的情況VS完整<b class='flag-5'>返回路徑</b>平面S參數(shù)情況

    PCB上的接地與電流返回路徑的功能相關(guān)

    PCB上的元器件,不論是模擬還是數(shù)字,都需要從直流電源抽取電流。因此,接地導(dǎo)體也用作直流電源的返回路徑
    發(fā)表于 11-07 10:42 ?1865次閱讀

    PCB設(shè)計(jì)之平衡銅技術(shù)介紹

    平衡銅的意義在于:對(duì)信號(hào)來說,提供更好返回路徑,提高抗干擾能力;對(duì)電源來說,降低阻抗,提高電源效率;對(duì)PCB本身來說,可以減少板彎板翹的問題,提高產(chǎn)品質(zhì)量。
    發(fā)表于 12-19 18:08 ?694次閱讀

    關(guān)于電磁兼容返回路徑的疑惑

    相信很多電磁兼容的小伙伴都熟悉這樣一段話:在高頻時(shí),返回電流的路徑總是擠近信號(hào)路徑,大部分的返回電流都分布在信號(hào)路徑的下方。
    的頭像 發(fā)表于 05-25 17:35 ?1403次閱讀
    關(guān)于電磁兼容<b class='flag-5'>返回路徑</b>的疑惑

    高速電路PCB“地”、返回路徑、鏡像層和磁通化

    將另一條走線B作為返回路徑,形成共面帶狀線,這是不希望看到的,因?yàn)樽呔€B并不是故意設(shè)計(jì)來作為返回路徑的。
    發(fā)表于 08-28 14:44 ?1100次閱讀
    高速電路<b class='flag-5'>PCB</b>“地”、<b class='flag-5'>返回路徑</b>、鏡像層和磁通化

    如何使用返回路徑實(shí)現(xiàn)更好PCB設(shè)計(jì)

    高速信號(hào)不遵循阻力最小的路徑;它們遵循阻抗最小的路徑。本系列文章為您的下一個(gè)項(xiàng)目提供有關(guān) PCB 設(shè)計(jì)布局的想法。
    的頭像 發(fā)表于 09-01 09:26 ?864次閱讀
    如何使用<b class='flag-5'>返回路徑</b><b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>更好</b>的<b class='flag-5'>PCB設(shè)計(jì)</b>

    pcb設(shè)計(jì)一般流程步驟

    pcb設(shè)計(jì)一般流程步驟
    的頭像 發(fā)表于 12-13 17:30 ?4813次閱讀