在Cadence信號(hào)和電源完整性三天活動(dòng)的第二天,只有100多名與會(huì)者聽取了會(huì)議,Robert Hanson解釋了與DDR3和PCI Express 3.0相關(guān)的高速接口設(shè)計(jì)挑戰(zhàn)。羅伯特在設(shè)計(jì)時(shí)序合規(guī)性以及如何滿足多吉比特接口上的誤碼率規(guī)范時(shí),揭開了神秘面紗。
羅伯特關(guān)于多千兆位接口的材料包括關(guān)于趨膚效應(yīng),介電損耗和需要預(yù)先強(qiáng)調(diào)。
此外,由于多千兆位串行鏈路總是以差分對(duì)形式實(shí)現(xiàn),因此羅伯特討論了一些風(fēng)險(xiǎn)。管理差分阻抗很差。
許多與會(huì)者都能參加下午的研討會(huì),這些研討會(huì)讓人們可以親身體驗(yàn)分析DDR3的Cadence工具。 PCB上的PCI Express互連。
此次高級(jí)信號(hào)完整性日為與會(huì)者提供了學(xué)習(xí)理論,熟悉工具,然后再使用工具的獨(dú)特機(jī)會(huì)將這種經(jīng)驗(yàn)帶回他們的工作場(chǎng)所并立即應(yīng)用于過程中的設(shè)計(jì)。第三天返回的與會(huì)者將有機(jī)會(huì)了解電力傳輸網(wǎng)絡(luò)(PDN)的設(shè)計(jì)和分析,并再次有機(jī)會(huì)獲得執(zhí)行PDN分析的Cadence工具的實(shí)際操作經(jīng)驗(yàn)。
-
信號(hào)完整性
+關(guān)注
關(guān)注
68文章
1437瀏覽量
96492 -
電源完整性
+關(guān)注
關(guān)注
9文章
219瀏覽量
21146
發(fā)布評(píng)論請(qǐng)先 登錄
Samtec虎家大咖說 | 淺談信號(hào)完整性以及電源完整性

電源完整性分析及其應(yīng)用
是德示波器在電源完整性分析中的應(yīng)用

聽懂什么是信號(hào)完整性

評(píng)論