女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Pcb怎樣縮短上市時間

PCB線路板打樣 ? 來源:ct ? 2019-08-14 00:43 ? 次閱讀

在線仿真領(lǐng)域最近一項重要的創(chuàng)新是開發(fā)行為仿真方法。這些方法將仿真和仿真加速引擎連接到高速總線上,以便在設(shè)計驗證速度下提供100倍到10,000倍的增益。

實現(xiàn)了這種卓越的性能通過在可重構(gòu)邏輯中創(chuàng)建事件精確的IEEE 1364兼容(Verilog)仿真模型:FPGA。行為仿真器自動對仿真和通過高速總線連接的仿真引擎之間的混合級設(shè)計進行分區(qū),并消除網(wǎng)絡(luò)解決方案中固有的延遲。在100萬門級別,典型的門級模擬器在10Hz以下工作,行為模擬器在低于100Hz時,新的行為仿真器提供優(yōu)于10KHz的驗證性能 - 驗證性能提高了三個數(shù)量級。在更具挑戰(zhàn)性的1000萬門設(shè)計中,門級仿真器低至0.1Hz,行為仿真器的工作頻率低于10Hz,而行為仿真器仍可提供10KHz,性能提升10,000倍。

在行為仿真之前,運行具有寄存器傳輸級(RTL)設(shè)計的行為級測試平臺的最先進技術(shù)是編譯設(shè)計以在仿真器中運行,而測試臺在通過網(wǎng)絡(luò)連接與仿真器連接的工作站上運行。這種方法運行良好,但由于網(wǎng)絡(luò)協(xié)議在工作站和仿真系統(tǒng)之間來回傳遞數(shù)據(jù)所引入的瓶頸,因此速度不夠快。這些新的行為仿真器使得可以在雙引擎仿真器上運行整個驗證過程,并在嵌入式處理器上運行測試平臺。由于測試平臺和仿真器之間的通信是在高速總線上進行的,因此這種方法速度更快,延遲更低。支持PLI例程可以輕松地將仿真使用融入現(xiàn)有的驗證方法中。

與仿真不同,行為仿真可以在線運行,提供更高級別的驗證,通常很多更快的運行??紤]一個混合級別的片上系統(tǒng),其中大部分設(shè)計以門級描述的形式提供。另一方面,兩個所需的模型,CAM(內(nèi)容可尋址存儲器)和PCI總線模型,是不可合成的。通過使用行為仿真器,可以將整個設(shè)計映射到一個集成系統(tǒng)上,其中包含F(xiàn)PGA上的門級描述和處理器上的行為代碼。然后,仿真器本身可以插入PCB插座。測試激勵來自PCB及其外部連接,在事件級仿真上提供了四到五個數(shù)量級的速度提升。

網(wǎng)絡(luò)設(shè)備的主要供應(yīng)商使用那些驗證具有服務(wù)質(zhì)量功能的千兆以太網(wǎng)交換機的方法。該芯片設(shè)計具有400萬個ASIC門,驗證計劃要求建模和模擬真實的網(wǎng)絡(luò)流量,以準確地對芯片進行壓力測試。該公司考慮使用模擬,但估計的性能太慢,無法模擬足夠的隨機事件和超時,以提供真實的壓力測試。此外,事件模擬無法提供所需的準確性,因為它無法模擬真實的外部流量。最重要的是,他們項目的預(yù)算不允許購買仿真系統(tǒng)。

該解決方案是一個基于時間的遠程訪問驗證環(huán)境。無論他們居住在哪里,該公司的設(shè)計團隊成員都登錄到主機PC運行目標操作系統(tǒng)的系統(tǒng)。 PC與一個在線仿真系統(tǒng)相連,而該仿真系統(tǒng)又與一個網(wǎng)絡(luò)流量發(fā)生器相連。使用這種遠程訪問驗證服務(wù),該公司能夠使用真正的外圍組件互連(PCI)流量進行軟件和測試平臺開發(fā),硬件/軟件協(xié)同驗證以及硬件上的軟件調(diào)試,而無需購買仿真硬件。

設(shè)計團隊使用這些基于時間的驗證服務(wù)來模擬ASIC交換機,速度比事件模擬器的性能快780倍。仿真以500包/秒進行。吞吐量,從RTL到400萬ASIC門的仿真僅需一個半小時。為了確保設(shè)計的準確性,團隊使用真實的數(shù)據(jù)包將實際網(wǎng)絡(luò)流量應(yīng)用于模擬設(shè)計,以模擬隨機事件,刺激響應(yīng)和分析以及完整調(diào)試。

遠程驗證過程成功,找到了六個“硅殺手錯誤”。使用實際流量發(fā)現(xiàn)了兩個漏洞;如果該公司單獨使用模擬,則不會發(fā)現(xiàn)其他四個。該團隊在12個月內(nèi)開發(fā)了該芯片,在磁帶輸出前四個月完成了硬件和軟件集成。

隨著芯片尺寸和復(fù)雜性的增加,設(shè)計團隊需要高性能用于在整個系統(tǒng)環(huán)境中驗證新設(shè)計邏輯的工具。仿真提供了開發(fā)中硅的物理模型以及用于識別設(shè)計缺陷的全面,集成的邏輯調(diào)試環(huán)境。最重要的是,仿真使用戶能夠?qū)⒎抡婀璨迦胝鎸嵉腜CB,并在設(shè)計周期的早期使用真實的外部激勵調(diào)試系統(tǒng)環(huán)境中的硬件和軟件。真正的系統(tǒng)級驗證可以在收到第一塊芯片之前很久就可以驗證PCB,芯片和軟件,從而大大縮短產(chǎn)品上市時間并提高質(zhì)量。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4352

    文章

    23412

    瀏覽量

    406709
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43734
收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    【Simcenter FLOEFD】利用完全嵌入CAD的CFD軟件,幫助設(shè)計師盡早評估流體流動和傳熱,從而縮短開發(fā)時間

    解決方案優(yōu)勢利用完全嵌入CAD的CFD軟件,幫助設(shè)計師在NX軟件、SolidEdge軟件、CATIA和Creo中盡早評估流體流動和傳熱,從而縮短開發(fā)時間。前置CFD仿真以縮短開發(fā)時間
    的頭像 發(fā)表于 03-19 16:33 ?347次閱讀
    【Simcenter FLOEFD】利用完全嵌入CAD的CFD軟件,幫助設(shè)計師盡早評估流體流動和傳熱,從而<b class='flag-5'>縮短</b>開發(fā)<b class='flag-5'>時間</b>

    請問DLP4500的使能時間如何縮短?

    我這邊需要投射一組21張圖配合相機采集后生成點云,然后想要實現(xiàn)實時性效果,但是每次投射一組序列前都需要使能一遍,耗時大概四百多毫秒,這個時間太長了,有沒有辦法縮短?如果采用序列連續(xù)模式,采圖順序可能會出現(xiàn)混亂,所以只能用單次模式。
    發(fā)表于 03-03 07:44

    AN-1390:手動選擇頻段以縮短PLL鎖定時間

    電子發(fā)燒友網(wǎng)站提供《AN-1390:手動選擇頻段以縮短PLL鎖定時間.pdf》資料免費下載
    發(fā)表于 01-13 13:59 ?0次下載
    AN-1390:手動選擇頻段以<b class='flag-5'>縮短</b>PLL鎖定<b class='flag-5'>時間</b>

    縮短SMT打樣交期,這些技巧你必須掌握!

    一站式PCBA智造廠家今天為大家講講如何有效縮短SMT打樣交期?影響SMT打樣交期的因素。SMT打樣是將電子元器件貼裝到PCB(印制電路板)上的過程,用于驗證設(shè)計、測試功能及評估生產(chǎn)可行性。交期是指
    的頭像 發(fā)表于 01-10 09:43 ?430次閱讀

    想使ADCEXT1和ADCEXT2的采樣時間間隔縮短到最小,應(yīng)該怎么做?

    開始后,中間給出轉(zhuǎn)換停止信號,轉(zhuǎn)換周期是在4個通道都完成后停止,還是在當前通道完成后停止? 2.圖47中,第一個LT是在2ms內(nèi)做一次轉(zhuǎn)換,還是每個step都要做轉(zhuǎn)換? 3.如果我想使ADCEXT1和ADCEXT2的采樣時間間隔縮短到最小,應(yīng)該怎么做?(關(guān)閉其他所有采樣通
    發(fā)表于 12-25 06:15

    使用瑞薩AnalogPAK SLG47001/03節(jié)省開發(fā)時間

    在當今快速發(fā)展的技術(shù)市場中,對更快、更高效的產(chǎn)品開發(fā)的需求比以往任何時候都高。企業(yè)一直在尋找簡化流程和縮短上市時間的方法。有助于節(jié)省時間、簡化設(shè)計和降低成本的產(chǎn)品對于保持競爭力至關(guān)重要
    的頭像 發(fā)表于 12-12 10:54 ?527次閱讀
    使用瑞薩AnalogPAK SLG47001/03節(jié)省開發(fā)<b class='flag-5'>時間</b>

    LMX2594EVM信號鎖定時間長,怎么縮短

    浮動電平差,不超過0.8V。 2594的鎖定時間通過頻譜觀察信號,鎖定時間在1.6ms的量級。遠高于手冊us級的鎖定時間。 請問如果要縮短鎖定時間
    發(fā)表于 11-08 15:27

    時間繼電器怎樣調(diào)時間

    時間繼電器是一種用于控制電路中時間延遲的電氣設(shè)備,廣泛應(yīng)用于各種自動化控制系統(tǒng)中。調(diào)整時間繼電器的時間設(shè)置是一個相對簡單的過程,但涉及到不同類型的
    的頭像 發(fā)表于 09-27 14:24 ?3450次閱讀

    利用智能eFuses最大限度地縮短系統(tǒng)停機時間

    電子發(fā)燒友網(wǎng)站提供《利用智能eFuses最大限度地縮短系統(tǒng)停機時間.pdf》資料免費下載
    發(fā)表于 09-25 10:25 ?0次下載
    利用智能eFuses最大限度地<b class='flag-5'>縮短</b>系統(tǒng)停機<b class='flag-5'>時間</b>

    iPhone 16 Pro機型發(fā)貨時間縮短

    iPhone 15 Pro系列實現(xiàn)了顯著縮短。具體而言,iPhone 16 Pro的發(fā)貨時間縮短了1-2周,而Pro Max更是縮短了2-3周,這一變化無疑為消費者帶來了更為快捷的購買
    的頭像 發(fā)表于 09-24 15:11 ?809次閱讀

    如何將TRIZ應(yīng)用于PCB設(shè)計的優(yōu)化階段?

    隨著技術(shù)的不斷進步和市場競爭的日益激烈,如何高效、創(chuàng)新地優(yōu)化PCB設(shè)計,以降低成本、提升性能、縮短上市周期,成為了工程師們共同面臨的挑戰(zhàn)。TRIZ(Theory of Inventive
    的頭像 發(fā)表于 09-04 16:40 ?606次閱讀

    通過VCO即時校準顯著縮短鎖定時間

    電子發(fā)燒友網(wǎng)站提供《通過VCO即時校準顯著縮短鎖定時間.pdf》資料免費下載
    發(fā)表于 08-28 09:32 ?0次下載
    通過VCO即時校準顯著<b class='flag-5'>縮短</b>鎖定<b class='flag-5'>時間</b>

    用TL082I運放做了一個絕對值電路,有什么辦法可以縮短觸發(fā)的延遲時間?

    150uS,請群里的大神幫忙分析下有什么辦法可以縮短觸發(fā)的延遲時間?是否TL082的處理時間就需要這么久,還是電路過于復(fù)雜導(dǎo)致處理時間延長?
    發(fā)表于 08-12 07:06

    米思米直線電機模組選型工具:如何讓時間成本減半,設(shè)計效率倍增?

    米思米直線電機模組選型工具簡化設(shè)計流程,縮短產(chǎn)品上市周期,通過新算法實現(xiàn)1分鐘內(nèi)智慧選型,節(jié)省約78%時間成本,相比傳統(tǒng)絲杠模組大幅提高效率,助力設(shè)計師提升設(shè)計效率,推動制造業(yè)智能化發(fā)展。
    的頭像 發(fā)表于 08-05 11:11 ?713次閱讀

    esp32-c3-devkitm-1如何縮短設(shè)備連接到ap的時間?

    :基于esp-idfexampleswifigetting_startedstation修改 需求描述: 因為低功耗項目需求,需要設(shè)備喚醒后可以快速連接上ap,我用station例程測試,發(fā)現(xiàn)wifi斷掉后再重新連接,需要1.3s~1.4s左右的時間;在論壇上
    發(fā)表于 06-11 07:43