完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12577個 瀏覽:617614次 帖子:7893個
本系列將帶來FPGA的系統(tǒng)性學(xué)習(xí),從最基本的數(shù)字電路基礎(chǔ)開始,最詳細(xì)操作步驟,最直白的言語描述,手把手的“傻瓜式”講解,讓電子、信息、通信類專業(yè)學(xué)生、初...
近年來,由于電力電子裝置等非線性負(fù)荷的大量增加,電力系統(tǒng)的諧波污染越來越嚴(yán)重,嚴(yán)重地影響了電能計(jì)量的準(zhǔn)確性和合理性,由此導(dǎo)致的糾紛也屢見不鮮。因此,研究...
FPGA(Field Programmable Gate Array, 現(xiàn)場可編程邏輯陣列)是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的...
RVBoards~初心始于2018年 教育部產(chǎn)學(xué)合作育人項(xiàng)目分享
以我們與北京交通大學(xué)的RISC-V教育項(xiàng)目合作成果為例介紹。在這里,也特向艾麗華老師表示感謝和祝賀,感謝支持RISC-V在課程實(shí)踐和人才培養(yǎng)上做出的努力...
鋯石FPGA A4_Nano開發(fā)板視頻:數(shù)碼管外設(shè)講解
數(shù)碼管的最常見形式有10個陰極,形狀為數(shù)字0到9,某些數(shù)碼管還有一個或兩個小數(shù)點(diǎn)。然而也有其他類型的數(shù)碼管顯示字母、標(biāo)記和符號。如一種“數(shù)碼管”,其陰極...
高考答題卡怎么被機(jī)器識別?基于OpenCV答題卡識別模擬-米爾ARM+FPGA異構(gòu)開發(fā)板
本篇測評由優(yōu)秀測評者“筑夢者與夢同行”提供。 01. 前言MYD-JX8MMA7SDK發(fā)布說明 根據(jù)下圖文件內(nèi)容可以知道m(xù)yir-image-full系...
基于EP1K30TC144-3芯片實(shí)現(xiàn)溫控定時噴灌系統(tǒng)的設(shè)計(jì)和仿真分析
FPGA是新型的可編程邏輯器件,能夠?qū)⒋罅康倪壿嫻δ芗捎趩蝹€器件中,它所提供的門數(shù)從幾百門到上百萬門,符合系統(tǒng)芯片(SOC—System On Chi...
現(xiàn)場可編程門陣列 (Field Programmable Gate Array, FPGA)也稱為現(xiàn)場可編程器件,是在 PROM ( Programma...
本文介紹的FPGA的特殊電源要求,說明了如何設(shè)計(jì)這些聰明的芯片的電源,然后回顧了一系列的針對FPGA應(yīng)用的電源模塊。
2015-11-24 標(biāo)簽:FPGA開關(guān)穩(wěn)壓器線性穩(wěn)壓器 1262 0
英特爾的Agilex FPGA發(fā)布 必將對當(dāng)前的FPGA市場帶來一波最強(qiáng)的沖擊
英特爾的10納米FPGA終于來了。在四月剛剛結(jié)束的英特爾“以數(shù)據(jù)為中心創(chuàng)新日”中,曾經(jīng)代號為Falcon Mesa的英特爾最新一代10納米FPGA正式亮...
采用FPGA器件實(shí)現(xiàn)基站模擬測試系統(tǒng)的應(yīng)用方案
在基站的模擬測試系統(tǒng)中,終端控制子系統(tǒng)負(fù)責(zé)生成上行測試數(shù)據(jù)并將其發(fā)送到被測基帶板,測試基帶板上行接收的功能及性能;同時根據(jù)后臺控制采集下行發(fā)射的基帶數(shù)據(jù)...
2020-08-07 標(biāo)簽:fpga測試系統(tǒng)基站 1261 0
常見的FPGA核心電路可以歸納為五個部分:電源電路、時鐘電路、復(fù)位電路、配置電路和外設(shè)電路。下面將對各部分電路進(jìn)行介紹。
5G,AI和AIoT,讓所有東西都聯(lián)網(wǎng)和數(shù)字化,使得算力缺口不斷擴(kuò)大,從端側(cè)到云端,數(shù)據(jù)運(yùn)算需求呈現(xiàn)指數(shù)級增長,都在思考如何打破“算力瓶頸”。也許你會說...
用FPGA構(gòu)建智能監(jiān)控視頻新型系統(tǒng)架構(gòu)
全視頻幀速率下的高分辨率(HD)安全監(jiān)控處理系統(tǒng)對處理器件的要求越來越高,單芯片DSP處理已經(jīng)無法適應(yīng),多芯片、多核或者CPU+DSP的方式雖然在某些情...
并行工程(CE)技術(shù)能否實(shí)現(xiàn)FPGA高處理狀態(tài)和低處理狀態(tài)轉(zhuǎn)換
要想理解和管理FPGA設(shè)計(jì)師如何在設(shè)計(jì)周期早期在FPGA上實(shí)現(xiàn)高處理狀態(tài)和低處理狀態(tài)之間的轉(zhuǎn)換,將顯著影響電源設(shè)計(jì)師優(yōu)化電源設(shè)計(jì)和滿足系統(tǒng)功耗要求的可選...
2020-11-18 標(biāo)簽:fpga 1258 0
Verilog作為一種HDL語言,對系統(tǒng)行為的建模方式是分層次的。比較重要的層次有系統(tǒng)級(system)、算法級(Algorithm)、寄存器傳輸級(R...
基于FPGA器件EP20K200E芯片的配置方式在嵌入式系統(tǒng)中的應(yīng)用研究
介紹一種在嵌放式系統(tǒng)中使用微處理器被動串行配置方式實(shí)現(xiàn)對FPGA配置的方案,將系統(tǒng)程序及配置文件存在系統(tǒng)Flash中,利用微處理器的I/O口產(chǎn)生配置時序...
FPGA的用處比我們平時想象的用處更廣泛,原因在于其中集成的模塊種類更多,而不僅僅是原來的簡單邏輯單元(LE)。
用FPGA器件提升物聯(lián)網(wǎng)和其它聯(lián)網(wǎng)設(shè)計(jì)的安全性
在現(xiàn)今日益趨向超連接的世界(hyper-connected world)中,如何保護(hù)新的設(shè)計(jì)避免被克隆、反向工程和/或篡改是一項(xiàng)重大挑戰(zhàn)。FPGA器件通...
2015-06-15 標(biāo)簽:FPGA物聯(lián)網(wǎng)美高森美 1256 0
FPGA技術(shù)高頻疲勞試驗(yàn)機(jī)控制器
高頻疲勞試驗(yàn)機(jī)控制系統(tǒng)的總體結(jié)構(gòu),下位機(jī)是整個高頻疲勞試驗(yàn)機(jī)控制器的核心。用于實(shí)現(xiàn)產(chǎn)生控制試驗(yàn)機(jī)的控制信號和數(shù)據(jù),反饋信號的處理,以及和上位機(jī)進(jìn)行數(shù)據(jù)通信。
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |