AD9524 6路輸出、雙環(huán)路時(shí)鐘發(fā)生器
數(shù)據(jù):
AD9524產(chǎn)品技術(shù)英文資料手冊(cè)
優(yōu)勢(shì)和特點(diǎn)
- 輸出頻率:<1 MHz至1 GHz
- 啟動(dòng)頻率精度:<±100 ppm(由VCXO參考精度決定)
- 零延遲操作
輸入至輸出邊沿時(shí)序:<±150 ps - 6路輸出:可配置為L(zhǎng)VPECL、LVDS、HSTL和LVCMOS
- 6個(gè)具有零抖動(dòng)可調(diào)延遲的專用輸出分頻器
- 可調(diào)延遲:63個(gè)分辨率步進(jìn),步長(zhǎng)等于VCO輸出分頻器的?周期
- 輸出間偏斜:<±50 ps
- 針對(duì)奇數(shù)分頻器設(shè)置提供占空比校正
- 上電時(shí)所有輸出自動(dòng)同步
- 非易失性EEPROM存儲(chǔ)配置設(shè)置
- 欲了解更多特性,請(qǐng)參考數(shù)據(jù)手冊(cè)
產(chǎn)品詳情
AD9524提供低功耗、多路輸出時(shí)鐘分配功能,具有低抖動(dòng)性能,還配有片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩器(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為3.6 GHz至4.0 GHz。
AD9524旨在滿足長(zhǎng)期演進(jìn)(LTE)和多載波GSM基站設(shè)計(jì)的時(shí)鐘要求。它依靠外部VCXO清除參考抖動(dòng),以滿足嚴(yán)格的低相位噪聲要求,從而獲得可接受的數(shù)據(jù)轉(zhuǎn)換器信噪比(SNR)性能。
輸入接收器、振蕩器和零延遲接收器支持單端和差分兩種操作。當(dāng)連接到恢復(fù)的系統(tǒng)參考時(shí)鐘和VCXO時(shí),器件產(chǎn)生1 MHz至1 GHz范圍內(nèi)的6路低噪聲輸出,以及一路來自PLL1的專用緩沖輸出。一路時(shí)鐘輸出相對(duì)于另一路時(shí)鐘輸出的頻率和相位可通過分頻器相位選擇功能改變,該功能用作無抖動(dòng)的時(shí)序粗調(diào),其調(diào)整增量相當(dāng)于VCO輸出信號(hào)的周期。
通過串行接口可以對(duì)封裝內(nèi)EEPROM進(jìn)行編程,以便存儲(chǔ)用于上電和芯片復(fù)位的用戶定義寄存器設(shè)置。
應(yīng)用
- LTE和多載波GSM基站
- 無線和寬帶基礎(chǔ)設(shè)施
- 醫(yī)療儀器
- 為高速ADC、DAC、DDS、DDC、DUC、MxFE提供時(shí)鐘
- 低抖動(dòng)、低相位噪聲時(shí)鐘分配
- SONET、10Ge、10G FC和其它10 Gbps協(xié)議的時(shí)鐘產(chǎn)生和轉(zhuǎn)換
- 前向糾錯(cuò)(G.710)
- 高性能無線收發(fā)器
- 自動(dòng)測(cè)試設(shè)備(ATE)和高性能儀器儀表
方框圖
