完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
數據: Dual D-Type Positive Edge Triggered Flip Flop With Clear And Preset 數據表
SN74HC74器件包含兩個獨立的D型正邊沿觸發觸發器。預設的低級別( PRE )或clear( CLR )輸入設置或重置輸出,無論其他輸入的水平如何。當 PRE 和 CLR 處于非活動狀態(高)時,數據(D)輸入的數據滿足建立時間要求將轉移到時鐘(CLK)脈沖正向邊沿的輸出。時鐘觸發發生在電壓電平,并且與CLK的上升時間沒有直接關系。在保持時間間隔之后,可以更改D輸入的數據,而不會影響輸出的電平。
(1) 符合JEDEC和行業標準的元件認證,確保在擴展溫度范圍內可靠運行。這包括但不限于高加速應力測試(HAST)或偏壓85/85,溫度循環,高壓釜或無偏HAST,電遷移,鍵合金屬間壽命和模塑化合物壽命。此類鑒定測試不應被視為超出規定的性能和環境限制使用該組件的合理性。
? |
---|
Technology Family |
VCC (Min) (V) |
VCC (Max) (V) |
Bits (#) |
F @ Nom Voltage (Max) (Mhz) |
ICC @ Nom Voltage (Max) (mA) |
tpd @ Nom Voltage (Max) (ns) |
Input Type |
3-State Output |
IOL (Max) (mA) |
Output Type |
Rating |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
? |
SN74HC74-EP | SN54HC74 | SN74HC74 | SN74HC74-Q1 |
---|---|---|---|
HC ? ? | HC ? ? | HC ? ? | HC ? ? |
2 ? ? | 2 ? ? | 2 ? ? | 2 ? ? |
6 ? ? | 6 ? ? | 6 ? ? | 6 ? ? |
2 ? ? | 2 ? ? | 2 ? ? | 2 ? ? |
28 ? ? | 28 ? ? | 28 ? ? | 28 ? ? |
0.04 ? ? | 0.04 ? ? | 0.04 ? ? | 0.04 ? ? |
37 ? ? | 37 ? ? | 37 ? ? | 37 ? ? |
CMOS ? ? | CMOS ? ? | CMOS ? ? | CMOS ? ? |
No ? ? | No ? ? | No ? ? | No ? ? |
5.2 ? ? | 5.2 ? ? | 5.2 ? ? | 5.2 ? ? |
CMOS ? ? | CMOS ? ? | CMOS ? ? | CMOS ? ? |
HiRel Enhanced Product ? ? | Military ? ? | Catalog ? ? | Automotive ? ? |
-55 to 125 ? ? | -55 to 125 ? ? | -40 to 85 ? ? | -40 to 125 ? ? |
TSSOP ? ? | CDIP CFP LCCC ? ? | PDIP SO SOIC SSOP TSSOP ? ? | SOIC TSSOP ? ? |
14TSSOP: 32 mm2: 6.4 x 5(TSSOP) ? ? | See datasheet (CDIP) See datasheet (CFP) 20LCCC: 79 mm2: 8.89 x 8.89(LCCC) ? ? | See datasheet (PDIP) 14SO: 80 mm2: 7.8 x 10.2(SO) 14SOIC: 52 mm2: 6 x 8.65(SOIC) 14SSOP: 48 mm2: 7.8 x 6.2(SSOP) 14TSSOP: 32 mm2: 6.4 x 5(TSSOP) ? ? | 14SOIC: 52 mm2: 6 x 8.65(SOIC) 14TSSOP: 32 mm2: 6.4 x 5(TSSOP) ? ? |
無樣片 |