女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

賽靈思擴展SmartConnect技術為16nm UltraScale+器件實現性能突破

Xilinx賽靈思官微 ? 來源:djl ? 作者:賽靈思 ? 2019-07-30 16:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Vivado Design Suite 2016.1 現提供 SmartConnect 技術支持,能解決高性能數百萬系統邏輯單元設計中的系統互聯瓶頸問題。

All Programmable技術和器件的全球領先企業賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出 Vivado Design Suite2016.1 的 HLx 版本。該全新套件新增了SmartConnect技術支持,能為 UltraScale 和 UltraScale+ 產品組合帶來前所未有的高性能。Vivado Design Suite2016.1 版本包含 SmartConnect 技術擴展,可解決高性能數百萬系統邏輯單元設計中的系統互聯瓶頸,從而讓 UltraScale 和 UltraScale+ 器件組合在實現高利用率的同時,還能將性能進一步提升20%-30%。

賽靈思 UltraScale+ 產品組合是業界唯一的一款基于 FinFET 的可編程技術。其包括 Zynq、Kintex和 VirtexUltraScale+ 器件,相對于 28nm 產品而言,性能功耗比提升 2-5 倍,能支持 5G 無線、軟件定義網絡和下一代高級駕駛員輔助系統等市場領先應用。

賽靈思 SmartConnect 技術包括系統互聯 IP 以及 UltraScale+ 芯片技術創新所帶來的最新優化:

AXI SmartConnect IP:賽靈思的新型系統連接生成器將外設與用戶設計整合在一起。SmartConnect 創建的定制互聯功能能最好地滿足用戶的系統性能要求,從而能以更少的占用面積和功耗實現更高的系統吞吐量?,F在,用戶可通過 Vivado Design Suite2016.1 版本中的 Vivado IP Integrator 搶先體驗。

借用時間和有用的歪斜優化:這些優化技術得到新型 UltraScale+ 精細時鐘延遲插入功能的支持。這些全自動化功能通過將時序裕量從設計的高速路徑轉移到關鍵路徑上,能夠緩解大的線路延遲,并讓設計運行在更高時鐘頻率上。

流水線分析與重定時:這些方法通過在設計中增加額外的流水線級,并運用自動寄存器重定時優化技術,讓設計人員能夠進一步提高性能。

供貨情況

Vivado Design Suite HLx 版本和嵌入式軟件開發工具 2016.1 版本現已開始供貨,歡迎下載。如需了解有關賽靈思軟件開發環境的更多信息,敬請訪問賽靈思軟件開發人員專區。

16nm UltraScale+ 系列FPGA、3D IC 和 MPSoC 憑借新型存儲器、3D-on-3D和多處理 SoC(MPSoC)技術,繼續保持著“領先一代”的價值優勢。為實現前所未有的高的性能和集成度,UltraScale+ 系列還采用了全新的 SmartConnect 互聯優化技術。通過系統級的優化,UltraScale+ 系列提供的價值遠遠超過了傳統工藝節點移植所帶來的價值,系統級性能功耗比相比 28nm 器件提升了 2-5倍,還實現了遙遙領先的系統集成度和智能化,以及最高級別的保密性與安全性。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 賽靈思
    +關注

    關注

    33

    文章

    1797

    瀏覽量

    132211
  • 可編程邏輯
    +關注

    關注

    7

    文章

    526

    瀏覽量

    44661
  • 16nm
    +關注

    關注

    0

    文章

    32

    瀏覽量

    28148
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    基于AMD Versal器件實現PCIe5 DMA功能

    Versal是AMD 7nm的SoC高端器件,不僅擁有比16nm性能更強的邏輯性能,并且其PS系統中的CPM PCIe也較上一代MPSoC
    的頭像 發表于 06-19 09:44 ?480次閱讀
    基于AMD Versal<b class='flag-5'>器件</b><b class='flag-5'>實現</b>PCIe5 DMA功能

    AMD Spartan UltraScale+ FPGA 開始量產出貨

    高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應用 AMD 很高興宣布,Spartan UltraScale+ 成本優化型系列的首批器件現已投入量產! 三款最小型的器件——SU10P
    的頭像 發表于 06-18 10:32 ?544次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> FPGA 開始量產出貨

    Xilinx Ultrascale系列FPGA的時鐘資源與架構解析

    Ultrascale開發的支持包含步進功能的增強型FPGA架構,相比7系列的28nm工藝,Ult
    的頭像 發表于 04-24 11:29 ?878次閱讀
    Xilinx <b class='flag-5'>Ultrascale</b>系列FPGA的時鐘資源與架構解析

    邀您相約2025上海國際汽車工業展覽會

    第二十一屆上海國際汽車工業展覽會將于2025年4月23日至5月2日在國家會展中心上海舉行。作為專注于FPGA芯片領域的創新型企業,易將攜基于16nm鈦金系列FPGA開發的汽車相關解決方案亮相本次車展,展位號為 2BC104
    的頭像 發表于 04-16 09:18 ?394次閱讀
    易<b class='flag-5'>靈</b><b class='flag-5'>思</b>邀您相約2025上海國際汽車工業展覽會

    AI 應用場景全覆蓋!解碼超高端 VU+ FPGA 開發平臺 AXVU13F

    UltraScale+ XCVU13P(16nm工藝)FPGA 芯片,但從原先最大支持 16G DDR4 SODIMM 內存條插槽升級最大支持 32G ,并且支持多達 4 個 FM
    的頭像 發表于 02-13 17:56 ?507次閱讀
    AI 應用場景全覆蓋!解碼超高端 VU+ FPGA 開發平臺 AXVU13F

    南京芯麒電子-基于KU15P的雙路100G光纖加速卡

    ? ? ? ? 該平臺是由16nm工藝的的Kintex UltraScale+系列主器件XCKU15P構建的一款加速卡平臺,支持 PCIE Gen3x16 模式,支持 2組 72-bi
    的頭像 發表于 01-15 10:11 ?441次閱讀
    南京芯麒電子-基于KU15P的雙路100G光纖加速卡

    今日看點丨美國擬管制16nm;Meta今年或開發出AI編程智能體

    1. 美國擬管制16nm ! ? 美國計劃擴大制程技術的管制范圍,包括16納米成熟制程,這可能對臺積電等全球晶圓代工廠商產生影響。外媒報道指出拜登政府將從現行7納米先進制程,延伸至16
    發表于 01-13 10:40 ?621次閱讀

    低溫失效的原因,有沒有別的方法或者一些見解?

    低溫失效的原因,有沒有別的方法或者一些見解。就是芯片工作溫度在100°--40°區間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監測了電流和電壓都正常,頻率也都正常,頻率不是FPGA的頻率是晶振的頻率,焊接的話七
    發表于 12-30 16:28

    Zynq UltraScale+ MPSoC數據手冊

    電子發燒友網站提供《Zynq UltraScale+ MPSoC數據手冊.pdf》資料免費下載
    發表于 12-30 14:37 ?2次下載

    ALINX 發布 AXVU13P:AMD Virtex UltraScale+ 高端 FPGA PCle 3.0 綜合開發平臺

    ALINX 正式發布 AMD Virtex UltraScale+ 系列 FPGA PCIe 3.0 綜合開發平臺?AXVU13P! 這款搭載 AMD 16nm 工藝 XCVU13P 芯片的高性能
    的頭像 發表于 12-20 16:46 ?788次閱讀
    ALINX 發布 AXVU13P:AMD Virtex <b class='flag-5'>UltraScale+</b> 高端 FPGA PCle 3.0 綜合開發平臺

    時序約束一主時鐘與生成時鐘

    一、主時鐘create_clock 1.1 定義 主時鐘是來自FPGA芯片外部的時鐘,通過時鐘輸入端口或高速收發器GT的輸出引腳進入FPGA內部。對于7系列的器件,主時鐘必須手動
    的頭像 發表于 11-29 11:03 ?1327次閱讀
    時序約束一主時鐘與生成時鐘

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評估套件

    Zynq UltraScale+ MPSoC 器件,具有四核 Arm? Cortex-A53、雙核 Cortex-R5 實時處理器和基于 AMD/Xilinx 16nm FinFET+ 可編程邏輯
    的頭像 發表于 11-20 15:32 ?1506次閱讀
    AMD/Xilinx Zynq? <b class='flag-5'>UltraScale+</b> ? MPSoC ZCU102 評估套件

    在米爾電子MPSOC實現12G SDI視頻采集H.265壓縮SGMII萬兆以太網推流

    4K UHD音視頻廣播領域的優勢 1.高性能與低功耗的結合:Zynq UltraScale+ MPSoC采用了16nm FinFET工藝,集成了多核處理器和可編程邏輯,能夠在提高性能
    發表于 11-01 16:56

    在米爾電子MPSOC實現12G SDI視頻采集H.265壓縮SGMII萬兆以太網推流

    協議。 3.MPSoC與VCU架構在4K UHD音視頻廣播領域的優勢 高性能與低功耗的結合 :Zynq UltraScale+ MPSoC采用了16nm FinFET工藝,集成了多核處理器和可編程邏輯
    發表于 10-14 17:42

    快訊 | 發展新質生產力問道?如何下好“創新棋”?

    7月11日,南湖區委宣傳部、清華大學馬克主義學院共同帶隊一行蒞臨圍繞時頻新質生產力創新層面進行實地調研,副總經理田永和、對外合作部
    的頭像 發表于 07-12 13:31 ?502次閱讀
    <b class='flag-5'>賽</b><b class='flag-5'>思</b>快訊 | 發展新質生產力問道<b class='flag-5'>賽</b><b class='flag-5'>思</b>?<b class='flag-5'>賽</b><b class='flag-5'>思</b>如何下好“創新棋”?