本課程前期是基礎(chǔ)理論的講解,后期是結(jié)合經(jīng)驗(yàn)和項(xiàng)目實(shí)踐提煉的主要內(nèi)容,圍繞抗干擾和工程實(shí)現(xiàn)進(jìn)行原理闡述,省去了復(fù)雜的公式推導(dǎo)過程,和大家分享硬件學(xué)習(xí)經(jīng)驗(yàn)。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
-
FPGA
+關(guān)注
關(guān)注
1643文章
21968瀏覽量
614307 -
頻率
+關(guān)注
關(guān)注
4文章
1558瀏覽量
60067 -
雷達(dá)
+關(guān)注
關(guān)注
50文章
3083瀏覽量
119451
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
熱點(diǎn)推薦
利用FPGA怎么實(shí)現(xiàn)數(shù)字信號(hào)處理?
DSP技術(shù)廣泛應(yīng)用于各個(gè)領(lǐng)域,但傳統(tǒng)的數(shù)字信號(hào)處理器由于以順序方式工作使得數(shù)據(jù)處理速度較低,且在功能重構(gòu)及應(yīng)用目標(biāo)的修改方面缺乏靈活性。而使用具有并行處理特性的
發(fā)表于 10-17 08:12
多載頻MIMO雷達(dá)的一種新的信號(hào)處理方法
多載頻MIMO 雷達(dá)(Multi-Carrier MIMO radar)是指利用頻率分集和空間分集的方法來實(shí)現(xiàn)發(fā)射信號(hào)正交的具有多個(gè)發(fā)射和多
發(fā)表于 11-25 14:43
?18次下載
基于FPGA的超聲波信號(hào)處理設(shè)計(jì)與實(shí)現(xiàn)
為了滿足超聲波探傷檢測(cè)的實(shí)時(shí)性需求,通過研究超聲波探傷的工作原理,提出了基于FPGA芯片的實(shí)時(shí)信號(hào)處理系統(tǒng)實(shí)現(xiàn)方案及硬件結(jié)構(gòu)設(shè)計(jì),并根據(jù)FPGA
發(fā)表于 09-30 16:39
?45次下載
基于FPGA的數(shù)字收發(fā)機(jī)信號(hào)處理研究與實(shí)現(xiàn)
本文提出基于FPGA的數(shù)字收發(fā)機(jī)信號(hào)處理研究與實(shí)現(xiàn)
發(fā)表于 11-01 18:20
?50次下載

基于FPGA數(shù)字信號(hào)處理
基于FPGA數(shù)字信號(hào)處理,本文主要探討了基于FPGA數(shù)字信號(hào)處理的
發(fā)表于 10-30 10:39
?35次下載
數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn)
本書比較全面地闡述了fpga在數(shù)字信號(hào)處理中的應(yīng)用問題。本書共分8章,主要內(nèi)容包括典型fpga器件的介紹、vhdl硬件描述語言、fpga設(shè)計(jì)
發(fā)表于 12-23 11:07
?46次下載
基于FPGA的FFT信號(hào)處理器的設(shè)計(jì)與實(shí)現(xiàn)
本文主要研究如何利用FPGA實(shí)現(xiàn)FFl’算法,研制具有自主知識(shí)產(chǎn)權(quán)的FFT
信號(hào)處理器
發(fā)表于 03-21 16:22
?44次下載
數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn)中文版
外文翻譯過來的,數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn)中文版。
發(fā)表于 05-04 16:04
?0次下載
基于FPGA的數(shù)字信號(hào)處理算法研究與高效實(shí)現(xiàn)
基于FPGA的數(shù)字信號(hào)處理算法研究與高效實(shí)現(xiàn)
發(fā)表于 08-29 23:20
?42次下載
FPGA信號(hào)處理算法設(shè)計(jì)、實(shí)現(xiàn)以及優(yōu)化(南京)
利用FPGA實(shí)現(xiàn)信號(hào)處理算法是一個(gè)難度頗高的應(yīng)用,不僅涉及到對(duì)信號(hào)處理算法、
發(fā)表于 12-26 17:26
?12次下載
多抽樣率的數(shù)字信號(hào)處理及其FPGA實(shí)現(xiàn)
多抽樣率的數(shù)字信號(hào)處理及其FPGA實(shí)現(xiàn)
發(fā)表于 10-30 11:42
?12次下載

數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn).第3版英文
數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn).第3版英文
發(fā)表于 10-18 10:55
?0次下載
FPGA異步信號(hào)處理方法
FPGA(現(xiàn)場(chǎng)可編程門陣列)在處理異步信號(hào)時(shí),需要特別關(guān)注信號(hào)的同步化、穩(wěn)定性以及潛在的亞穩(wěn)態(tài)問題。由于異步信號(hào)可能來自不同的時(shí)鐘域或外部設(shè)
評(píng)論