女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB串擾如何解決

云創硬見 ? 2019-05-01 09:28 ? 次閱讀

串擾是指一個信號在傳輸時,因電磁耦合等原因,對相鄰的傳輸線產生不期望的影響,在被干擾信號表現為被注入了一定的耦合電壓和耦合電流。過大的串擾可能引起電路的誤觸發,導致系統無法正常工作。

電子產品的發展,朝著小體積、高速度的方向發展,體積減小會導致電路的布局布線密度變大,而信號的頻率卻在提高,使得串擾高發。PCB的設計、生產中,串擾是一個必須嚴肅對待的問題。

【硬見小百科】如何應對PCB串擾

那么,我們在設計PCB的時候,應該注意什么呢?

1.線之間的間距盡量大,因為間距越大,電容電感之間的影響就越小,電磁場耦合也會變小。

2.傳輸線和參考平面間的距離越小越好,這樣會使其更緊密地耦合,減少臨近線的干擾。

3.如果不同層的信號存在干擾,那么走線時讓這兩層走線方向垂直,因為相互垂直的線,電場和磁場也是相互垂直的,可以減少相互間的串擾。

4.盡可能使用介電常數最低的疊層介質材料,這樣做可以在給定特性阻抗的情況下,使得信號路徑與返回路徑間的介質厚度保持最小。

5.如果使用防護布線,盡量達到其所需要的寬度,并用過孔使防護線與返回路徑短接。

6.如果信號改變參考平面,則參考平面應盡量靠近信號平面。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    淺談PCB及降低方法

      先來說一下什么是,就是PCB上兩條走線,在互不接觸的情況下,一方干擾另一方,或者相互干擾。主要表現是波形有異常雜波,影響信號完整
    發表于 11-10 17:00 ?2253次閱讀
    淺談<b class='flag-5'>PCB</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>及降低方法

    什么是?如何減少

    01 . 什么是? ? PCB 的走線之間產生的不需要的噪聲 (電磁耦合)。
    的頭像 發表于 05-23 09:25 ?7540次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    什么是?PCB走線詳解

    先來說一下什么是,就是PCB上兩條走線,在互不接觸的情況下,一方干擾另一方,或者相互干擾。
    發表于 09-11 14:18 ?1492次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?<b class='flag-5'>PCB</b>走線<b class='flag-5'>串</b><b class='flag-5'>擾</b>詳解

    用于PCB品質驗證的時域測量法

    用于PCB 品質驗證的時域測量法作者:Tuomo Heikkil關鍵詞:TDS8000B,,采樣示波器,
    發表于 02-07 16:40 ?37次下載

    PCB印制線間的MATLAB分析

    PCB印制線間的MATLAB分析理論分析給實際布線做參考依據
    發表于 12-08 10:05 ?0次下載

    高速PCB設計中如何消除?

    PCB布局上的可能是災難性的。如果不糾正,可能會導致您的成品板完全無法工作,或者可能會受到間歇性問題的困擾。讓我們來看看
    的頭像 發表于 07-25 11:23 ?3433次閱讀

    輕松定位和修復pcb問題

    PCB問題可以很容易地定位和固定使用HyperLynx?墊專業或墊+標準。從PCB布局出口你的設計之后,在批處理模式運行模擬和/或交互模式來識別潛在的
    的頭像 發表于 10-16 07:10 ?3374次閱讀

    何解PCB問題

    高速PCB設計中,信號之間由于電磁場的相互耦合而產生的不期望的噪聲電壓信號稱為信號超出一定的值將可能引發電路誤動作從而導致系統無法
    發表于 07-19 09:52 ?2584次閱讀

    何解PCB布局中的問題

    您可能會發現布局和布線會因攻擊者的蹤跡而產生強烈的。 那么,在設計中哪里可以找到,以及在PCB中識別出不良走線的最簡單方法是什么?您
    的頭像 發表于 01-13 13:25 ?2738次閱讀

    何解決EMC設計中的問題?

    ? 是通過近電場(電容耦合)和磁場(電感耦合)在相鄰導體之間耦合的噪聲。盡管任何相鄰導體都表現出,但是當它出現在強干擾信號和敏感信號之間時,對信號完整性將造成很大的影響。
    的頭像 發表于 12-25 15:12 ?2709次閱讀

    什么是?如何減少?

    PCB 的走線之間產生的不需要的噪聲 (電磁耦合)。
    的頭像 發表于 05-22 09:54 ?4711次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    如何減少PCB設計中的問題 PCB的機制和原因

    PCB 的走線之間產生的不需要的噪聲(電磁耦合)。
    的頭像 發表于 07-20 09:57 ?3270次閱讀
    如何減少<b class='flag-5'>PCB</b>設計中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>問題 <b class='flag-5'>PCB</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>的機制和原因

    PCB布線減少高頻信號的措施都有哪些?

    一站式PCBA智造廠家今天為大家講講pcb設計布線解決信號的方法有哪些?PCB設計布線解決信號
    的頭像 發表于 10-19 09:51 ?2066次閱讀

    如何減少PCB板內的

    如何減少PCB板內的
    的頭像 發表于 11-24 17:13 ?859次閱讀
    如何減少<b class='flag-5'>PCB</b>板內的<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    PCB設計中,如何避免?

    PCB設計中,如何避免? 在PCB設計中,避免是至關重要的,因為
    的頭像 發表于 02-02 15:40 ?2272次閱讀