女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Speedcore eFPGA 在汽車智能化中的應用

西西 ? 作者:廠商供稿 ? 2018-10-29 16:39 ? 次閱讀

概述

無論一輛汽車它是21世紀20年代初的輔助駕駛汽車,即帶有用于信息娛樂系統(tǒng)、傳動系統(tǒng)和自主駕駛員輔助系統(tǒng)(ADAS)的智能子網(wǎng)的汽車,還是未來3級 (Level 3)及以上的自動駕駛汽車(在車流中駕駛時只需最少的人力輔助),網(wǎng)絡化交通系統(tǒng)對硬件加速的需求正在迅猛增長。幾年前,由Nvidia,Mobileye和其他以CPU中心的供應商推出的最受青睞的汽車智能模型都假設了一個集中式汽車網(wǎng)絡,其中由帶有增強DSP功能的多核RISC CPU來管理一套專用的子網(wǎng)絡。現(xiàn)在,關(guān)注點正在迅速轉(zhuǎn)向分布式汽車智能化,其中包含帶有相關(guān)視覺系統(tǒng)的復雜相機,具有來自物聯(lián)網(wǎng)世界的傳感器中樞架構(gòu)的傳感器子網(wǎng)絡、以及用于車載信息娛樂系統(tǒng)(IVI)和ADAS的附加子網(wǎng)絡、以及傳動系統(tǒng)/動力系統(tǒng)子網(wǎng)絡,共同協(xié)作來實現(xiàn)自動駕駛汽車功能。

雖然Achronix預計未來的傳統(tǒng)車輛和自動駕駛車輛最喜歡的架構(gòu)都將是分布式架構(gòu),但是任何一種網(wǎng)絡都需要比目前已經(jīng)實現(xiàn)的架構(gòu)更多的后備協(xié)處理能力。汽車網(wǎng)絡中預期的分布式計算架構(gòu)將是異構(gòu)的,需要從網(wǎng)絡控制到利用深度學習節(jié)點的并行對象識別的混合計算資源。結(jié)果,豪華輔助駕駛汽車中目前CPU的基數(shù)多達100個,而在自動駕駛汽車中可能會增加到幾百個CPU。傳感器中樞將需要后備圖像處理來實現(xiàn)扭曲和拼接效果;以太網(wǎng)需要IP進行數(shù)據(jù)包過濾/監(jiān)控,以及與傳統(tǒng)CAN和FlexRay網(wǎng)絡的特殊橋接。在第一代汽車架構(gòu)中使用整數(shù)個CPU和GPU,將遷移到需要可編程加速的高度專業(yè)化計算節(jié)點。

為了優(yōu)化芯片面積和功率效率,在未來的汽車平臺上,相比固定功能的SoC或傳統(tǒng)的FPGA,將Speedcore?嵌入式FPGA(eFPGA)硅知識產(chǎn)權(quán)(IP)集成到SoC中以提供客戶可配置功能,是實現(xiàn)快速切換協(xié)處理的一個最佳選擇 。要了解更多關(guān)于處理過程的演變,請參見Achronix白皮書(WP008):SoC中的EFPGA加速 - 了解Speedcore IP設計流程。

Speedcore eFPGA IP在異構(gòu)汽車數(shù)據(jù)處理中的獨特作用

Speedcore eFPGA IP可以集成到ASIC或SoC中,以提供定制的可編程邏輯陣列。客戶指定他們的邏輯、內(nèi)存和DSP資源需求,然后Achronix配置Speedcore IP以滿足他們的特定需求。Speedcore查找表(LUT)、RAM模塊和DSP64模塊可以像積木一樣進行組合,為任何給定應用創(chuàng)建最佳的可編程邏輯陣列。Speedcore eFPGA IP在汽車網(wǎng)絡集成方面提供獨特的優(yōu)勢,無論是在現(xiàn)有設計中取代一個FPGA還是增強一個ASIC。

l更高的性能 – 一個eFPGA通過寬闊的并行接口直接連接(無I / O緩沖器)到ASIC,提供顯著更高的吞吐量,延遲僅為個位數(shù)的時鐘周期。 在需要對迅速變化的交通狀況進行實時響應時,延遲非常重要。

l更低的功耗:

l可編程I / O電路的功耗占獨立FPGA總功耗的一半。一個 eFPGA直接連接到SoC,完全消除了大型可編程I / O緩沖器,從而降低了功耗。

l一個eFPGA的面積可以根據(jù)最終應用的要求精確定制,并且可以調(diào)整工藝技術(shù)以實現(xiàn)性能和功耗的平衡。

l更低的系統(tǒng)成本:

l一個eFPGA的片芯占用面積比等效的獨立FPGA小得多,這是因為可編程I / O緩沖器,未使用的DSP和存儲器模塊以及過度配置的LUT和寄存器都全部被移除。

l借助Speedcore定制模塊,可將定制功能作為附加模塊添加到eFPGA邏輯陣列中,并與傳統(tǒng)的LUT、RAM和DSP構(gòu)建模塊一起添加。這種高效的實施方式極大地降低了片芯尺寸面積,最大限度地降低了功耗,其總體結(jié)果就是,大大降低了系統(tǒng)成本。有關(guān)更多詳細信息,請參閱Achronix白皮書(WP009):使用Speedcore定制模塊來增強eFPGA功能。

l更高的系統(tǒng)可靠性和良率 - 將FPGA功能集成到ASIC中,可以提高系統(tǒng)級信號完整性,并消除了在PCB上安裝一個獨立FPGA相關(guān)聯(lián)的可靠性和良率損失。

以ADAS為中心的處理模型

由于多個視覺處理系統(tǒng)的融合被認為是駕駛輔助和自動駕駛車輛的核心,所以先進駕駛員輔助系統(tǒng)(ADAS)在未來的汽車架構(gòu)中保持了核心地位,即使被認為是管理者中的管理者的多核視覺處理器,也已經(jīng)部分被取代了。涉及DSP和整數(shù)密集型任務兩者的圖像實時處理,最初被認為是從靜態(tài)相機或視頻圖像中提取信息以確定對象類型、位置和速度的問題。隨著設計人員為自動駕駛車輛做準備,ADAS處理器的角色已經(jīng)擴展到包括視覺、紅外、超聲波、激光雷達(LIDAR)和雷達圖像的融合。在傳統(tǒng)的SoC和協(xié)處理器套件中,圖像預處理與CPU分開執(zhí)行,并且必須通過一個或多個高速總線與CPU連接。即使ADAS架構(gòu)的總線延遲得到改善,當協(xié)處理器在單獨的芯片中實現(xiàn)時,也會付出延遲的代價。因此,將eFPGA IP與統(tǒng)一ADAS架構(gòu)中的CPU相結(jié)合,以確保在快速變化的交通狀況中有視覺、紅外或雷達警報的快速響應,這是可以驗證的最有效的方式。

將多個傳感器源與一個ADAS內(nèi)核集成在一起,提供了Speedcore IP與一個CPU并行嵌入的一種理想應用場景。 Speedcore IP支持客戶將一個定制的可編程邏輯陣列嵌入到具有專用計算資源的標準化ASIC平臺中(請參見下圖,并請參閱第4頁)。在實踐中,這種集成化可以將從圖像源匯總的數(shù)據(jù)寫入CPU的緩存,而不是寫入獨立的SDRAM。 減少CPU的中斷意味著對移動中汽車視野里的物體有更多的實時響應。

視覺處理器(通常來自相機輸入的2D圖像,盡管已包括越來越多的3D圖像)可以依靠多年來在邊緣提取、格式轉(zhuǎn)換、色彩平衡和分辨率變化方面積累的圖形處理器研究。包括Ceva和Synopsys在內(nèi)的一些處理器IP供應商,也在對象分類和識別中提升了卷積神經(jīng)網(wǎng)絡的價值。以Nvidia為代表的,在這兩個領域都有經(jīng)驗的CPU供應商,已經(jīng)試圖在傳統(tǒng)的CPU / GPU任務與特定的神經(jīng)網(wǎng)絡模式識別引擎之間取得平衡。對于汽車中的神經(jīng)網(wǎng)絡子架構(gòu),正從需要高精度浮點DSP的早期成熟架構(gòu)遷移到能夠使用低精度DSP內(nèi)核的自我培訓推理引擎,Speedcore DSP64模塊為新的深度學習架構(gòu)提供了大量的開銷。 對ADAS和視覺處理演變的一個共同認識是,實時汽車的態(tài)勢感知永遠不會有一個最佳的集中式ADAS處理器或SoC。總是會有意想不到的協(xié)同處理和加速任務被添加到ADAS中心內(nèi)核中。

任何ADAS處理器固有的兩項附加功能是傳感器融合/中樞集成和網(wǎng)絡轉(zhuǎn)換。前者涉及將來自各種傳感器的信息進行組合和關(guān)聯(lián):包括CMOS圖像、紅外、激光雷達和新興的小型化雷達等傳感器。網(wǎng)絡轉(zhuǎn)換是指以太網(wǎng)的主干網(wǎng)絡與CSI-2、FlexRay、CAN甚至更早的網(wǎng)絡協(xié)議的接口。雖然未來的一個ADAS SoC確實可以集成一個傳感器中樞或一個以太網(wǎng)MAC,但總是會有一些新興的功能,由CPU外部的外圍邏輯極好地提供。由于傳感器被聚合并且網(wǎng)絡在輸入到CPU之前在芯片內(nèi)互連,所以通過減少暴露的接口來保持安全性是一個解決方案,同時通過片上集成來提高可靠性,對于許多這樣的任務而言將被證明是最佳的方案。

圖1:Speedcore陣列(左上)鏈接到CPU子系統(tǒng)及內(nèi)存集群

可編程能力在功能安全性中的作用

從駕駛輔助車輛到完全自動駕駛車輛的過渡已經(jīng)提高了安全性在新車中的地位。網(wǎng)絡對車輛的控制越多,越多的司機期望多級安全性以防止諸如引起了公眾高度關(guān)注的2016年特斯拉死亡事故這類事件。這種對于容錯安全性的驅(qū)動力促使業(yè)界頒布了針對自動駕駛汽車領域的ISO 26262標準,它是作為電氣和電子系統(tǒng)IEC 61508通用功能安全性標準的衍生標準。

EDA和SoC社群內(nèi)的早期工作已經(jīng)實現(xiàn)了ISO 26262方法體系的標準化,以確保IP中功能安全性。故障模式、效果和診斷分析(FMEDA)技術(shù)闡述了針對IP單元的功能和故障模式的標準規(guī)范,一個故障模式對產(chǎn)品功能的影響,自動診斷檢測故障的能力,設計強度以及運行情況分集,包括環(huán)境壓力。一個強健的系統(tǒng)應該最大限度地提高IP單元的診斷覆蓋范圍,并通過適當處理安全的、檢測到的和未檢測到的故障來提供高度的功能安全性。

嵌入式FPGA由于其極度可編程化的特性,還可以增強車輛在作為系統(tǒng)時的安全性。 除了主控車輛的“航行”功能之外,SoC中的eFPGA還可以承載大量的硬件診斷功能,其運行速度比基于軟件的診斷快幾個數(shù)量級,大大增加了任何車載內(nèi)置的自測故障覆蓋率(BIST)。 此外,它們以可編程方式幫助汽車制造商更新已部署的系統(tǒng),從而有助于ISO 26262安全性生命周期。 以特斯拉車禍為例,如果事故的根本原因是硬件中托管的對象檢測算法中有錯誤(由于性能原因),只要開發(fā)了修復程序,就可以將其推送到整個車隊。可以繞過漫長而昂貴的硬件開發(fā)和重新部署過程。

分布式控制意味著分布式智能

由于攝像頭的安裝位置以及對局部傳感器中樞的需求,汽車設計人員總是規(guī)劃在車體內(nèi)采用了大量的分布式智能。盡管如此,諸如Nvidia Tegra等多核多線程處理器的早期支持者都認為,要把大部分智能都集中在儀表板中或者附近,盡管是為了高度并行的CPU工作于對象識別。現(xiàn)在,先進的ADAS在輔助駕駛汽車和三級自主駕駛汽車的完全自主性之間的模糊界限已經(jīng)引起人們的注意,回到分布式智能,其中CPU、GPU和神經(jīng)網(wǎng)絡處理器在車體內(nèi)提供了多個管理和控制點。這種轉(zhuǎn)變意味著可編程架構(gòu)的更多機會存在于全面覆蓋的SoC設計之外。

現(xiàn)在,ADAS處理器市場每年增長超過25%。這種增長是由于從自動緊急制動、換道輔助和自適應巡航控制等功能開始,ADAS功能已從豪華車輛轉(zhuǎn)移到中型和入門級車輛 - 這些功能將在下個十年中期之前被普遍使用。與此同時,三級自動駕駛汽車將于2018年在諸如寶馬17等豪華平臺上推出,而全自動五級汽車可能在2022年之前可供商業(yè)銷售。隨著自主駕駛平臺從三級發(fā)展到四級和五級,傳感器中樞、攝像頭和激光雷達/雷達設備將遍布整個車輛,并且每個都需要本地控制。

這種控制模式在業(yè)界產(chǎn)業(yè)整合中已經(jīng)清晰可見,如高通公司對恩智浦發(fā)起的收購、以及英特爾對Mobileye的收購,處理器領域?qū)⒂赡切┲铝τ趯㈤_發(fā)生態(tài)系統(tǒng)引導至特定專業(yè)領域的大型供應商占據(jù)主導地位 — 英特爾采用服務器加機器學習模式,英偉達采用GPU /機器學習模式,高通采用以蜂窩移動通信為中心的模式,增加了恩智浦Cognivue和i.MX處理器。例如 Ceva、Cadence / Tensilica、Synopsys / ARC和VeriSilicon等IP開發(fā)人員將嘗試通過其在特殊處理器內(nèi)核方面的專業(yè)技術(shù)來顛覆封閉模式。與此同時,如Broadcom、Valens和Marvell等網(wǎng)絡專家將尋求圍繞以太網(wǎng)主干網(wǎng)絡來定義汽車架構(gòu)。

這樣的市場格局與企業(yè)網(wǎng)絡演變成數(shù)據(jù)中心的時代有些相似。以處理器為中心的半導體供應商試圖定義一個完整的系統(tǒng)架構(gòu),但設計領域則展示了多樣化的狂野西部(Wild-West)風格,其中用不同的邏輯套件來為一家組件供應商(以及OEM或汽車制造商)提供樣品從而創(chuàng)建特有的優(yōu)勢。在這樣的環(huán)境中,配置為IP的可編程邏輯(如Achronix的Speedcore eFPGA)將扮演重要角色,不僅在近期輔助駕駛和自動駕駛汽車開發(fā)方面是這樣,而且在這兩種類型的車輛多年來的分布式處理器開發(fā)發(fā)面亦是如此。

Speedcore eFPGA IP提供了其他優(yōu)勢,例如通過寫入CPU緩存而不是片外內(nèi)存來最大限度地減少CPU中斷。 CAN設計中所需的BIST電路通常占總ASIC電路的10%至15%,由于支持BIST的電路可以在eFPGA內(nèi)可編程,所以在許多情況下這些電路可以被省去。 另外,eFPGA可以提供片上探測功能來進行診斷。對于現(xiàn)有的基于ASIC的、無需更換FPGA的系統(tǒng)設計,Speedcore IP所具有的靈活性將支持對新算法進行編程,從而延長了現(xiàn)場已部署的ASIC的使用壽命。在5G蜂窩網(wǎng)絡現(xiàn)有設計中使用Speedcore IP也將使該架構(gòu)成為未來V2X通信接口的理想型選擇。

在未來的全自動和先進輔助駕駛車輛中,存在幾十個甚至數(shù)百個分布式CPU。 用于將汽車子網(wǎng)連接在一起的外設處理功能可由ASIC、SoC或傳統(tǒng)FPGA提供服務。 但是,Speedcore eFPGA IP的引入提供了傳統(tǒng)FPGA所不具備的,在延遲、安全性、帶寬和可靠性等方面的優(yōu)勢。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • adas
    +關(guān)注

    關(guān)注

    310

    文章

    2240

    瀏覽量

    209893
  • Achronix
    +關(guān)注

    關(guān)注

    1

    文章

    76

    瀏覽量

    22716
  • efpga
    +關(guān)注

    關(guān)注

    1

    文章

    33

    瀏覽量

    15821
收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    ?Achronix定制單元塊大幅提升Speedcore eFPGA性能

    【導讀】為了滿足人工智能、機器學習、無人駕駛、ADAS等應用提出的越來越高的特殊計算需求,Achronix宣布為其eFPGA IP解決方案推出Speedcore定制單元塊,這是一種可以將功耗和面積降至最低、同時將數(shù)據(jù)流通量最大化
    發(fā)表于 10-19 11:28 ?1184次閱讀

    盤點10項汽車智能化技術(shù)

    汽車智能化是一個籠統(tǒng)的概念,而將其按功能性細化后,汽車智能化技術(shù)能為司機帶來多方面的收益。例如,增加駕車安全性、節(jié)省旅途時間并提升汽車燃效、
    發(fā)表于 07-03 06:08

    智能化汽車的極致在哪里

    推動智能化發(fā)展的因素智能化汽車,做到什么程度才是過分?這個話題可以跟我們購買商品時的決策過程聯(lián)系起來。消費時,我們要考慮買什么樣的
    發(fā)表于 07-18 06:09

    Speedcore eFPGA汽車智能化中有哪些應用?

    無論一輛汽車它是21世紀20年代初的輔助駕駛汽車,即帶有用于信息娛樂系統(tǒng)、傳動系統(tǒng)和自主駕駛員輔助系統(tǒng)(ADAS)的智能子網(wǎng)的汽車,還是未來3級 (Level 3)及以上的自動駕駛
    發(fā)表于 10-09 07:48

    下一代汽車專用集成電路(ASIC)的嵌入式現(xiàn)場可編程邏輯門陣列(eFPGA

    免ASIC重新設計和推遲生產(chǎn),這會不會是一個更好的方案?快進入到2020年的時候,我們看到汽車ASIC制造商通過開發(fā)包括嵌入式FPGAeFPGA)半導體知識產(chǎn)權(quán)(IP)在內(nèi)的新型A
    發(fā)表于 09-10 11:02

    Achronix宣布用于SoC加速的Speedcore嵌入式FPGA IP產(chǎn)品開始供貨

    Achronix Semiconductor公司今日宣布:推出可集成至客戶系統(tǒng)級芯片(SoC)Speedcore? 嵌入式FPGA(embedded FPGA
    發(fā)表于 10-11 18:12 ?1286次閱讀

    全新Speedcore標準比FPGA更高效,大幅縮減芯片面積及功耗

    Speedcore嵌入式FPGAeFPGA)IP產(chǎn)品可以被嵌入到一款ASIC或者SoC之中,客戶通過細化其所需的邏輯功能、RAM存儲器和DSP資源,然后Achronix將配置Speedcor
    發(fā)表于 10-18 15:26 ?1865次閱讀
    全新<b class='flag-5'>Speedcore</b>標準比<b class='flag-5'>FPGA</b>更高效,大幅縮減芯片面積及功耗

    Achronix宣布為其eFPGA IP解決方案推出定制單元塊

    Achronix 今日宣布為其eFPGA IP解決方案推出Speedcore custom blocks定制單元塊。Achronix Speedcore eFGPA嵌入式FPGA可加速
    發(fā)表于 01-22 16:42 ?1016次閱讀

    解密:Achronix 7nm eFPGA的設計方法

    Achronix在他們最新推出的第四代eFPGA產(chǎn)品Speedcore Gen4 eFPGA IP時,除了TSMC 7nm工藝所產(chǎn)生的對標聯(lián)想外,其設計方法上也走了更多。
    發(fā)表于 11-30 14:37 ?3151次閱讀

    Achronix半導體全面對接Speedcore eFPGA技術(shù)

    該組項目將使研究機構(gòu)和公司能夠使用Achronix高性能Speedcore eFPGA技術(shù)快速構(gòu)建低成本測試芯片
    的頭像 發(fā)表于 12-01 08:25 ?3347次閱讀

    Achronix宣布其Speedcore eFPGA IP核出貨量超千萬個

     Achronix Speedcore eFPGA IP使客戶公司能夠?qū)?b class='flag-5'>FPGA功能集成到其ASIC或SoC器件Speedcore
    發(fā)表于 03-26 10:18 ?2165次閱讀

    SoC添加eFPGA可實現(xiàn)更靈活的設計

      通過放棄獨立的 FPGA 并將可編程邏輯功能嵌入作為查找表、存儲器和 DSP 塊的個性組合,eFPGA 信號延遲、帶寬、延遲、功率和成本方面提供了根本性的改進。
    的頭像 發(fā)表于 06-10 07:52 ?1255次閱讀

    Achronix Speedcore eFPGA IP性能介紹

    相對于FPGA+SoC的方案,集成了eFPGA的SoC或者ASIC將在功耗、單位成本、延遲和連接帶寬方面獲得巨大收益,其價值已經(jīng)得到全球數(shù)十家頂級創(chuàng)新公司驗證。
    發(fā)表于 12-23 10:21 ?589次閱讀
    Achronix <b class='flag-5'>Speedcore</b> <b class='flag-5'>eFPGA</b> IP性能介紹

    基于Speedcore eFPGA IP構(gòu)建Chiplet

    尋求最高集成度的設計人員可以選擇去開發(fā)一款包含Speedcore eFPGA IP的單芯片ASIC。然而,某些應用,單芯片集成無法實現(xiàn)某些產(chǎn)品靈活性,而這在使用基于chiplet的
    發(fā)表于 09-06 15:12 ?639次閱讀

    Achronix Speedcore eFPGA的特性和功能

    Speedcore嵌入式FPGA(embedded FPGAeFPGA)知識產(chǎn)權(quán)(IP)產(chǎn)品是Achronix公司于2016年推出的顛覆性技術(shù),并于當年開始向最終客戶交付,目前出貨量
    的頭像 發(fā)表于 11-15 14:28 ?906次閱讀
    Achronix <b class='flag-5'>Speedcore</b> <b class='flag-5'>eFPGA</b>的特性和功能