女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

將單片機(jī)和FPGA組合實(shí)現(xiàn)高精度信號(hào)源的設(shè)計(jì)

電子設(shè)計(jì) ? 來(lái)源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-01-16 07:51 ? 次閱讀

1 引言

信號(hào)源作為一種電子測(cè)量和計(jì)量設(shè)備,通常可產(chǎn)生大量的標(biāo)準(zhǔn)信號(hào)和用戶定義信號(hào)。由于它具有高精度、高穩(wěn)定性、可重復(fù)性和易操作性等特點(diǎn),而被廣泛用于自動(dòng)控制系統(tǒng)、震動(dòng)激勵(lì)、通訊和儀器儀表領(lǐng)域。它不僅可以模擬各種復(fù)雜信號(hào),還可對(duì)頻率、幅值、相移、波形進(jìn)行動(dòng)態(tài)、及時(shí)的控制,并能與其它儀器進(jìn)行通訊,組成自動(dòng)測(cè)試系統(tǒng)。在各種實(shí)驗(yàn)應(yīng)用和實(shí)驗(yàn)測(cè)試處理中,既可根據(jù)使用者的要求,作為激勵(lì)源來(lái)仿真各種測(cè)試信號(hào),并提供給被測(cè)電路,以滿足測(cè)量或各種實(shí)際需要,也可作為一種測(cè)量?jī)x器來(lái)完成一定的測(cè)試功能。然而,由于應(yīng)用背景的不同和對(duì)測(cè)試、測(cè)量技術(shù)要求的提高,對(duì)信號(hào)源的頻率精度、幅值精度、信號(hào)形式等要求也越來(lái)越高,因此開發(fā)高精度信號(hào)源具有重大的意義。

所設(shè)計(jì)的高精度信號(hào)源可對(duì)存儲(chǔ)測(cè)試系統(tǒng)、數(shù)據(jù)采集系統(tǒng)及導(dǎo)彈匹配裝置進(jìn)行測(cè)試,并可檢測(cè)目標(biāo)設(shè)備的工作狀態(tài)和各項(xiàng)性能指標(biāo),為及時(shí)查找被測(cè)物體在運(yùn)作中可能發(fā)生故障的原因,提供有效的測(cè)試手段,為產(chǎn)品設(shè)計(jì)與問(wèn)題故障分析提供依據(jù)。

2 系統(tǒng)總體方案設(shè)計(jì)

測(cè)試系統(tǒng)通過(guò)USB 接口與計(jì)算機(jī)相連,由計(jì)算機(jī)軟件生成數(shù)據(jù)并完成下載,實(shí)現(xiàn)波形實(shí)時(shí)可控輸出。系統(tǒng)原理框圖如圖1 所示。

將單片機(jī)和FPGA組合實(shí)現(xiàn)高精度信號(hào)源的設(shè)計(jì)

信號(hào)源的工作過(guò)程如下:計(jì)算機(jī)發(fā)出命令和波形數(shù)據(jù),通過(guò)USB 總線傳送給USB 接口芯片,經(jīng)高速串行總線下傳到單片機(jī)C8051F060,單片機(jī)對(duì)其接收到的指令和波形數(shù)據(jù)詮釋后下傳給FPGA,由FPGA 完成數(shù)據(jù)存儲(chǔ)、D/A 轉(zhuǎn)換、功能指示及其他邏輯控制。D/A 轉(zhuǎn)換后的模擬信號(hào)經(jīng)調(diào)理電路后輸入到32 選1 開關(guān)電路進(jìn)行選通,再經(jīng)運(yùn)放跟隨和自激振蕩消除電路處理后即可輸出。信號(hào)輸出的同時(shí)再輸入到反饋信號(hào)選擇電路,由C8051F060 自帶的16 位AD 采集反饋信號(hào),與理論值進(jìn)行比較并動(dòng)態(tài)調(diào)整,組成閉環(huán)控制系統(tǒng),以提高輸出信號(hào)的精度。

3 系統(tǒng)實(shí)現(xiàn)

硬件實(shí)現(xiàn)主要包括元器件的選擇、波形重構(gòu)電路設(shè)計(jì)、信號(hào)調(diào)理技術(shù)、降噪技術(shù)等多種硬件處理技術(shù)。根據(jù)上述方案,主控制芯片選用全集成混合信號(hào)在片系統(tǒng)單片機(jī)C8051F060,FLASH 存儲(chǔ)器還具有重新編程能力,可在線調(diào)試。C8051F060 自帶16 位ADC,可采集反饋信號(hào),符合信號(hào)源的需要,組成閉環(huán)控制系統(tǒng),大大提高了系統(tǒng)的精度。設(shè)計(jì)中選用AD768 型D/A 轉(zhuǎn)換器,它具有16 位的分辨率,理論精度為1/216=0.002%,滿足該信號(hào)源0.01%的精度要求。該器件具有良好的直流和交流特性,最大數(shù)據(jù)更新速率為30MSPS,片上集成2.5 V 帶隙參考電壓,可保證輸出電壓的精度和穩(wěn)定性。AD768 特殊的內(nèi)部結(jié)構(gòu)使其具有優(yōu)越的動(dòng)態(tài)精確度,并且單線控制,操作方便。

軟件設(shè)計(jì)主要是指計(jì)算機(jī)產(chǎn)生各種控制命令和波形數(shù)據(jù),制定相關(guān)通信協(xié)議,按照既定協(xié)議把命令和數(shù)據(jù)實(shí)時(shí)下傳給單片機(jī),保證計(jì)算機(jī)與單片機(jī)之間的正確通信。USB 串行總線每次下傳8 位數(shù)據(jù),但要求信號(hào)源精度為0.01%,用8 位數(shù)據(jù)不能達(dá)到要求,故選用了AD768.首先由計(jì)算機(jī)產(chǎn)生16 位的波形數(shù)據(jù),并把每個(gè)16 位數(shù)據(jù)分離成3 個(gè)8 位數(shù)據(jù),其他空余位用來(lái)標(biāo)識(shí)高低位。在D/A 轉(zhuǎn)換前,控制模塊單片機(jī)C8051F060 和FPGA 的工作之一就是要把它們還原成原來(lái)的16 位數(shù)據(jù),也就是數(shù)據(jù)的二次編碼,這樣AD768 收到的就是二次編碼后完整的16 位數(shù)據(jù)。

4 閉環(huán)控制系統(tǒng)的實(shí)現(xiàn)

閉環(huán)控制系統(tǒng)是指從輸出端到輸入端帶有反饋通道的控制系統(tǒng),亦稱為反饋控制系統(tǒng),如圖2 所示。該系統(tǒng)能對(duì)輸出量與參考輸入量進(jìn)行比較,并將它們的偏差作為控制手段,以保持兩者之間的預(yù)定關(guān)系。在該系統(tǒng)中,控制單元與受控對(duì)象之間不僅有順向作用,而且還有逆向聯(lián)系。作為輸入信號(hào)與反饋信號(hào)之差的誤差信號(hào)被傳送到控制單元,以便減小誤差,并使系統(tǒng)的輸出達(dá)到期望值。

將單片機(jī)和FPGA組合實(shí)現(xiàn)高精度信號(hào)源的設(shè)計(jì)

采用反饋可使系統(tǒng)的響應(yīng)對(duì)外部干擾和系統(tǒng)內(nèi)部的參數(shù)變化不敏感,系統(tǒng)可達(dá)到較高的控制精度和較強(qiáng)的抗干擾能力。對(duì)于給定的被控對(duì)象,就有可能采用不太精密且成本較低的元件來(lái)構(gòu)成比較精確的控制系統(tǒng),這在開環(huán)情況下,是不可能做到的。閉環(huán)控制主要通過(guò)對(duì)反饋信號(hào)進(jìn)行回采校正實(shí)現(xiàn)。在模擬信號(hào)的輸出端增設(shè)反饋、校正模塊,可任意選擇某一路信號(hào)進(jìn)行反饋,由C8051F060 集成ADC 采集。反饋采集命令和反饋通道都是由計(jì)算機(jī)發(fā)出。在此使用SAR ADC0,其初始化和采集流程圖見圖3。

將單片機(jī)和FPGA組合實(shí)現(xiàn)高精度信號(hào)源的設(shè)計(jì)

將反饋電壓采集回來(lái)的電壓通過(guò)單片機(jī)的串口上傳到計(jì)算機(jī),與給定值比較,進(jìn)行輸入校正,直至其輸出精度達(dá)到0.01%.反饋閉環(huán)控制使該信號(hào)源的響應(yīng)對(duì)外部干擾和系統(tǒng)內(nèi)部的參數(shù)變化不敏感,達(dá)到了較高的控制精度和較強(qiáng)的抗干擾能力。

5 測(cè)試結(jié)果及分析

對(duì)信號(hào)源的輸出測(cè)量主要包括幅值精度測(cè)量和通道干擾測(cè)量。前者主要測(cè)量信號(hào)輸出的線性度及硬件輸出的重復(fù)性,即利用單片機(jī)生成波形數(shù)據(jù),在FPGA 控制下,啟動(dòng)D/A 轉(zhuǎn)換并穩(wěn)定后保持10 s,利用高精度萬(wàn)用表對(duì)信號(hào)輸出的幅值進(jìn)行測(cè)量。

5.1 線性度測(cè)量

當(dāng)為波形重構(gòu)電路提供的波形數(shù)據(jù)按線性規(guī)律變化時(shí),在理論上波形輸出應(yīng)為一條直線。在波形重構(gòu)電路中,采用的AD768 理論步長(zhǎng)為65 536.當(dāng)波形數(shù)據(jù)在從0~65 535 變化時(shí),最終的信號(hào)幅值將在- 12.5~+12.5 V 之間變化。對(duì)波形數(shù)據(jù)從0 開始以6 為公差進(jìn)行自加,其中的一次典型測(cè)量所獲得的數(shù)據(jù)擬合后見圖4.經(jīng)計(jì)算,當(dāng)以6 個(gè)理論步長(zhǎng)自加時(shí),信號(hào)輸出幅值的平均變化為2.28 mV,則輸出精度為2.58mV/25 V≈0.009 12%.對(duì)應(yīng)于圖4 可算得信號(hào)輸出幅值的平均變化為2.32 mV,則輸出精度為2.32mV/25 V≈0.009 28%,實(shí)際精度接近理論精度,滿足了設(shè)計(jì)要求。

將單片機(jī)和FPGA組合實(shí)現(xiàn)高精度信號(hào)源的設(shè)計(jì)

5.2 重復(fù)性測(cè)量

重復(fù)性測(cè)量旨在測(cè)試信號(hào)源輸出的重復(fù)性,通過(guò)為波形重構(gòu)電路提供循環(huán)的波形數(shù)據(jù)來(lái)考察信號(hào)源的輸出能力。其典型數(shù)據(jù)擬合波形見圖5.由該圖可見,該信號(hào)源有較好的一致性輸出能力。

將單片機(jī)和FPGA組合實(shí)現(xiàn)高精度信號(hào)源的設(shè)計(jì)

6 結(jié)束語(yǔ)

所設(shè)計(jì)的高精度信號(hào)源將單片機(jī)、FPGA、信號(hào)調(diào)理等技術(shù)進(jìn)行了有機(jī)的結(jié)合,構(gòu)建了一個(gè)閉環(huán)控制自檢系統(tǒng),能提供正弦、方波、三角、鋸齒及不規(guī)則信號(hào)。利用USB 總線技術(shù),可實(shí)現(xiàn)計(jì)算機(jī)數(shù)據(jù)和命令的實(shí)時(shí)下載,信號(hào)源功能均通過(guò)計(jì)算機(jī)發(fā)出命令下傳給硬件實(shí)現(xiàn),具有實(shí)時(shí)可編程的優(yōu)點(diǎn)。經(jīng)實(shí)驗(yàn)測(cè)量,信號(hào)源輸出信號(hào)精度可達(dá)0.01%,且信號(hào)線形度和輸出重復(fù)性較好,滿足設(shè)計(jì)要求,運(yùn)行良好,性能穩(wěn)定。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1643

    文章

    21959

    瀏覽量

    614058
  • 單片機(jī)
    +關(guān)注

    關(guān)注

    6063

    文章

    44916

    瀏覽量

    646913
  • 信號(hào)源
    +關(guān)注

    關(guān)注

    5

    文章

    493

    瀏覽量

    45473
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    單片機(jī)簡(jiǎn)易信號(hào)源

    使用單片機(jī)和DAC 芯片,采用多周期綜合技術(shù),可以組成電路十分簡(jiǎn)單,但頻率、幅度和波形都具有較高精度信號(hào)源,輸出波形參數(shù)可以在編程時(shí)設(shè)定,能滿足一些特定場(chǎng)合的需要
    發(fā)表于 06-12 13:58 ?52次下載

    高精度智能信號(hào)源設(shè)計(jì)

    針對(duì)戰(zhàn)略導(dǎo)彈部隊(duì)機(jī)動(dòng)作戰(zhàn)的需要和測(cè)試儀器發(fā)展的特點(diǎn),利用虛擬儀器技術(shù)開發(fā)環(huán)境LabVEIW語(yǔ)言和PC/1O4總線技術(shù),設(shè)計(jì)了小型化、便攜式、智能化的高精度信號(hào)源;系統(tǒng)軟、硬件設(shè)計(jì)
    發(fā)表于 07-16 11:05 ?31次下載

    基于FPGA的DDS信號(hào)源設(shè)計(jì)與實(shí)現(xiàn)

    基于FPGA的DDS信號(hào)源設(shè)計(jì)與實(shí)現(xiàn) 利用DDS和 FPGA 技術(shù)設(shè)計(jì)一種信號(hào)發(fā)生器.介紹了該信號(hào)
    發(fā)表于 02-11 08:48 ?228次下載

    智能多路信號(hào)源的設(shè)計(jì)與實(shí)現(xiàn)

    針對(duì)某測(cè)試設(shè)備維護(hù)、性能測(cè)試中無(wú)專用信號(hào)源的情況,設(shè)計(jì)了基于單片機(jī)的多路測(cè)試信號(hào)源。詳細(xì)論述了系統(tǒng)的構(gòu)成與工作原理,并重點(diǎn)說(shuō)明了系統(tǒng)中程控信號(hào)產(chǎn)生部分的硬件電
    發(fā)表于 12-08 17:01 ?8次下載

    高精度DDFS信號(hào)源FPGA實(shí)現(xiàn)

    為進(jìn)行高精度信號(hào)源的設(shè)計(jì),同時(shí)降低設(shè)計(jì)成本,以Cyclone II系列低端FPGA為核心,利用直接頻率合成技術(shù),對(duì)正弦信號(hào)等數(shù)據(jù)進(jìn)行1/4周期壓縮存儲(chǔ)到ROM中,在外部時(shí)鐘頻率為50
    發(fā)表于 12-11 15:31 ?33次下載

    基于8051F單片機(jī)的數(shù)字音頻信號(hào)源的幅度控制

    介紹一種基于8051F單片機(jī)的數(shù)字音頻信號(hào)源,利用單片機(jī)用DDS算法產(chǎn)生音頻信號(hào),通過(guò)數(shù)字電阻衰減器控制音頻信號(hào)幅度,在0~100 dB的幅
    發(fā)表于 12-20 09:57 ?40次下載

    單片機(jī)脈沖信號(hào)源的CPLD實(shí)現(xiàn)方案

        單片機(jī)產(chǎn)生的脈沖信號(hào)源由于是靠軟件實(shí)現(xiàn)的,所以輸出頻率及步進(jìn)受單片機(jī)時(shí)鐘頻率、指令數(shù)和指令執(zhí)行周期的限制。文中介紹了一種以CPLD為核心的脈沖
    發(fā)表于 04-01 13:42 ?1747次閱讀
    <b class='flag-5'>單片機(jī)</b>脈沖<b class='flag-5'>信號(hào)源</b>的CPLD<b class='flag-5'>實(shí)現(xiàn)</b>方案

    基于CycloneII系列FPGA的DDFS信號(hào)源實(shí)現(xiàn)

    基于CycloneII系列FPGA的DDFS信號(hào)源實(shí)現(xiàn) 0 引言   在電子信息領(lǐng)域,函數(shù)發(fā)生器(信號(hào)源)是通用的設(shè)備。近年來(lái)電子信息技術(shù)的飛速發(fā)展,使得各領(lǐng)域?qū)?/div>
    發(fā)表于 12-14 11:16 ?1412次閱讀
    基于CycloneII系列<b class='flag-5'>FPGA</b>的DDFS<b class='flag-5'>信號(hào)源</b><b class='flag-5'>實(shí)現(xiàn)</b>

    基于FPGA高精度信號(hào)源的設(shè)計(jì)

    近年來(lái)電子信息技術(shù)飛速發(fā)展,使得各領(lǐng)域?qū)?b class='flag-5'>信號(hào)源的要求不斷提高,不但要求其頻率穩(wěn)定度和準(zhǔn)確度高,頻率改變方便,而且還要求可以產(chǎn)生任意波形,輸出不同幅度的信號(hào)等。
    發(fā)表于 05-28 13:45 ?2075次閱讀

    FPGA+DDS實(shí)現(xiàn)數(shù)控信號(hào)源的設(shè)計(jì)

    信號(hào)源可輸出正弦波、方波和三角波,輸出信號(hào)的頻率以數(shù)控方式調(diào)節(jié),幅度連續(xù)可調(diào)。與傳統(tǒng)信號(hào)源相比,該信號(hào)源具有波形質(zhì)量好、精度高、設(shè)計(jì)方案簡(jiǎn)
    發(fā)表于 03-23 11:05 ?197次下載
    <b class='flag-5'>FPGA</b>+DDS<b class='flag-5'>實(shí)現(xiàn)</b>數(shù)控<b class='flag-5'>信號(hào)源</b>的設(shè)計(jì)

    基于FPGA的實(shí)時(shí)可編程高精度信號(hào)源設(shè)計(jì)

      以16 位高精度D/A轉(zhuǎn)換器為核心構(gòu)建波形重構(gòu)電路,單片機(jī)FPGA 組合實(shí)現(xiàn)總體控制,完
    發(fā)表于 05-28 10:06 ?1225次閱讀
    基于<b class='flag-5'>FPGA</b>的實(shí)時(shí)可編程<b class='flag-5'>高精度</b><b class='flag-5'>信號(hào)源</b>設(shè)計(jì)

    基于AD9959的高精度多通道雷達(dá)信號(hào)源設(shè)計(jì)

    現(xiàn)代相控陣?yán)走_(dá)為了保證空間功率合成精度需要高精度的雷達(dá)信號(hào),設(shè)計(jì)實(shí)現(xiàn)了一種以AD9959為核心的高精度多通道雷達(dá)
    發(fā)表于 09-24 10:44 ?117次下載
    基于AD9959的<b class='flag-5'>高精度</b>多通道雷達(dá)<b class='flag-5'>信號(hào)源</b>設(shè)計(jì)

    基于DDS技術(shù)的多路同步信號(hào)源的設(shè)計(jì)

      多路同步數(shù)字調(diào)相信號(hào)源一般采用單片機(jī)和多片專用DDS芯片配合實(shí)現(xiàn)。該技術(shù)同步實(shí)現(xiàn)復(fù)雜,成本高。給出了一種基于FPGA的多路同步
    發(fā)表于 05-27 13:47 ?8793次閱讀
    基于DDS技術(shù)的多路同步<b class='flag-5'>信號(hào)源</b>的設(shè)計(jì)

    基于PIC單片機(jī)的測(cè)井系統(tǒng)激勵(lì)信號(hào)源研制

    電子發(fā)燒友網(wǎng)站提供《基于PIC單片機(jī)的測(cè)井系統(tǒng)激勵(lì)信號(hào)源研制.pdf》資料免費(fèi)下載
    發(fā)表于 10-30 09:58 ?0次下載
    基于PIC<b class='flag-5'>單片機(jī)</b>的測(cè)井系統(tǒng)激勵(lì)<b class='flag-5'>信號(hào)源</b>研制

    如何使用功率信號(hào)源保證高精度測(cè)量

    使用功率信號(hào)源實(shí)現(xiàn)高精度測(cè)量的關(guān)鍵因素之一。在許多應(yīng)用中,精確的功率信號(hào)源可以提供穩(wěn)定、可靠的信號(hào),幫助
    的頭像 發(fā)表于 11-16 16:25 ?750次閱讀
    如何使用功率<b class='flag-5'>信號(hào)源</b>保證<b class='flag-5'>高精度</b>測(cè)量