女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

簡談 IIC總線

FPGA學習交流 ? 2018-08-17 09:52 ? 次閱讀

大家好,又到了每日學習的時間了,今天咱們來聊一聊 IIC 總線設計。



一、概述:
IIC 是Inter-Integrated Circuit的縮寫,發音為"eye-squared cee" or "eye-two-cee" , 它是一種兩線接口。
IIC 只是用兩條雙向的線,一條 Serial Data Line (SDA) ,另一條Serial Clock (SCL)。
SCL:上升沿將數據輸入到每個EEPROM器件中;下降沿驅動EEPROM器件輸出數據。(邊沿觸發)
SDA:雙向數據線,為OD門,與其它任意數量的OD與OC門成"線與"關系。

二、輸出級

112519piicokk1x5k2kcxs.png


每一個I2C總線器件內部的SDA、SCL引腳電路結構都是一樣的,引腳的輸出驅動與輸入緩沖連在一起。其中輸出為漏極開路的場效應管,輸入緩沖為一只高輸入阻抗的同相器,這種電路具有兩個特點:
1)由于SDA、SCL為漏極開路結構(OD),因此它們必須接有上拉電阻,阻值的大小常為 1k8, 4k7 and 10k ,但1k8 時性能最好;當總線空閑時,兩根線均為高電平。連到總線上的任一器件輸出的低電平,都將使總線的信號變低,即各器件的SDA及SCL都是線"與"關系。
2)引腳在輸出信號的同時還將引腳上的電平進行檢測,檢測是否與剛才輸出一致,為"時鐘同步"和"總線仲裁"提供了硬件基礎。

三、主設備與從設備

系統中的所有外圍器件都具有一個7位的"從器件專用地址碼",其中高4位為器件類型,由生產廠家制定,低3位為器件引腳定義地址,由使用者定義。主控器件通過地址碼建立多機通信的機制,因此I2C總線省去了外圍器件的片選線,這樣無論總線上掛接多少個器件,其系統仍然為簡約的二線結構。終端掛載在總線上,有主端和從端之分,主端必須是帶有CPU的邏輯模塊,在同一總線上同一時刻使能有一個主端,可以有多個從端,從端的數量受地址空間和總線的最大電容 400pF的限制。

* 主端主要用來驅動SCL line;
* 從設備對主設備產生響應;

二者都可以傳輸數據,但是從設備不能發起傳輸,且傳輸是受到主設備控制的。
112520lr2xkjcx2o6s92la.png



四、速率:

普通模式:100kHz;
快速模式:400kHz;
高速模式:3.4MHz;
沒有任何必要使用高速SCL,將SCL保持在100k或以下,然后忘了它吧。



時序部分:

1.空閑狀態

I2C總線總線的SDA和SCL兩條信號線同時處于高電平時,規定為總線的空閑狀態。此時各個器件的輸出級場效應管均處在截止狀態,即釋放總線,由兩條信號線各自的上拉電阻把電平拉高。

2.起始位與停止位的定義:

* 起始信號:當SCL為高期間,SDA由高到低的跳變;啟動信號是一種電平跳變時序信號,而不是一個電平信號。
* 停止信號:當SCL為高期間,SDA由低到高的跳變;停止信號也是一種電平跳變時序信號,而不是一個電平信號。

113412kv2dc8e9ee85pgp0.png




3.ACK
發送器每發送一個字節,就在時鐘脈沖9期間釋放數據線,由接收器反饋一個應答信號。 應答信號為低電平時,規定為有效應答位(ACK簡稱應答位),表示接收器已經成功地接收了該字節;應答信號為高電平時,規定為非應答位(NACK),一般表示接收器接收該字節沒有成功。 對于反饋有效應答位ACK的要求是,接收器在第9個時鐘脈沖之前的低電平期間將SDA線拉低,并且確保在該時鐘的高電平期間為穩定的低電平。 如果接收器是主控器,則在它收到最后一個字節后,發送一個NACK信號,以通知被控發送器結束數據發送,并釋放SDA線,以便主控接收器發送一個停止信號P。
113412jugvzny1gsvsgeui.png


如下圖邏輯分析儀的采樣結果:釋放總線后,如果沒有應答信號,sda應該一直持續為高電平,但是如圖中藍色虛線部分所示,它被拉低為低電平,證明收到了應答信號。

這里面給我們的兩個信息是:
1)接收器在SCL的上升沿到來之前的低電平期間拉低SDA;
2)應答信號一直保持到SCL的下降沿結束;正如前文紅色標識所指出的那樣。
113412g4q241qaatmohxd1.png


4.數據的有效性:
IIC總線進行數據傳送時,時鐘信號為高電平期間,數據線上的數據必須保持穩定,只有在時鐘線上的信號為低電平期間,數據線上的高電平或低電平狀態才允許變化。

我的理解:雖然只要求在高電平期間保持穩定,但是要有一個提前量,也就是數據在SCL的上升沿到來之前就需準備好,因為在前面I2C總線之(一)---概述一文中已經指出,數據是在SCL的上升沿打入到器件(EEPROM)中的。
113413ud9fl666z1gl19l9.png


5.數據的傳送:
在I2C總線上傳送的每一位數據都有一個時鐘脈沖相對應(或同步控制),即在SCL串行時鐘的配合下,在SDA上逐位地串行傳送每一位數據。數據位的傳輸是邊沿觸發。



工作過程

總線上的所有通信都是由主控器引發的。在一次通信中,主控器與被控器總是在扮演著兩種不同的角色。

1.主設備向從設備發送數據

主設備發送起始位,這會通知總線上的所有設備傳輸開始了,接下來主機發送設備地址,與這一地址匹配的slave將繼續這一傳輸過程,而其它slave將會忽略接下來的傳輸并等待下一次傳輸的開始。主設備尋址到從設備后,發送它所要讀取或寫入的從設備的內部寄存器地址; 之后,發送數據。數據發送完畢后,發送停止位:

寫入過程如下:

發送起始位
* 發送從設備的地址和讀/寫選擇位;釋放總線,等到EEPROM拉低總線進行應答;如果EEPROM接收成功,則進行應答;若沒有握手成功或者發送的數據錯誤時EEPROM不產生應答,此時要求重發或者終止。
* 發送想要寫入的內部寄存器地址;EEPROM對其發出應答;
* 發送數據
* 發送停止位.
* EEPROM收到停止信號后,進入到一個內部的寫入周期,大概需要10ms,此間任何操作都不會被EEPROM響應;(因此以這種方式的兩次寫入之間要插入一個延時,否則會導致失敗)
113413fw4338hlcao874hd.png


詳細:
113413n9q4f3qfwgz2d5qd.png




需要說明的是:①主控器通過發送地址碼與對應的被控器建立了通信關系,而掛接在總線上的其它被控器雖然同時也收到了地址碼,但因為與其自身的地址不相符合,因此提前退出與主控器的通信;

2.主控器讀取數據的過程:
讀的過程比較復雜,在從slave讀出數據前,你必須先要告訴它哪個內部寄存器是你想要讀取的,因此必須先對其進行寫入(dummy write):

發送起始位;
* 發送slave地址+write bit set;
* 發送內部寄存器地址;
* 重新發送起始位,即restart;
* 重新發送slave地址+read bit set;
* 讀取數據
* 主機接收器在接收到最后一個字節后,也不會發出ACK信號。于是,從機發送器釋放SDA線,以允許主機發出P信號結束傳輸。
* 發送停止位
113414vha4orleob3i4art.png




詳細:



今天就聊到這里,各位,加油。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21967

    瀏覽量

    614263
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    IIC接口的IIC_SCL和IIC_SDA引腳做普通GPIO,程序啟動不起來怎么解決?

    想用IIC接口的IIC_SCL和IIC_SDA引腳做普通GPIO,兩個引腳對應的是GPIO58和GPIO59,更改代碼將設置為普通GPIO引腳模式后,程序啟動不起來。問:這種情況如何解決,官方支持這種應用嗎?
    發表于 05-06 08:59

    ZYNQ FPGA的PS端IIC設備接口使用

    zynq系列中的FPGA,都會自帶兩個iic設備,我們直接調用其接口函數即可運用。使用xilinx官方提供的庫函數,開發起來方便快捷。
    的頭像 發表于 04-17 11:26 ?894次閱讀
    ZYNQ FPGA的PS端<b class='flag-5'>IIC</b>設備接口使用

    巨霖科技IIC Shanghai 2025精彩回顧

    近日,全球半導體行業矚目的國際集成電路展覽會暨研討會(IIC Shanghai 2025)在上海金茂君悅大酒店盛大開幕。
    的頭像 發表于 03-28 11:27 ?435次閱讀

    為什么IIC總線會難住這么多人?

    為什么 IIC 總線讓很多人頭疼?其實可以把它想象成一場復雜的 "設備對話游戲",新手容易在這些地方栽跟頭:
    的頭像 發表于 03-12 10:14 ?430次閱讀
    為什么<b class='flag-5'>IIC</b><b class='flag-5'>總線</b>會難住這么多人?

    DLPC3435 IIC通信時候會干擾到DLPC3435正常工作,導致顯示花屏或者畫面不動怎么解決?

    0x43,畫面即可恢復正常。 原因排查: 目前產品IIC總線上掛了一個Gsensor和DLPC3435,Gsensor采用輪詢方式每30ms會讀一次數據。 實驗一:將IIC總線上掛
    發表于 02-21 09:53

    iic協議與其他總線協議比較

    在現代電子系統中,總線協議扮演著至關重要的角色,它們允許不同的電子組件之間進行通信和數據交換。I2C協議是其中一種流行的總線協議,以其簡單性和高效性而聞名。 1. I2C協議概述 I2C協議是一種
    的頭像 發表于 02-05 13:36 ?685次閱讀

    EE-116:SHARC詞DMA

    電子發燒友網站提供《EE-116:SHARC詞DMA.pdf》資料免費下載
    發表于 01-05 09:56 ?0次下載
    EE-116:SHARC<b class='flag-5'>簡</b>詞DMA

    愛芯元智亮相IIC Shenzhen 2024

    近日,國際集成電路展覽會暨研討會(IIC Shenzhen 2024)在深圳福田會展中心拉開帷幕。作為業界最具影響力的系統設計盛會之一,IIC匯聚了國內外電子產業領袖、管理人員、設計精英及決策者。在
    的頭像 發表于 11-07 15:41 ?690次閱讀

    愛芯元智邀您相約IIC Shenzhen 2024峰會

    11月5日-6日,國際集成電路展覽會暨研討會(IIC Shenzhen 2024)將于深圳福田會展中心7號館舉行。作為集成電路產業洞見趨勢的風向標,IIC集行業交流、渠道聯動、資源聚合為一體,為半導體產業搭建專業交流平臺,助推產業創新發展。
    的頭像 發表于 10-31 11:53 ?543次閱讀

    MCU通過IIC口控制TLV320AIC3204,請問MCU的IIC接口和TLV320AIC3204的IIC接口對接時需要電平轉換嗎?

    MCU通過IIC口控制TLV320AIC3204,該芯片的IOVDD接1.8V,MCU的IIC上拉電平是3.3V,請問MCU的IIC接口和TLV320AIC3204的IIC接口對接時
    發表于 10-30 06:02

    前端總線是屬于什么總線

    前端總線(Front-Side Bus,簡稱FSB)在計算機體系結構中扮演著至關重要的角色,它屬于系統總線的一種,是連接CPU與主板北橋芯片(或稱為內存控制器集線器)之間的高速數據通道。以下是對前端
    的頭像 發表于 10-10 17:11 ?1227次閱讀

    IIC信號線需要增加上拉電阻,是因為IIC的IO是什么

    IIC(Inter-Integrated Circuit,即集成電路總線)信號線需要增加上拉電阻,這主要是因為IIC的IO(輸入輸出)設計采用了開漏(Open-Drain)輸出方式。開漏輸出方式在
    的頭像 發表于 10-06 15:50 ?1921次閱讀

    IIC通訊協議解析

    概述 IIC(Inter-Integrated Circuit)其實是IICBus簡稱,所以中文應該叫集成電路總線,它是一種串行通信總線,使用多主從架構,由飛利浦公司在1980年代為了讓主板、嵌入式
    發表于 09-12 16:09

    【龍芯2K0300蜂鳥板試用】+IIC設備讀取陀螺儀數據

    總線在數據傳輸的時候要保證在 SCL 高電平期間,SDA 上的數據穩定,因此 SDA 上 的數據變化只能在 SCL 低電平期間發生。 IIC寫時序:首先是給一個起始信號,發送IIC設備地址,讀寫位,從
    發表于 08-17 21:02

    iic通訊的ardunio的文件下載

    里面很多iic通訊的ardunio的文件
    發表于 07-05 10:55 ?4次下載