女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AMD Versal自適應SoC上的級聯模式示例

XILINX開發者社區 ? 來源:XILINX開發者社區 ? 2025-07-22 17:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文作者:AMD 工程師 Abhinay Sudha

本篇博文主要講解在 PL 中如何使用 AXI Interrupt Controller (INTC) 的級聯模式,將 IP 核超過 32 個的中斷連接到 PS 上。

在 AMD Vivado Design Suite 設計中使用了 AMD AXI GPIO 中斷。

設計示例是以 VCK190 評估板為目標創建,使用的是 Vivado 2020.2 版本。中斷功能在 PetaLinux 2020.2 上經過了測試。

AXI GPIO:

General Purpose Input/Output (GPIO) 核提供輸入輸出訪問的接口,用于對接器件的交互。該核還可用于控制外部器件的行為。

中斷:

在 AXI GPIO 中必須先為對應的 GPIO 通道啟用中斷,這樣即可從該通道讀取中斷狀態。使用 AXI GPIO 自定義中的“Enable Interrupt”選項來啟用中斷。

547a12bc-62fe-11f0-a6aa-92fbcf53809c.png

對于輸入模式,gpio_input 管腳連接到 VCK190 的如下按鈕 (PUSH BUTTON):

gpio_input(0) = GPIO_SW15

gpio_input(1) = GPIO_SW16

548ac0ee-62fe-11f0-a6aa-92fbcf53809c.png

AXI INTC:

AXI Interrupt Controller (INTC) 核可將來自外設器件的多個中斷輸入集中到系統處理器的單一中斷輸入上。寄存器用于檢查、啟用和確認中斷。

549a4f3c-62fe-11f0-a6aa-92fbcf53809c.png

此示例的主要目的是將超過 16 個中斷連接到 PS。AXI INTC 核可滿足此需求。使用單一 AXI INTC 塊的情況下最多可連接 32 個中斷,并且還可使用級聯。

在級聯模式下,有不少于兩個 AXI INTC 實例連接到同一個處理器。參數 C_EN_CASCADE_MODE 表示的“Enable Cascade Interrupt Mode”和參數 C_CASCADE_MASTER 表示的“Cascade Mode Master”都需要在此模式下配置。

注釋:必須使用主 AXI INTC 實例的 irq_in 端口或第 31 個中斷位,來實現從次級 AXI INTC 實例的級聯。

在下文描述 Concat IP 的多個圖例中,可以看到中斷的連接方式。

塊設計:

下文解釋了設計中使用的 IP 及其連接。

Concat IP:

Concat IP 核可提供相應機制來將不同寬度的總線信號組合到單一總線內。

54abacf0-62fe-11f0-a6aa-92fbcf53809c.png

從 IP catalog 添加 Concat 塊,然后雙擊 IP(如下所示)以打開“Re-customize IP” 對話框。

54bde122-62fe-11f0-a6aa-92fbcf53809c.png

在上圖中,將“Number of Ports”參數設置為期望的輸入端口數。在此示例中,所選端口數量為 32。

完成 IP 自定義后的結果如下:

54dddbd0-62fe-11f0-a6aa-92fbcf53809c.png

如前所述,輸出端口 AXI_INTC_0 連接到下一個 AXI_INTC_1 的 irq_in 中斷輸入端口。

54fb56f6-62fe-11f0-a6aa-92fbcf53809c.png

AXI_INTC_1 的輸出連接到 AMD Versal 自適應 SoC CIPS 塊的 pl_ps_irq0 端口:

5509b890-62fe-11f0-a6aa-92fbcf53809c.png

請驗證設計并遵循其余步驟進行操作以生成比特流。

導出硬件,用于構建 PetaLinux 鏡像。

PetaLinux:

內核配置:

在 Menuconfig 中啟用以下選項。默認情況下,這些選項均已啟用,但您應核實其狀態,以防萬一。

5519b6dc-62fe-11f0-a6aa-92fbcf53809c.png

向設備樹添加按鈕:

按鈕僅可用于 Input GPIO 應用程序。

創建的每個子節點均可控制 GPIO 中對應的單個位。在 dts 文件中的“gpio-keys”鍵節點下,根據設計,為按鈕 (Push Buttons) 創建含如下名稱的子節點:

55271a66-62fe-11f0-a6aa-92fbcf53809c.png

完成此操作后,請啟動 Linux

您可在 cat /proc/interrupts 中看到按鈕 SW15 和 SW16 的標簽。

553a8c72-62fe-11f0-a6aa-92fbcf53809c.png

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • amd
    amd
    +關注

    關注

    25

    文章

    5590

    瀏覽量

    136424
  • soc
    soc
    +關注

    關注

    38

    文章

    4396

    瀏覽量

    222902
  • 中斷
    +關注

    關注

    5

    文章

    906

    瀏覽量

    42838
  • 評估板
    +關注

    關注

    1

    文章

    760

    瀏覽量

    30208
  • Versal
    +關注

    關注

    1

    文章

    170

    瀏覽量

    8115

原文標題:開發者分享|AMD Versal? 自適應 SoC 上的級聯模式示例

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發者社區】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺之 Versal 介紹(2)

    【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺之 Versal 介紹,以及Versal 芯片開發流程的簡介
    的頭像 發表于 03-07 16:03 ?1784次閱讀
    【ALINX 技術分享】<b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b> AI Edge <b class='flag-5'>自適應</b>計算加速平臺之 <b class='flag-5'>Versal</b> 介紹(2)

    Versal? 自適應 SoC 助力 8K 處理 – 為 8K 做好準備(3)

    前代產品的帶寬,從而使接口具備更多數據通道、更高速率,或二者兼備。 AMD Versal 自適應 SoC(片系統)非常適合此類接口(線速
    的頭像 發表于 08-16 08:10 ?883次閱讀

    Versal 自適應SoC設計指南

    電子發燒友網站提供《Versal 自適應SoC設計指南.pdf》資料免費下載
    發表于 12-14 16:22 ?1次下載
    <b class='flag-5'>Versal</b> <b class='flag-5'>自適應</b><b class='flag-5'>SoC</b>設計指南

    Versal自適應SoC硬件、IP和平臺開發方法指南

    電子發燒友網站提供《Versal自適應SoC硬件、IP和平臺開發方法指南.pdf》資料免費下載
    發表于 01-03 10:49 ?0次下載
    <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b><b class='flag-5'>SoC</b>硬件、IP和平臺開發方法指南

    Versal自適應SoC系統集成和 確認方法指南

    電子發燒友網站提供《Versal自適應SoC系統集成和 確認方法指南.pdf》資料免費下載
    發表于 01-03 10:48 ?0次下載
    <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b><b class='flag-5'>SoC</b>系統集成和 確認方法指南

    AMD率先推出符合DisplayPort? 2.1 8K視頻標準的FPGA和自適應SoC

    AMD UltraScale+ FPGA 和 AMD Versal 自適應 SoC 產品系列已率先成為業界符合 VESA DisplayPo
    的頭像 發表于 01-24 09:18 ?805次閱讀

    AMD發布第二代Versal自適應SoC,AI嵌入式領域再提速

    AMD表示,第二代Versal系列自適應SoC搭載全新的AI引擎,相較上一代Versal AI Edge系列,每瓦TOPS功率可實現最多3倍
    的頭像 發表于 04-11 16:07 ?1239次閱讀

    AMD Versal? Adaptive SoC CPM PCIE PIO EP設計CED示例

    本文可讓開發者們看懂 AMD Vivado Design Tool 2023.2 中的“AMD Versal Adaptive SoC CPM PCIE PIO EP 設計”CED
    的頭像 發表于 05-10 09:39 ?1043次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b>? Adaptive <b class='flag-5'>SoC</b> CPM PCIE PIO EP設計CED<b class='flag-5'>示例</b>

    第二代AMD Versal Prime系列自適應SoC的亮點

    第二代 Versal Prime 系列自適應 SoC 是備受期待的 Zynq UltraScale+ MPSoC 產品線的繼任產品,該產品線已廣泛應用于廣播與專業音視頻行業的設備中。第二代
    的頭像 發表于 09-14 15:32 ?982次閱讀
    第二代<b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b> Prime系列<b class='flag-5'>自適應</b><b class='flag-5'>SoC</b>的亮點

    AMD Versal自適應SoC CPM5 QDMA的Tandem PCIe啟動流程介紹

    本文將從硬件設計和驅動使用兩個方面介紹基于 CPM5 QDMA 的 AMD Versal 自適應 SoC 的 Tandem 設計和啟動流程。
    的頭像 發表于 09-18 10:07 ?1625次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b><b class='flag-5'>SoC</b> CPM5 QDMA的Tandem PCIe啟動流程介紹

    AMD Versal自適應SoC DDRMC如何使用Micron仿真模型進行仿真

    AMD Versal 自適應 SoC 器件 DDR4 硬核控制器 DDRMC 跑仿真時,按照 IP 的默認設置,在 IP wizard 中
    的頭像 發表于 01-10 13:33 ?982次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b><b class='flag-5'>SoC</b> DDRMC如何使用Micron仿真模型進行仿真

    AMD Versal自適應SoC器件Advanced Flow概覽(

    在最新發布的 AMD Vivado Design Suite 2024.2 中,引入的新特性之一是啟用了僅適用于 AMD Versal 自適應 So
    的頭像 發表于 01-17 10:09 ?692次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b><b class='flag-5'>SoC</b>器件Advanced Flow概覽(<b class='flag-5'>上</b>)

    AMD Versal自適應SoC器件Advanced Flow概覽(下)

    AMD Vivado Design Suite 2024.2 版本中,Advanced Flow 自動為所有 AMD Versal 自適應 So
    的頭像 發表于 01-23 09:33 ?743次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b><b class='flag-5'>自適應</b><b class='flag-5'>SoC</b>器件Advanced Flow概覽(下)

    第二代AMD Versal Premium系列SoC滿足各種CXL應用需求

    第二代 AMD Versal Premium 系列自適應 SoC 是一款多功能且可配置的平臺,提供全面的 CXL 3.1 子系統。該系列自適應
    的頭像 發表于 04-24 14:52 ?526次閱讀
    第二代<b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b> Premium系列<b class='flag-5'>SoC</b>滿足各種CXL應用需求

    利用AMD VERSAL自適應SoC的設計基線策略

    您是否準備將設計遷移到 AMD Versal 自適應 SoC?設計基線是一種行之有效的時序收斂方法,可在深入研究復雜的布局布線策略之前,幫您的 RTL 設計奠定堅實的基礎。跳過這些步驟
    的頭像 發表于 06-04 11:40 ?277次閱讀