概述
ADF4155結合外部環路濾波器、外部壓控振蕩器(VCO)和外部基準頻率使用時,可實現小數N分頻或整數N分頻鎖相環(PLL)頻率合成器。
ADF4155能夠與外部VCO器件配合使用,工作頻率高達8 GHz。 高分辨率可編程模塊允許精確頻率合成,誤差為0 Hz。
VCO頻率可進行1、2、4、8、16、32或64分頻,因此用戶可以產生低至7.8125 MHz的RF輸出頻率。
所有片內寄存器均通過簡單的三線式接口進行控制。 該器件采用3.3 V ± 5%標稱電源供電,不用時支持關斷功能。
ADF4155采用24引腳4 mm x 4 mm LFCSP封裝。
數據表:*附件:ADF4155整數N 小數N分頻PLL頻率合成器技術手冊.pdf
應用
特性
- 輸入頻率范圍: 500 MHz至8,000 MHz
- 小數N分頻頻率合成器和整數N分頻頻率合成器
- 高達125 MHz的鑒頻鑒相器(PFD)
- 高分辨率38位模塊
- 獨立的電荷泵電源(VP)可在5 V系統中提供擴展的調諧電壓
- 可編程1/2/4/8/16/32/64分頻輸出
- 差分和單端基準輸入
- 電源: 3.3 V ± 5%
- 邏輯兼容性: 1.8 V
- 可編程雙模預分頻器(P):4/5或8/9
- 可編程的輸出功率
- 三線式串行接口
- 模擬和數字鎖定檢測
框圖
時序圖
引腳配置描述
典型性能特征
電路描述
參考輸入部分
參考輸入級如圖17所示。參考輸入可接收單端和差分信號,其選擇由參考輸入模式位(寄存器6中的DB30位)控制。若要使用差分信號作為參考輸入,該位必須編程為高電平。此時,SW1和SW2斷開,SW3和SW4閉合,驅動差分對晶體管的電流源開啟。差分信號經緩沖后,在提供給CMOS轉換器之前先轉換為發射極耦合邏輯(ECL)信號。當使用單端信號作為參考信號時,寄存器6中的DB30位必須編程為0。此時,SW1和SW2閉合,SW3和SW4斷開,驅動差分對晶體管的電流源關閉。
射頻N計數器
射頻N計數器可在鎖相環(PLL)反饋路徑中實現分頻比。該分頻比由INT、FRAC1、MOD1、FRAC2和MOD2這些值決定,如圖18所示。請注意,MOD1是一個固定的不可編程值,等于$2^{24}$。
INT、FRAC、MOD和R計數器關系
INT、FRAC1、FRAC2、MOD1和MOD2這些值與R計數器配合,能夠生成間隔為鑒頻鑒相器(PFD)頻率分數倍的輸出頻率。更多信息請參見“射頻合成器——實例”部分。
使用以下公式計算射頻壓控振蕩器(VCO)頻率(RF_{OUT}):
其中:
- **RF_{OUT}**是外部VCO壓控振蕩器的輸出頻率(不使用輸出分頻器 )。
- **f_{PFD}**是鑒頻鑒相器頻率。
- N是反饋計數器N的目標值。
使用以下公式計算f_{PFD}:
其中:
- **REF_{IN}**是參考輸入頻率。
- D是**REF_{IN}**倍頻位。
- R是10位二進制可編程參考計數器的預設分頻比(1至1023 )。
- T是**REF_{IN}**二分頻位(0或1 )。
N由以下公式計算:
其中:
- INT是16位整數值(對于4/5預分頻器,為23至32,767;對于8/9預分頻器,為75至65,535 )。
- FRAC1是主模數(1至16,777,215 )的分子。
- FRAC2是14位輔助模數(1至16,383 )的分子。
- MOD2是可編程的14位輔助分數模數(2至16,383 )。
- MOD1是固定值為$2^{24}$ = 16,777,216的24位主模數。
此計算可實現非常精細的頻率分辨率,且無殘留頻率誤差。要應用此公式,請按以下步驟操作:
- 用RF_{OUT}除以f_{PFD}計算N。
- 取該數值的整數部分作為INT。
- 從完整的N值中減去INT。
- 將余數乘以$2^{24}$ 。
- 取該數值的整數部分作為FRAC1。
- 根據信道間隔(f_{CHSP}),使用以下公式計算MOD2:
其中:
- **GCD(f_{PFD}, f_{CHSP})**是PFD頻率和信道間隔頻率的最大公約數。
- **f_{CHSP}**是所需的信道間隔頻率。
- 使用以下公式計算FRAC2:
-
頻率合成器
+關注
關注
5文章
293瀏覽量
32701 -
pll
+關注
關注
6文章
880瀏覽量
136028 -
VCO
+關注
關注
13文章
311瀏覽量
69968
發布評論請先 登錄
ADF4155 整數N/小數N分頻PLL頻率合成器

評論