概述
AD9517-0^1^提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成PLL和VCO。片內(nèi)VCO的調(diào)諧頻率范圍為2.55 GHz至2.95 GHz。也可以使用最高2.4 GHz的外部VCO/VCXO。
數(shù)據(jù)表:*附件:AD9517-0 12路輸出時(shí)鐘發(fā)生器,集成2.8GHz VCO技術(shù)手冊(cè).pdf
AD9517-0具有出色的低抖動(dòng)和相位噪聲特性,可極大地提升數(shù)據(jù)轉(zhuǎn)換器的性能,并且也有利于其他相位噪聲和抖動(dòng)要求嚴(yán)苛的應(yīng)用。
AD9517-0具有四路LVPECL輸出(分為兩對(duì))和四路LVDS輸出(分為兩對(duì))。可以將每路LVDS輸出重新配置為兩路CMOS輸出。LVPECL輸出的工作頻率達(dá)1.6 GHz,LVDS輸出的工作頻率達(dá)800 MHz,CMOS輸出的工作頻率達(dá)250 MHz。
對(duì)于需要額外輸出的應(yīng)用,可使用AD9520和AD9522,二者具有晶振基準(zhǔn)電壓輸入、零延遲或用于啟動(dòng)時(shí)自動(dòng)配置的EEPROM。此外,AD9516和AD9518特性與AD9517相似,但輸出組合不同。
每對(duì)輸出均有分頻器,其分頻比和粗調(diào)延遲(或相位)均可以設(shè)置。LVPECL輸出的分頻范圍為1至32。LVDS/CMOS輸出的分頻范圍最高可達(dá)1024。
AD9517-0提供48引腳LFCSP封裝,可以采用3.3 V單電源供電。將電荷泵電源(VCP)與5V電壓相連時(shí),可以使用外部VCO,它需要更寬的電壓范圍。獨(dú)立的LVPECL電源可以為2.5 V至3.3 V(標(biāo)稱(chēng)值)。
AD9517-0的額定工作溫度范圍為–40°C至+85°C工業(yè)溫度范圍。
應(yīng)用
- 低抖動(dòng)、低相位噪聲時(shí)鐘分配
- 10/40/100 Gb/s網(wǎng)絡(luò)線(xiàn)路卡,包括SONET、同步以太網(wǎng)、OTU2/3/4
- 前向糾錯(cuò)(G.710)
- 為高速ADC、DAC、DDS、DDC、DUC、MxFE提供時(shí)鐘
- 高性能無(wú)線(xiàn)收發(fā)器
- 自動(dòng)測(cè)試設(shè)備(ATE)和高性能儀器儀表
特性
- 低相位噪聲鎖相環(huán)(PLL)
片內(nèi)VCO的調(diào)諧頻率范圍為2.55 GHz至2.95 GHz - 可選外部VCO/VCXO,最高達(dá)2.4 GHz
- 1路差分或2路單端參考輸入
- 參考監(jiān)控功能
- 自動(dòng)恢復(fù)和手動(dòng)參考
切換/保持模式 - 2對(duì)1.6 GHz LVPECL輸出
每對(duì)輸出共用1至32分頻器和粗調(diào)相位延遲
加性輸出抖動(dòng):225 fs均方根值
通道間偏斜成對(duì)輸出小于10 ps - 支持最高250 MHz的LVPECL、LVDS或CMOS基準(zhǔn)
- 可編程PFD路徑延遲
- 可選數(shù)字或模擬鎖定檢測(cè)
- 2對(duì)800 MHz LVDS時(shí)鐘輸出
每對(duì)輸出共用兩個(gè)1至32級(jí)聯(lián)分頻器和粗調(diào)相位延遲
加性輸出抖動(dòng):275 fs均方根值
可以精調(diào)每路LVDS輸出的延遲(Δt) - 可以將每路LVDS輸出重新配置為兩路250MHz CMOS輸出
- 上電時(shí)所有輸出自動(dòng)同步
- 提供手動(dòng)輸出同步
- 欲了解更多特性,請(qǐng)參考數(shù)據(jù)手冊(cè)
框圖
時(shí)序圖
引腳配置描述
典型性能特征
數(shù)字鎖檢測(cè)(DLD)
通過(guò)DLD功能選擇合適的輸出引腳,可使能DLD功能。DLD功能可通過(guò)LD、STATUS和REMON引腳使用。DLD電路在PLL鎖定時(shí),監(jiān)測(cè)每個(gè)引腳上的電壓上升沿時(shí)間差。當(dāng)輸入頻率低于指定值(鎖定閾值)時(shí),會(huì)指示鎖定狀態(tài)。鎖定狀態(tài)的超出通過(guò)超出指定值(解鎖閾值)來(lái)指示。需注意,解鎖閾值比鎖定閾值更寬泛,這允許在不觸發(fā)監(jiān)測(cè)電路的情況下出現(xiàn)相位誤差超出鎖定窗口的情況。
鎖檢測(cè)窗口定時(shí)取決于以下三個(gè)設(shè)置:數(shù)字鎖檢測(cè)窗口(寄存器0x0184)、反沖延遲(通過(guò)設(shè)置位Register0x0170設(shè)置,見(jiàn)表2)和鎖檢測(cè)計(jì)數(shù)器(寄存器0x0185)。檢測(cè)到鎖定時(shí),會(huì)持續(xù)產(chǎn)生一個(gè)與鎖檢測(cè)窗口時(shí)間差成比例的脈沖,直到時(shí)間差大于解鎖閾值。DLD電路持續(xù)指示鎖定狀態(tài),直到時(shí)間差大于解鎖閾值。鎖定前的PFD頻率必須大于解鎖閾值。鎖定所需的連續(xù)PFD周期數(shù)可通過(guò)寄存器0x0185編程設(shè)置。
模擬鎖檢測(cè)(ALD)
AD9517提供一種ALD功能,可選擇用于LD引腳。ALD有以下兩種版本:
- N - 通道開(kāi)漏鎖檢測(cè) :此信號(hào)需要一個(gè)上拉電阻至正電源電壓Vcc。輸出正常為高電平,鎖存在時(shí)輸出低電平,通過(guò)最小占空比周期指示。
- P - 通道開(kāi)漏鎖檢測(cè) :此信號(hào)需要一個(gè)下拉電阻至GND。輸出正常為低電平,鎖存在時(shí)輸出高電平,通過(guò)高電平占空比周期指示。
模擬鎖檢測(cè)功能需要一個(gè)R - C濾波器,以提供指示鎖定/解鎖的邏輯電平。
電流源數(shù)字鎖檢測(cè)(DLD)
在PLL鎖定序列期間,DLD信號(hào)正常會(huì)在最終穩(wěn)定前切換一定次數(shù)。當(dāng)PLL完全鎖定時(shí),在某些應(yīng)用中可能希望禁用DLD功能。可通過(guò)將PLL置于睡眠鎖定狀態(tài)來(lái)實(shí)現(xiàn)此功能,僅使用輸入電流源鎖檢測(cè)功能
此功能在將LD引腳控制寄存器(Register 0x01A5)的輸出設(shè)置為0時(shí)啟用。
電流源鎖檢測(cè)功能在VDD為110 μA時(shí),可防止接地電流檢測(cè)。當(dāng)DLD為低電平時(shí),指示檢測(cè)到接地電流。
如果在LD引腳連接一個(gè)電容器,它會(huì)以確定的速率充電,該速率在DLD為低電平時(shí)被禁用,但在DLD為高電平時(shí)幾乎瞬間放電。
監(jiān)測(cè)電容器的電壓(即LD引腳的電壓),只有在DLD拉高且鎖檢測(cè)未顫動(dòng)時(shí),才有可能獲得邏輯高電平。
通過(guò)選擇合適尺寸的電容器,可以延遲鎖檢測(cè)指示,直到PLL穩(wěn)定鎖定且鎖檢測(cè)不再顫動(dòng)。
電容器上的電壓可通過(guò)連接到LD引腳的外部比較器進(jìn)行檢測(cè)。不過(guò),還有一個(gè)內(nèi)部LD引腳比較器,可通過(guò)REMON引腳控制(寄存器0x0180)或STATUS引腳控制(寄存器0x0172),以實(shí)現(xiàn)高電平信號(hào)。它也可通過(guò)SYNCREF引腳控制(寄存器0x0181)。內(nèi)部LD引腳比較器的觸發(fā)點(diǎn)和滯后情況列于表16中。
外部VCO/時(shí)鐘輸入(CLK/CLK)
CLK是一個(gè)差分時(shí)鐘輸入,可用于驅(qū)動(dòng)AD9517時(shí)鐘分配部分。此輸入可接受高達(dá)2.4 GHz的頻率。引腳內(nèi)部經(jīng)過(guò)直流偏置,輸入信號(hào)應(yīng)通過(guò)交流耦合。
CLK/CLK輸入可用作僅分配功能的VCO(PLL關(guān)閉),或作為外部VCO/時(shí)鐘的反饋輸入,用于將外部VCO與PLL的輸出頻率對(duì)齊。
-
pll
+關(guān)注
關(guān)注
6文章
880瀏覽量
136028 -
時(shí)鐘
+關(guān)注
關(guān)注
11文章
1879瀏覽量
132833 -
VCO
+關(guān)注
關(guān)注
13文章
311瀏覽量
69970 -
ad9517
+關(guān)注
關(guān)注
0文章
4瀏覽量
2000
發(fā)布評(píng)論請(qǐng)先 登錄
AD9517-0 12路輸出時(shí)鐘發(fā)生器,集成2.8 GHz VCO

AD9520-0:12路LVPECL/24路CMOS輸出時(shí)鐘發(fā)生器,集成2.8 GHz VCO

AD9517-2:12輸出時(shí)鐘發(fā)生器,集成2.2 GHz壓控振蕩器數(shù)據(jù)表

AD9517-1:12輸出時(shí)鐘發(fā)生器,集成2.5 GHz壓控振蕩器數(shù)據(jù)表

AD9517-0:12輸出時(shí)鐘發(fā)生器,集成2.8 GHz壓控振蕩器數(shù)據(jù)表

AD9522-0:12集成2.8 GHz壓控振蕩器數(shù)據(jù)表的LVDS/24 CMOS輸出時(shí)鐘發(fā)生器

集成2.2 GHz VCO數(shù)據(jù)表的AD9522-2:12 LVDS/24 CMOS輸出時(shí)鐘發(fā)生器

AD9517-4:12輸出時(shí)鐘發(fā)生器,集成1.6 GHz壓控振蕩器數(shù)據(jù)表

AD9517-0 12輸出時(shí)鐘發(fā)生器,集成2.8 GHz壓控振蕩器數(shù)據(jù)表

集成2.2 GHz壓控振蕩器數(shù)據(jù)表的AD9517-2 12輸出時(shí)鐘發(fā)生器

集成2.5 GHz壓控振蕩器數(shù)據(jù)表的AD9517-1 12輸出時(shí)鐘發(fā)生器

AD9517-1 12路輸出時(shí)鐘發(fā)生器,集成2.5GHz VCO技術(shù)手冊(cè)

AD9517-3 12路輸出時(shí)鐘發(fā)生器,集成2.0GHz VCO技術(shù)手冊(cè)

AD9517-4 12路輸出時(shí)鐘發(fā)生器,集成1.6GHz VCO技術(shù)手冊(cè)

AD9518-0 6路輸出時(shí)鐘發(fā)生器,集成2.8GHz VCO技術(shù)手冊(cè)

評(píng)論