耦合與退耦
耦合
定義:信號從第一級向第二級傳遞的過程
特點:通常指交流耦合
核心參數:耦合常數=耦合電容值×第二級輸入阻抗
退耦
三大作用:
濾除電源高頻紋波
切斷多級放大器高頻串擾
抑制大信號引起的電源波動
特殊功能:為有源器件提供局部直流電源,引導高頻噪聲入地
干擾耦合方式
類型 | 特征 | 解決方案 |
---|---|---|
直接耦合 | 導線直接傳導干擾 | 濾波去耦 |
公共阻抗耦合 | 共享通路導致干擾 | 零阻抗設計 |
電容耦合 | 分布電容引發干擾 | 電場屏蔽 |
電磁耦合 | 電磁場感應干擾 | 磁屏蔽 |
輻射耦合 | 電源線傳導輻射干擾 | 屏蔽處理 |
漏電耦合 | 絕緣降低導致干擾 | 提高絕緣等級 |
電容使用全解析
電容分類
介質類型:氣體/液體/無機固體/有機固體/電解
極性:有極/無極
結構:固定/可變/微調
關鍵參數
容量單位:1F=10?μF=10?nF=1012pF
耐壓標識:無極電容(63V-1000V)/電解電容(4V-400V)
誤差代碼:F(±1%)、G(±2%)、J(±5%)、K(±10%)等
使用技巧
極性判斷:
外觀標識:色帶/引腳長短
萬用表檢測:漏電阻大時黑表筆接正極
焊接要點:
烙鐵距離塑料殼>5mm
焊接時間<10秒
溫度<260℃
四大認知誤區
容量越大越好
→ 過大容量導致諧振頻率降低,高頻補償能力下降
并聯越多小電容越好
→ 需考慮焊點阻抗和電路振蕩風險
ESR越低越好
→ 超低ESR可能引發開關電路振蕩
高價=高品質
→ 電路設計水平>電容本身價值
上拉/下拉電阻設計指南
上拉電阻應用場景
TTL驅動CMOS電平轉換
OC門電路必需配置
增強總線抗干擾能力
抑制長線傳輸反射干擾
阻值選擇原則
平衡點:功耗(大阻值) vs 驅動能力(小阻值)
電平要求:確保輸出滿足高低電平門檻
頻率特性:阻值越大延遲越大
計算實例
當驅動500μA負載,要求輸出低電平<0.8V時:
最小阻值=0.8V/(500μA-200μA)=8.4KΩ
實際工程中常選10KΩ折中方案
硬件設計核心要訣
電容選擇:容量適中看場景,ESR匹配是關鍵
電阻配置:驅動功耗求平衡,電平門檻保穩定
整體設計:參數計算需精準,避免經驗主義陷阱
優質電路=科學計算+實踐驗證+系統思維
審核編輯 黃宇
-
pcb
+關注
關注
4352文章
23417瀏覽量
406752 -
電容電阻
+關注
關注
0文章
17瀏覽量
6811
發布評論請先 登錄
Altium Designer PCB設計高級進階
開關電源的輸入電容的PCB設計技巧
硬件基礎篇 - 電阻電容電感選型
電腦主板中電容電阻的作用及品牌推薦
運放反相放大電路與積分電路中反饋電阻和電容的作用

是德示波器對電阻、電容信號的測量

DIY 鋰電池組裝指南:從新手到行家

PCB線路板的厚度對性能的影響
電容器的絕緣電阻是如何定義的
貼片電阻、電容、電感封裝的選擇
嵌入式入門心得:從新手到老鳥的蛻變

評論