EMI(電磁干擾)噪聲源的分析與優化方法是電力電子系統設計中的重要環節。以下是對EMI噪聲源的分析以及優化方法的詳細探討:
一、EMI噪聲源分析
EMI噪聲主要來源于電力電子系統中的半導體器件在開關過程中產生的高dv/dt節點與高di/dt環路。這些快速的電壓和電流變化會激發電磁場,進而產生電磁干擾。EMI噪聲可以分為共模噪聲和差模噪聲兩種類型:
1. 共模噪聲:共模噪聲是待測零部件的LN線和參考地之間的電位差。它通常通過寄生電容和高dV/dt進行傳導,沿著任意信號(正或負)到地(GND)的路徑傳輸。
2. 差模噪聲:差模噪聲是LN線之間的電位差。它通過寄生電感(磁耦合)和高di/dt進行傳導。
在開關電源中,如Buck變換器,其EMI噪聲源主要為開關節點的電壓。該電壓波形可以等效為一個梯形波,其幅值、上升時間、下降時間以及開關頻率等因素都會影響EMI噪聲的頻譜特性。
二、EMI優化方法
針對EMI噪聲源,可以采取以下優化方法:
1. 對開關波形振蕩的優化:
●在實際電路中,芯片、無源元件以及PCB走線都會帶來一些寄生參數,這些寄生參數在開關過程中會造成振蕩。為了減小振蕩,可以從芯片設計、封裝技術以及板級電路設計等方面進行優化。
●從芯片設計上,可以采用更先進的工藝和封裝技術來減小寄生參數。例如,使用倒裝封裝技術可以大幅減小封裝帶來的寄生電感。
●在板級電路設計上,可以通過優化布局、使用緩沖器電路(如RC濾波器)來抑制開關節點的振鈴現象。
2. 抖頻設計:
●抖頻技術通過在一定范圍內調制開關頻率,將峰值噪聲分布到更寬的頻率范圍內,從而降低EMI。這種方法在許多開關穩壓器中都得到了應用。
3. 濾波與屏蔽:
●濾波是提取有用信號、抑制無用噪聲的技術。在電路中加入適當的濾波器可以有效地降低EMI噪聲。
●屏蔽則是用導電或電磁體的封閉面將其內外兩側空間進行電磁性隔離,以抑制過空間的輻射干擾。屏蔽的設計既可以針對干擾源,也可以針對受擾體。
4. 布局優化:
●電源布局與組件選擇同樣重要。布局優化通常是一個迭代過程,經驗豐富的設計人員可以減少迭代次數,從而避免延誤和額外的設計成本。
5. 使用低噪聲組件:
●選擇具有低噪聲特性的組件也是降低EMI的有效方法。例如,使用低噪聲的穩壓器、濾波器等。
6. 減小電流回路面積:
●高di/dt回路(熱回路)中的高di/dt和寄生電感是導致電磁噪聲和開關振鈴的主要原因。為了減小EMI,應盡量減小電流回路的面積。這可以通過優化PCB布局、使用零阻抗的理想電容等方法來實現。
綜上所述,EMI噪聲源的分析與優化方法涉及多個方面,包括開關波形振蕩的優化、抖頻設計、濾波與屏蔽、布局優化以及使用低噪聲組件等。在實際設計中,應根據具體的應用場景和需求選擇合適的優化方法以降低EMI噪聲。
審核編輯 黃宇
-
emi
+關注
關注
53文章
3735瀏覽量
130718 -
噪聲源
+關注
關注
0文章
42瀏覽量
11649
發布評論請先 登錄
評論