女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于65nm工藝的五分頻器設計方案

電子設計 ? 來源:網絡整理 ? 作者:工程師1 ? 2018-04-18 14:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

USB 3. 0 是通用串行總線( Universal Serial Bus)的最新規范, 該規范由英特爾等大公司發起, 其最高傳輸速度可達5 Gb/ s,并且兼容USB 2. 0 及以下接口標準。物理層的并串/ 串并轉換電路是U SB 3. 0 的重要組成部分, 在發送端將經過8 b/ 10 b 編碼的10 位并行數據轉換成串行數據并傳輸到驅動電路, 在接收端將經過CDR( Clock and Data Recovery) 恢復出來的串行數據轉換成10 位并行數據。在并串/ 串并轉換過程中,同時存在著時鐘頻率的轉換, 若串行數據采用時鐘上下沿雙沿輸出,則串行數據傳輸頻率降低一半, 并行傳輸時鐘為串行傳輸時鐘的1/ 5, 即五分頻。

本文設計了基于65 nm 工藝的五分頻器, 產生一個占空比為50%的五分頻信號。對該電路的設計不以追求高速度為惟一目標,而是在滿足U SB 3. 0 協議所要求的頻率范圍基礎上, 盡可能的降低功耗。

1 電路原理與結構

采用基于D 觸發器結構的五分頻器邏輯框圖如圖1所示。圖1 由3 個D 觸發器和少量邏輯門構成, 采用了同步工作模式, 其原理是由吞脈沖計數原理產生2 個占空比不同的五分頻信號A 和B, 然后對時鐘信號CLK, A 和B 進行邏輯運算得到占空比為50% 的五分頻信號CLK/ 5, 其計數過程如表1 所示, 從表1 的計數過程可知, 分頻后的時鐘CLK/ 5 的周期是輸入時鐘CLK 的5 倍, 由此實現了五分頻并且其占空比為50% 。

圖1 5 分頻電路邏輯結構

表1 5 分頻器計數過程

2 分頻器基本電路的設計

觸發器是整個分頻器中最基本的結構, 只有設計好一個快速的觸發器, 才能實現一個高頻率的分頻器,目前用于分頻電路的觸發器電路主要有3 種。第1 種是CML( Current Mo de lo gic) 電路, 是由ECL( EmitterCo uple Logic) 電路演變來的, 相比傳統的靜態分頻器,由于電路的擺幅較小, 因而電路的工作速度快; 第2 種是TSPC( True Single Phase Clock) 電路, 采用單相時鐘, 大大減少了電路的元件數目, 從而提高電路工作速度, 同時這種電路功耗極低; 第3 種是注鎖式( Injected-Locked) 電路, 由于要使用電感, 因而它的體積過大且工藝難度高, 成本較高, 很少被廣泛采用。本文分別采用CML 電路和TSPC 電路構成分頻電路, 并對兩者的速度和功耗等進行比較。

CML 電路構成的觸發器如圖2 所示, 由圖中可以看出, 該觸發器由2 個CML 結構鎖存器組成, 它們構成主從型結構, 每個鎖存器都要經過2 個階段: 跟蹤階段和保持階段。當主鎖存器跟蹤輸入信號時, 從鎖存器處于鎖存保持階段, 然后交替。其中N13 , N14 為尾電流管, 偏置電壓V_bias 使N13 , N14管工作在飽和狀態, 充當恒流源的作用。dp 和dn 是由輸入信號d 經傳輸門和反相器產生的一對互補差分信號, ck_m 和ck_p 是由輸入時鐘信號clk 經傳輸門和反相器產生的一對互補時鐘差分信號。主鎖存器工作狀態為: 當ck_m 為高電平時, N5 管導通, N6 管關閉, 此時N1 , N2 管工作在差分狀態, 將輸入信號dp, dn 采入。當ck_p 為高電平時,N6 管導通, N5 管關閉, 此時N3 , N4 使電路維持在鎖存狀態, 從鎖存器工作狀態恰好與主鎖存器工作狀態相反。設計中在觸發器輸出端q, qn 之間加了2 個反相器從而在q, qn 之間形成正反饋, 增強了電路的輸出驅動能力。工作時, 電路的尾電流應當足夠大, 有利于提高電路工作頻率和輸出信號的擺幅。

TSPC 電路構成的觸發器如圖3 所示, 由圖中可以看出, 該電路由四級反相器構成, 上升沿觸發, 當CK 為低電平, 輸入反相器在節點X 上采樣反向d 輸入,第2 級反相器處于保持狀態, 節點Y 預充電至V dd,第三級反相器處于保持狀態, 時鐘上升沿來時, 第二級反相器求值, Y 的電平值發生變化, 時鐘ck 為高電平時,節點Y 的值傳送到輸出q, 該觸發器的延時為4 個反相器的傳播延時, 由于電路中元件數目很少, 而且采用動態邏輯, 因此功耗極低。

圖2 CML 鎖存器構成的主從式觸發器電路

圖3 TSPC 電路構成的觸發器

3 仿真結果與分析

采用Cadence 公司的spect re 仿真器對設計的分頻器分別仿真, 仿真電源電壓為1 V, 結果表明: 在典型工藝參數條件下,基于CML 電路結構的五分頻器最大工作頻率是8 GHz, 最小工作頻率是1 kHz, 當工作在8 GHz 時, 功耗為1. 7 mW, 輸出信號占空比為49. 76% ; 基于T SPC 電路結構的五分頻器最大工作頻率是10 GHz, 最小工作頻率是10 MHz, 當工作在10 GH z時, 功耗采用10 ns 內的平均功耗, 功耗為0. 2 mW, 輸出信號占空比為49. 92%.由于是單端輸入輸出, 基于T SPC 電路結構的分頻器抗噪聲能力較弱。最高工作頻率下的仿真結果如圖4, 圖5 所示。

圖4 基于CML 電路結構的五分頻器工作在8 GH z 仿真圖

圖5 基于T SPC 電路結構的五分頻器工作在10 GHz 仿真圖

對于不同頻率的分頻器。通常采用FOM 值來比較其性能, 分頻器的FOM 值定義為:

式中: fmax 是分頻器的最高工作頻率; P 是分頻器在最高工作頻率下的功耗, 表2 為本文設計的分頻器和其他文獻中介紹的分頻器作對比,所有的分頻器均采用CMOS工藝, 對比表明本文設計的5 分頻器性能較優,在65 nm 工藝下具有明顯的功耗低優勢, 尤其是采用TSPC 電路結構的分頻器, 功耗極低。

表2 幾種分頻器性能的總結對比

4 結語

本文基于65 nm 工藝分別采用CML 電路結構和TSPC 電路結構設計了1 個五分頻器, 采用spectre仿真表明, 采用CML 結構的分頻器最高工作頻率8 GHz,功耗1. 7 mW, 輸出信號占空比49. 76% ; 采用T SPC 電路結構分頻器最高工作頻率10 GHz, 功耗為0. 2 mW,輸出信號占空比49. 91%, 由于采用單端輸入輸出, 所以采用T SPC 結構的分頻器抗噪聲能力較弱。輸出信號占空比為50% 是本文一大特點, 2 種結構的分頻器工作頻率完全覆蓋了USB 3. 0 協議所要求的頻率范圍,滿足協議要求。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • USB3.0
    +關注

    關注

    1

    文章

    273

    瀏覽量

    80891
  • 五分頻器
    +關注

    關注

    0

    文章

    2

    瀏覽量

    7892
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    HMC739LP4/739LP4E具有半輸出和16分頻的MMIC VCO,23.8-26.8GHz技術手冊

    HMC739是一款GaAs InGaP異質結雙極性晶體管(HBT) MMIC VCO。 該器件集成諧振、負電阻器件、變容二極管和16分頻分頻器。 由于振蕩采用單芯片結構,因此VC
    的頭像 發表于 04-30 14:10 ?238次閱讀
    HMC739LP4/739LP4E具有半<b class='flag-5'>頻</b>輸出和16<b class='flag-5'>分頻</b>的MMIC VCO,23.8-26.8GHz技術手冊

    HMC738LP4/738LP4E具有半輸出和16分頻的MMIC VCO,20.9-23.9GHz技術手冊

    HMC738是一款GaAs InGaP異質結雙極性晶體管(HBT) MMIC VCO。 該器件集成諧振、負電阻器件、變容二極管和16分頻分頻器。 由于振蕩采用單芯片結構,因此VC
    的頭像 發表于 04-30 13:58 ?273次閱讀
    HMC738LP4/738LP4E具有半<b class='flag-5'>頻</b>輸出和16<b class='flag-5'>分頻</b>的MMIC VCO,20.9-23.9GHz技術手冊

    ADF4007高頻分頻器/PLL頻率合成器技術手冊

    ADF4007是一款高頻分頻器/PLL頻率合成器,可用于各種通信應用。RF端工作頻率可達7.5 GHz,PFD端工作頻率可達120 MHz。它由低噪聲數字鑒頻鑒相(PFD)、精密電荷泵和分頻器
    的頭像 發表于 04-27 15:23 ?277次閱讀
    ADF4007高頻<b class='flag-5'>分頻器</b>/PLL頻率合成器技術手冊

    HMC447LC3使用InGaP HBT技術,4分頻,采用SMT封裝技術手冊

    HMC447LC3是一款低噪聲4分頻再生分頻器,采用InGaP GaAs HBT技術。 這款寬帶分頻器的工作輸入頻率為10到26 GHz,可接受極寬范圍的輸入功率水平。 HMC447LC3具有
    的頭像 發表于 04-18 09:25 ?274次閱讀
    HMC447LC3使用InGaP HBT技術,4<b class='flag-5'>分頻</b>,采用SMT封裝技術手冊

    HMC434使用InGaP HBT技術,8分頻,采用SMT封裝技術手冊

    HMC434是一款低噪聲、靜態、8分頻分頻器單芯片微波集成電路(MMIC),利用磷化銦鎵/砷化鎵(InGaP/GaAs)異質結雙極性晶體管(HBT)技術,采用超小型6引腳SOT-23表貼封裝。
    的頭像 發表于 04-17 14:23 ?373次閱讀
    HMC434使用InGaP HBT技術,8<b class='flag-5'>分頻</b>,采用SMT封裝技術手冊

    HMC365 InGaP HBT 4分頻芯片,DC-13GHz技術手冊

    HMC365是低噪聲的4分頻靜態分頻器,使用InGaP GaAs HBT技術,擁有1.30 x 0.69 mm的小巧尺寸。此器件在DC(使用方波輸入)至13 GHz的輸入頻率下工作,使用+5V DC
    的頭像 發表于 04-17 10:53 ?344次閱讀
    HMC365 InGaP HBT 4<b class='flag-5'>分頻</b>芯片,DC-13GHz技術手冊

    HMC363InGaP HBT 8分頻芯片,DC-12GHz技術手冊

    HMC363是低噪聲的8分頻靜態分頻器,使用InGaP GaAs HBT技術,擁有1.45 x 0.69 mm的小巧尺寸。此器件在DC(使用方波輸入)至12 GHz的輸入頻率下工作,使用+5V DC
    的頭像 發表于 04-17 10:25 ?337次閱讀
    HMC363InGaP HBT 8<b class='flag-5'>分頻</b>芯片,DC-12GHz技術手冊

    ADF5001 4GHz 至18GHz 4分頻分頻器技術手冊

    ADF5001預分頻器是一款低噪聲、低功耗、固定RF分頻器模塊 ,可用來將高達18GHz的頻率分頻至適合輸入到[ADF4156]或 [ADF4106]等PLL IC的較低頻率。ADF5001提供4
    的頭像 發表于 04-16 15:50 ?318次閱讀
    ADF5001 4GHz 至18GHz 4<b class='flag-5'>分頻</b>預<b class='flag-5'>分頻器</b>技術手冊

    ADF5002 4GHz至18GHz 8分頻分頻器技術手冊

    ADF5002預分頻器是一款低噪聲、低功耗、固定RF分頻器模塊,可用來將高達18GHz的頻率分頻至適合輸入到 [ADF4156]或[ADF4106]等PLL IC的較低頻率。ADF5002提供8
    的頭像 發表于 04-16 15:46 ?400次閱讀
    ADF5002 4GHz至18GHz 8<b class='flag-5'>分頻</b>預<b class='flag-5'>分頻器</b>技術手冊

    ADF5000 4GHz 至18GHz 2分頻分頻器技術手冊

    ADF5000預分頻器是一款低噪聲、低功耗、固定RF分頻器模塊,可用來將高達18 GHz的頻率分頻至適合輸入到[ADF4156]等PLL IC的較低頻率。ADF5000提供2分頻功能,
    的頭像 發表于 04-16 15:16 ?343次閱讀
    ADF5000 4GHz 至18GHz 2<b class='flag-5'>分頻</b>預<b class='flag-5'>分頻器</b>技術手冊

    HMC959LC3提供復位功能和可編程輸出電壓的26GHz 4分頻器件,采用SMT封裝技術手冊

    HMC959LC3是一款帶復位功能的4分頻器件,設計支持高達26 GHz的時鐘頻率。 正常工作時,在復位引腳未置位的情況下,輸出在時鐘正沿上從之前的狀態開始切換。 這樣便可實現4分頻時鐘輸入。 置位
    的頭像 發表于 04-16 14:16 ?301次閱讀
    HMC959LC3提供復位功能和可編程輸出電壓的26GHz 4<b class='flag-5'>分頻器</b>件,采用SMT封裝技術手冊

    HMC-C040 InGaP HBT 10分頻模塊技術手冊

    HMC-C040是一款低噪聲10分頻靜態分頻器,使用InGaP GaAs HBT技術,封裝在微型密封模塊中,帶有可更換的SMA連接。 該器件在0.5至17 GHz的輸入頻率范圍內工作,使用單個
    的頭像 發表于 04-03 17:00 ?318次閱讀
    HMC-C040 InGaP HBT 10<b class='flag-5'>分頻</b>模塊技術手冊

    HMC-C006 InGaP HBT 4分頻模塊,0.5-18GHz技術手冊

    HMC-C006是一款低噪聲4分頻靜態分頻器,使用InGaP GaAs HBT技術,封裝在微型密封模塊中,帶有可更換的SMA連接。 該器件在0.5至18 GHz的輸入頻率范圍內工作,使用單個+5V
    的頭像 發表于 04-03 10:03 ?318次閱讀
    HMC-C006 InGaP HBT 4<b class='flag-5'>分頻</b>模塊,0.5-18GHz技術手冊

    分頻器的定義和作用

    分頻器是一種電子電路或裝置,其核心功能是將輸入信號分離成多個具有不同頻率范圍的輸出信號。這些輸出信號的帶寬均小于原始輸入信號的帶寬,使得每個頻段的信號都能針對性地進行處理或應用。分頻器廣泛應用于通信、測量、音頻處理等領域,是電子系統中不可或缺的重要組件。
    的頭像 發表于 10-09 15:12 ?6500次閱讀

    UPB586B分頻器規格書

    電子發燒友網站提供《UPB586B分頻器規格書.pdf》資料免費下載
    發表于 09-30 14:34 ?0次下載