據報道,臺積電于近期發布的北美技術論壇上披露了A16節點的關鍵信息,該節點將搭載更多晶體管,以提升計算效率并降低能耗。
據悉,臺積電A16工藝節點采用了全新Super PowerRail背面供電技術,相較于英特爾的正面供電技術更為復雜,能夠更好地滿足AI芯片及數據中心的發展需求。
隨著晶體管尺寸減小、密度增加以及堆疊層數增多,為晶體管提供電源和傳輸數據信號變得愈發困難,需穿越10至20層堆棧,使得線路設計難度大幅提升。
臺積電通過采用背面供電技術,將供電線路置于晶體管下方,有效解決了IR壓降問題。
IT之家引用臺積電官方新聞稿指出,晶體管主要由源極、汲極、通道和閘極四大組件構成。其中,源極為電流進入晶體管的入口,汲極為出口;通道與柵極則分別負責協調電子運動。
相比之下,臺積電A16節點制程技術中的電力傳輸線直接連通源極與汲極,使其比英特爾的背面供電技術更為復雜。臺積電表示,此舉旨在提升客戶芯片的效能。
臺積電表示,在同等工作電壓(Vdd)下,采用Super PowerRail的A16節點運算速度可比N2P快8~10%;在同樣運算速度下,功耗降低15%~20%,芯片密度提升達1.10倍。
-
臺積電
+關注
關注
44文章
5752瀏覽量
169732 -
晶體管
+關注
關注
77文章
10018瀏覽量
141589 -
傳輸數據
+關注
關注
1文章
127瀏覽量
16336
發布評論請先 登錄
交流充電樁負載能效提升技術
西門子與臺積電合作推動半導體設計與集成創新 包括臺積電N3P N3C A14技術
蘋果M5芯片量產,采用臺積電N3P制程工藝
臺積電亞利桑那州晶圓廠啟動AMD與蘋果芯片生產
臺積電2納米制程技術細節公布:性能功耗雙提升
臺積電2nm制成細節公布:性能提升15%,功耗降低35%
臺積電分享 2nm 工藝深入細節:功耗降低 35% 或性能提升15%!

M31円星科技連續七年獲頒「臺積電OIP硅智財伙伴獎」,並發表ONFI5.1 I/O IP于臺積電5奈米制程成功完成硅驗證

評論