據(jù)悉,臺灣半導(dǎo)體制造公司臺積電近期公布了其正在研發(fā)的新版CoWoS封裝技術(shù),此項技術(shù)將助力All-in-One的系統(tǒng)級封裝(SiP)尺寸擴大至原有的兩倍以上,形成面積達120 x 120 mm的超大型封裝模塊,且功耗可達千瓦級別。
據(jù)臺積電官方介紹,新版CoWoS封裝技術(shù)的硅中介層尺寸約為光掩模(Photomask,又稱Reticle,約858平方毫米)的3.3倍。
該技術(shù)能夠容納邏輯電路、8個HBM3/HBM3E內(nèi)存堆棧、I/O及其他芯粒(Chiplets),最大封裝面積可達2831平方毫米,基板尺寸則為80 x 80 mm。據(jù)了解,AMD的Instinct MI300X以及Nvidia的B200均采用了這一技術(shù)。
臺積電預(yù)計將于2026年推出下一代CoWoS_L,屆時硅中介層尺寸將進一步擴大到光掩模的5.5倍,可容納邏輯電路、12個HBM3/HBM3E內(nèi)存堆棧、I/O及其他芯粒(Chiplets),最大封裝面積可達4719平方毫米。
此外,臺積電還計劃于2027年進一步提升CoWoS封裝技術(shù),使硅中介層尺寸超過光掩模的8倍,提供高達6864平方毫米的封裝空間,以容納4個堆疊式集成系統(tǒng)芯片(SoIC),并搭配12個HBM4內(nèi)存堆棧和額外的I/O芯片。
-
半導(dǎo)體
+關(guān)注
關(guān)注
335文章
28569瀏覽量
232415 -
臺積電
+關(guān)注
關(guān)注
44文章
5738瀏覽量
168921 -
封裝技術(shù)
+關(guān)注
關(guān)注
12文章
573瀏覽量
68433 -
CoWoS
+關(guān)注
關(guān)注
0文章
154瀏覽量
10953
發(fā)布評論請先 登錄
臺積電加大投資布局 2納米制程研發(fā)取得積極進展

全球芯片產(chǎn)業(yè)進入2納米競爭階段:臺積電率先實現(xiàn)量產(chǎn)!

評論