女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

愛普生宣布開發出獨特的寬幅度LVDS輸出

Piezoman壓電俠 ? 2024-03-08 15:02 ? 次閱讀

精工愛普生公司(TSE: 6724,“愛普生”)開發了一種新的晶體振蕩器差分輸出方案。新方案,寬幅低壓差分信號(WA-LVDS),可以靈活選擇最適合LSI所需的幅值水平的輸出。愛普生計劃在2025財年(從2025年4月開始)將WA-LVDS輸出晶體振蕩器商業化。

隨著數字化的進步,數據流量正在迅速增長,第五代移動通信系統(5G)、物聯網(IoT)和下一代通信系統將需要更快的傳輸速度和更高的容量來支持這些流量。在這種系統中,數據傳輸需要LVDS、LV-PECL和HCSL等通用差分輸出。每一種方案都有自己的特點,工程師們會為他們的特定系統選擇最好的方案。然而,近年來,通信設備對性能的要求越來越高,這意味著現在正在設計電路以接收通信設備中使用的lsi的最佳差分輸出。因此,通用差分輸出不能在越來越多的情況下使用。因此,對適合lsi的差分輸出的需求預計將在未來更加強勁。

現有的具有通用差分輸出的LVDS具有比LV-PECL和HCSL更低的電流消耗。然而,另一方面,它也具有較低的幅值,因此抗噪能力較差。為了解決這個問題,愛普生開發了WA-LVDS,這是一種具有可選擇幅度水平的差分輸出,可以靈活使用。WA-LVDS通過使其易于獲得高振幅而增加了抗噪性。它還提供比LV-PECL和HCSL更低的電流消耗。

作為晶體器件的領導者,愛普生將繼續提供滿足各種電子設備和社會基礎設施需求的晶體器件產品。

*:差分輸出是一種信號傳輸方法,其中數據傳輸為極性相反的兩條獨立線路之間的電壓差。差分輸出的優點是數據傳輸頻率高,抗噪能力強。

振幅、輸出電流和相位抖動*差分輸出量如圖1和圖2所示。LVDS、LVPECL和HCSL用紅色表示。WA-LVDS是藍色的。

LVDS的H和L水平對應于振幅的差值定義為0.35 V。雖然輸出電流較小,但振幅較低,導致LVDS的抗噪性低于LV-PECL和HCSL。另一方面,LV-PECL和HCSL的振幅較大,但消耗了大量的電流。WA-LVDS的振幅可以以較小的增量進行選擇,從與LVDS相同的水平到與LV-PECL和HCSL對應的水平。此外,WA-LVDS輸出電流保持在較低水平,導致低電流消耗。

圖2

隨著WA-LVDS振幅的增加,相位抖動減小,導致低噪聲的差分輸出。

wKgaomXquA-AK-pMAAN7SFwFbu4737.png

圖1:振幅vs。差動器的輸出電流圖2:WA-LVDS相位抖動

相位抖動:時鐘周期的波動稱為抖動。相位抖動是對無抖動理想時鐘的邊緣偏差的度量,可以從相位噪聲特性計算出來。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • lvds
    +關注

    關注

    2

    文章

    1110

    瀏覽量

    67052
  • 愛普生
    +關注

    關注

    0

    文章

    460

    瀏覽量

    22574
  • 晶體振蕩器
    +關注

    關注

    9

    文章

    684

    瀏覽量

    29875
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    LVDS輸出差分晶振SG2520VGN,X1G0059010007,愛普生6G測試和測量晶振

    產品簡介LVDS輸出差分晶振SG2520VGN,X1G0059010007,愛普生6G測試和測量晶振,日本進口晶振,EPSON愛普生晶振型號:SG2520VGN,編碼為:X1G0059
    發表于 05-19 14:29 ?0次下載

    ADCLK854 1.8 V、12 LVDS/24 CMOS輸出的低功耗時鐘扇出緩沖器技術手冊

    ADCLK854是一款1.2 GHz/250 MHz LVDS/CMOS扇出緩沖器,針對低抖動、低功耗應用進行了優化。其配置范圍為12 LVDS至24 CMOS輸出,包括LVDS和CM
    的頭像 發表于 04-11 10:48 ?214次閱讀
    ADCLK854 1.8 V、12 <b class='flag-5'>LVDS</b>/24 CMOS<b class='flag-5'>輸出</b>的低功耗時鐘扇出緩沖器技術手冊

    ADCLK846 1.8 V、6 LVDS/12 CMOS輸出低功耗時鐘扇出緩沖器技術手冊

    ADCLK846是一款針對低抖動和低功耗優化的1.2 GHz/250 MHz、LVDS/CMOS、扇出緩沖器。可配置范圍為6 LVDS至12 CMOS輸出,包括LVDS和CMOS
    的頭像 發表于 04-11 10:03 ?269次閱讀
    ADCLK846 1.8 V、6 <b class='flag-5'>LVDS</b>/12 CMOS<b class='flag-5'>輸出</b>低功耗時鐘扇出緩沖器技術手冊

    使用SN75LVDS83A進行ARM開發板上的TTL轉LVDS輸出黑屏無信號是怎么回事?

    使用SN75LVDS83A進行ARM開發板上的TTL轉LVDS輸出黑屏無信號。
    發表于 02-10 07:07

    AFE5803怎樣將LVDS輸出配置成2-lane模式?

    我現在正在開發AFE5803,想問下AFE5803怎樣將LVDS輸出配置成2-lane模式(見附件)。
    發表于 01-14 08:39

    DS90UB948軟件能控制LVDS信號的幅度,為什么軟件調控過后,只有一路的幅度能增大,另外一路沒變化?

    DS90UB948軟件能控制LVDS信號的幅度,但是為什么軟件調控過后,只有一路的幅度能增大,另外一路沒變化,求解釋
    發表于 12-20 06:19

    LMK04821輸出幅度隨頻率改變,頻率越高,輸出幅度越小,是什么原因呢?有什么辦法可以增大時鐘幅度呢?

    你們好,我們使用LMK04821輸出LVPECL20的2GHz的時鐘輸出幅度僅有500mV左右,但是數據手冊上LVPECL20的幅度應該有960mV左右,請問這是什么原因呢。有什么辦
    發表于 11-08 08:07

    LMK時鐘family LVDS輸出交流耦合設計注意事項

    電子發燒友網站提供《LMK時鐘family LVDS輸出交流耦合設計注意事項.pdf》資料免費下載
    發表于 09-27 09:42 ?1次下載
    LMK時鐘family <b class='flag-5'>LVDS</b><b class='flag-5'>輸出</b>交流耦合設計注意事項

    信號發生器輸出端電壓幅度為什么要保持不變?

    信號發生器是測量和分析電子電路的重要工具之一。它能夠產生各種形狀和頻率的電信號,廣泛應用于電子工程、電子實驗和電子維修等領域。在使用信號發生器時,保持輸出端電壓幅度恒定是非常重要的,這主要有以下幾個
    的頭像 發表于 09-03 13:47 ?1528次閱讀
    信號發生器<b class='flag-5'>輸出</b>端電壓<b class='flag-5'>幅度</b>為什么要保持不變?

    愛普生開發用于大壩和河流泄洪閘設備監測的新型3軸振動傳感器M-A342VD10和M-A542VR10

    的RS422接口。這兩種產品均符合ISO 10816和ISO 20816中的電機評估標準。兩者都是具有數字速度和位移輸出的三軸振動傳感器,由于使用愛普生獨特的微細加工技術
    發表于 08-12 13:44 ?0次下載

    愛普生開發用于姿態和振動控制的理想IMU

    -M-G370PDS0改善了短期噪音,擴大了型號陣容,并提供了更廣泛的產品選擇-精工愛普生公司(“愛普生”,TSE:6724)已經開發并正在運送M-G370PDS0的樣品,這是一種配備高性能六軸
    發表于 08-12 11:15 ?0次下載

    關于愛普生半導體

    愛普生的三大核心技術憑借我們的三項核心技術——大幅降低待機電流的低漏電流工藝技術、高效利用電源的系統算法和為低功耗優化設計的模擬IP,愛普生為客戶提供了開發超出其預期的應用程序的解決方案。從您的產品
    的頭像 發表于 07-31 11:15 ?541次閱讀
    關于<b class='flag-5'>愛普生</b>半導體

    愛普生LVDS差分晶振MG7050VAN,X1M0004210003高頻振蕩器6G無線晶振

    愛普生LVDS差分晶振MG7050VAN,X1M0004210003,高頻振蕩器6G無線晶振,日本進口晶振,EPSON愛普生晶振型號:MG7050VAN,編碼為:X1M0004210003,頻率
    發表于 07-04 11:28 ?0次下載

    EPSON(愛普生)獲得高頻輸出的方法(第一部:鎖相環電路)

    EPSON(愛普生)獲得高頻輸出的方法(第一部:鎖相環電路)
    的頭像 發表于 06-20 10:42 ?661次閱讀
    EPSON(<b class='flag-5'>愛普生</b>)獲得高頻<b class='flag-5'>輸出</b>的方法(第一部:鎖相環電路)

    EPSON(愛普生)-抖動與相位噪音

    EPSON(愛普生)-抖動與相位噪音
    的頭像 發表于 06-20 10:07 ?667次閱讀
    EPSON(<b class='flag-5'>愛普生</b>)-抖動與相位噪音