女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AMD Vivado Design Suite 2023.2的優勢

XILINX開發者社區 ? 來源:XILINX開發者社區 ? 2023-11-23 15:09 ? 次閱讀

本文作者 Suhel Dhanani

AMD 自適應 SoC 與 FPGA 事業部軟件市場營銷總監

由于市場環境日益復雜、產品競爭日趨激烈,為了加快推出新型自適應 SoC 和 FPGA 設計,硬件設計人員和系統架構師需要探索更為高效的全新工作方式。AMD Vivado Design Suite可提供易于使用的開發環境和強大的工具,有助于加速大型自適應 SoC 和 FPGA 等系列產品的設計與上市。

現在,我很高興為大家詳細介紹 AMD 最新發布的Vivado Design Suite 2023.2 ,以及它的更多優勢——將幫助設計人員快速實現目標 Fmax,在實現之前精確估算功耗需求,并輕松滿足設計規范。

使用新的布局和布線特性快速實現目標 Fmax

基于Vivado Design Suite 的智能設計運行 (IDR)、報告 QoR 評估 (RQA) 和報告 QoR 建議 (RQS) 等差異化功能,2023.2 版本提供的新特性可幫助設計人員和架構師快速實現 Fmax 目標。

舉例來說,Versal SSIT 器件中的超級邏輯區域 (SLR) 交叉布局和布線目前已通過新算法實現自動化,從而將最大限度地提高性能。我們針對 AMD Versal 設計添加了多線程器件鏡像生成支持,有助于加速比特流生成。

上述改進旨在幫助設計人員快速實現其性能目標。

使用更新的 Power Design Manager 工具改進功耗估算

需要特別指出的是,我們在 2023.2 版本中擴展了 Power Design Manager (PDM) 工具的可用性,從僅支持 Versal 器件擴展到同時支持大多數 UltraScale+ 器件,使設計人員在專注于設計實現方案之前,能夠比以往任何時候都要更輕松地精確估算功耗。

PDM 可提供易于使用的界面和增強的向導,支持針對最新 AMD 自適應 SoC 和 FPGA 中的硬 IP 塊進行功耗估算。它使用最新的特性描述模型確保功耗估算準確性,并幫助平臺為未來的熱能及供電做好準備。

此外,CSV 文件也可導入和導出,而 PDM 數據則能輕松轉換為可讀取的文本報告。

上述變化支持 Xilinx Power Estimator (XPE) 能夠無縫直觀地過渡到 PDM。

使用新增功能輕松創建和調試設計

與此同時,我們還添加了其它特性,使復雜設計的創建、仿真和調試工作變得輕松易行。IP 集成器中面向 Versal 器件的新的地址路徑可視化、增強的 DFX 平面圖可視化,以及在相同設計中新增了對 Tandem 配置和 DFX 的支持,所有這些新特性都將為簡化設計過程提供助力。

其它關鍵更新包括:擴展了對 SystemC 測試臺的 VCD 支持,以協助調試功能;此外還添加了 STAPL 支持,以在編程環境中針對 UltraScale+ 和 Versal 設計驗證 JTAG鏈。利用最新版解決方案,設計人員能夠更輕松地設計 UltraScale+ 和 Versal 器件。

使用 Vivado Design Suite 高效實現自適應 SoC 和 FPGA 設計

我們相信,Vivado Design Suite 2023.2 所包含的更新將幫助硬件設計人員和系統架構師更輕松快速地跟進不斷變化的市場需求,同時還能將高性能與快速產品上市進程兼而得之。作為您的合作伙伴,我們始終致力于不斷改進優化設計工具,幫助您充分發揮 AMD 自適應 SoC 和 FPGA 產品解決方案的強大功能。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21957

    瀏覽量

    614037
  • amd
    amd
    +關注

    關注

    25

    文章

    5562

    瀏覽量

    135868
  • FPGA設計
    +關注

    關注

    9

    文章

    428

    瀏覽量

    27140
  • Vivado
    +關注

    關注

    19

    文章

    828

    瀏覽量

    68214

原文標題:AMD Vivado? Design Suite 2023.2——新版本助力加速自適應 SoC 和 FPGA 產品設計

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發者社區】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    如何使用One Spin檢查AMD Vivado Design Suite Synth的結果

    本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結果(以 Vivado 2024.
    的頭像 發表于 05-19 14:22 ?365次閱讀
    如何使用One Spin檢查<b class='flag-5'>AMD</b> <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> <b class='flag-5'>Suite</b> Synth的結果

    安裝OpenVINO? 2023.2使用pip install openvino-dev命令的開發工具后報錯怎么解決?

    安裝OpenVINO? 2023.2 使用 pip install openvino-dev 命令的開發工具。 遇到錯誤: ModuleNotFoundError: 沒有名為 \'distutils\' 的模塊
    發表于 03-05 08:39

    AMD Vivado Design Suite IDE中的設計分析簡介

    本文檔涵蓋了如何驅動 AMD Vivado Design Suite 來分析和改善您的設計。
    的頭像 發表于 02-19 11:22 ?480次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> <b class='flag-5'>Suite</b> IDE中的設計分析簡介

    AMD Versal自適應SoC器件Advanced Flow概覽(下)

    AMD Vivado Design Suite 2024.2 版本中,Advanced Flow 自動為所有 AMD Versal 自適
    的頭像 發表于 01-23 09:33 ?553次閱讀
    <b class='flag-5'>AMD</b> Versal自適應SoC器件Advanced Flow概覽(下)

    AMD Versal自適應SoC器件Advanced Flow概覽(上)

    在最新發布的 AMD Vivado Design Suite 2024.2 中,引入的新特性之一是啟用了僅適用于 AMD Versal 自適
    的頭像 發表于 01-17 10:09 ?560次閱讀
    <b class='flag-5'>AMD</b> Versal自適應SoC器件Advanced Flow概覽(上)

    Vivado Design Suite用戶指南: 設計分析與收斂技巧

    電子發燒友網站提供《Vivado Design Suite用戶指南: 設計分析與收斂技巧.pdf》資料免費下載
    發表于 01-15 15:28 ?0次下載
    <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> <b class='flag-5'>Suite</b>用戶指南: 設計分析與收斂技巧

    Vivado Design Suite用戶指南:邏輯仿真

    電子發燒友網站提供《Vivado Design Suite用戶指南:邏輯仿真.pdf》資料免費下載
    發表于 01-15 15:25 ?0次下載
    <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> <b class='flag-5'>Suite</b>用戶指南:邏輯仿真

    AMD Vivado Design Suite 2024.2全新推出

    AMD Vivado Design Suite 2024.2 全新推出,使用 AMD Versal Adaptive SoC 進行設計的重大
    的頭像 發表于 11-22 13:54 ?917次閱讀

    U50的AMD Vivado Design Tool flow設置

    AMD Alveo 加速卡使用有兩種流程,AMD Vitis Software Platform flow 和 AMD Vivado Design
    的頭像 發表于 11-13 10:14 ?715次閱讀
    U50的<b class='flag-5'>AMD</b> <b class='flag-5'>Vivado</b> <b class='flag-5'>Design</b> Tool flow設置

    每次Vivado編譯的結果都一樣嗎

    很多FPGA工程師都有這種困惑,Vivado每次編譯的結果都一樣嗎? 在AMD官網上,有這樣一個帖子: Are Vivado results repeatable for identical
    的頭像 發表于 11-11 11:23 ?1071次閱讀
    每次<b class='flag-5'>Vivado</b>編譯的結果都一樣嗎

    使用Vivado通過AXI Quad SPI實現XIP功能

    本博客提供了基于2023.2 Vivado的參考工程,展示如何使用Microblaze 地執行(XIP)程序,并提供一個簡單的bootloader。
    的頭像 發表于 10-29 14:23 ?1318次閱讀
    使用<b class='flag-5'>Vivado</b>通過AXI Quad SPI實現XIP功能

    AMBA AXI4接口協議概述

    AMBA AXI4(高級可擴展接口 4)是 ARM 推出的第四代 AMBA 接口規范。AMD Vivado Design Suite 2014 和 ISE
    的頭像 發表于 10-28 10:46 ?673次閱讀
    AMBA AXI4接口協議概述

    MicroBlaze V軟核處理器的功能特性

    本指南提供了有關 AMD Vivado Design Suite 中包含的 32 位和 64 位 MicroBlaze V 軟核處理器的信息。該文檔旨在用作為處理器硬件架構的指南,隨附
    的頭像 發表于 10-16 09:17 ?952次閱讀
    MicroBlaze V軟核處理器的功能特性

    AMD Vivado Design Suite 2024.1全新推出

    AMD Vivado Design Suite 2024.1 可立即下載。最新版本支持全新 AMD MicroBlaze V 軟核處理器,并
    的頭像 發表于 09-18 09:41 ?818次閱讀

    一個更適合工程師和研究僧的FPGA提升課程

    設計; ● UltraFast 設計方法; ● 使用UltraScale和UltraScale+架構進行設計; ● FPGA 功耗最優化; ● 使用 Vivado Design Suite 4
    發表于 06-05 10:09