女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

CWQ2P690T型現(xiàn)場(chǎng)可編程門陣列電路產(chǎn)品概述

射頻器件國產(chǎn)化圈 ? 來源:射頻器件國產(chǎn)化圈 ? 2023-10-27 12:35 ? 次閱讀

1、產(chǎn)品概述

1.1 產(chǎn)品概述

CWQ2P690T是基于 SRAM 配置的高密度可編程邏輯陣列電路。其中,6輸入查找表數(shù)量433200個(gè),嵌入式存儲(chǔ)器容量為52920Kbit,用戶I/O數(shù)量1000個(gè),內(nèi)置20個(gè)時(shí)鐘管理模塊, 具有3600個(gè)DSP數(shù)字信號(hào)處理模塊,提供80對(duì)高速收發(fā)器以及多種IP資源。

1.2 產(chǎn)品特點(diǎn)

CWQ2P690T主要用于具備高級(jí)串行連接功能的高性能信號(hào)處理應(yīng)用。

CWQ2P690T具有以下特點(diǎn):

基于可配置為分布式存儲(chǔ)器的真實(shí)6輸入查找表(LUT)技術(shù)的高級(jí)高性能FPGA邏輯;強(qiáng)大的時(shí)鐘管理塊(CMT),結(jié)合了鎖相環(huán)(PLL)和混合模式時(shí)鐘管理器(MMCM)模塊,可實(shí)現(xiàn)高精度和低抖動(dòng);

具有內(nèi)置FIFO邏輯的36Kb雙端口Block RAM,用于片上數(shù)據(jù)緩沖;

高性能SelectIO技術(shù),支持高達(dá)1866 Mb / s的DDR3接口

具有25x18乘法器,48位累加器和預(yù)加器的DSP slice,用于高性能濾波,包括優(yōu)化的對(duì)稱系數(shù)濾波;

靈活的配置選項(xiàng),包括:SPI和并行 Flash接口;專用的回讀重配置邏輯,可支持多 比特流;自動(dòng)總線寬度檢測(cè)功能;

對(duì)所有器件都有系統(tǒng)監(jiān)控功能,包括:片上/片外熱特性監(jiān)控;片上/片外電源監(jiān)控

通過 JTAG端口訪問所有監(jiān)控量;用于PCI Express(PCIe)的集成塊,最多可用于x8 Gen3端點(diǎn)和根端口設(shè)計(jì);

通過內(nèi)置的多千兆位收發(fā)器實(shí)現(xiàn)從600Mb / s到最大的高速串行連接。速率高達(dá)6.6Gb / s,最高可達(dá)28.05Gb / s,提供了一種特殊的低功耗模式,針對(duì)芯片到芯片接口進(jìn)行了優(yōu)化;

采用28nm,HKMG,HPL工藝,1.0V核心電壓處理技術(shù);

低成本,引線鍵合,裸片倒裝芯片和高信號(hào)完整性倒裝芯片封裝

用戶可配置的模擬接口(XADC),將雙12位1MSPS模數(shù)轉(zhuǎn)換器與片上溫度傳感器電源傳感器結(jié)合在一起;

多種配置選項(xiàng),包括對(duì)存儲(chǔ)器的支持,具有HMAC/ SHA-256身份驗(yàn)證的256位AES 加密以及內(nèi)置的SEU檢測(cè)和校正。

1.3 產(chǎn)品用途

CWQ2P690T為可編程邏輯器件,可重復(fù)編程靈活實(shí)現(xiàn)不同功能。

1.4 對(duì)應(yīng)國外產(chǎn)品情況

主要性能指標(biāo)與Xilinx公司產(chǎn)品XC7VX690T-2FFG1927I XC7VX690T-1FFG1927I兼容。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 嵌入式
    +關(guān)注

    關(guān)注

    5141

    文章

    19537

    瀏覽量

    315138
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    38

    文章

    7636

    瀏覽量

    166445
  • sram
    +關(guān)注

    關(guān)注

    6

    文章

    782

    瀏覽量

    115680
  • 可編程門陣列
    +關(guān)注

    關(guān)注

    0

    文章

    18

    瀏覽量

    7884

原文標(biāo)題:CWQ2P690T型現(xiàn)場(chǎng)可編程門陣列電路

文章出處:【微信號(hào):射頻器件國產(chǎn)化圈,微信公眾號(hào):射頻器件國產(chǎn)化圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    現(xiàn)場(chǎng)可編程門陣列

    新人請(qǐng)問:FPGA即現(xiàn)場(chǎng)可編程門陣列,其中的“現(xiàn)場(chǎng)”是什么意思?指的是什么?
    發(fā)表于 03-13 09:10

    現(xiàn)場(chǎng)可編程門陣列有哪些應(yīng)用?

    現(xiàn)場(chǎng)可編程門陣列(FPGA)是一種可編程邏輯器件,由成千上萬個(gè)完全相同的可編程邏輯單元組成,周圍是輸入/輸出單元構(gòu)成的外設(shè)。制造完成后,F(xiàn)P
    發(fā)表于 08-06 08:27

    XC7K325T-2FFG900I現(xiàn)場(chǎng)可編程門陣列

    ,HPL工藝,1.0V核心電壓工藝技術(shù)和0.9V內(nèi)核電壓選項(xiàng)可實(shí)現(xiàn)更低的功耗。XC7K160T-2FFG676I現(xiàn)場(chǎng)可編程門陣列XCKU035-1FFVA1156C
    發(fā)表于 04-13 14:27

    XC6SLX16-2FTG256C現(xiàn)場(chǎng)可編程門陣列

    XC6SLX16-2FTG256C現(xiàn)場(chǎng)可編程門陣列XC6SLX16-2CPG196I現(xiàn)場(chǎng)
    發(fā)表于 04-13 14:30

    XA6SLX25-3CSG324Q現(xiàn)場(chǎng)可編程門陣列

    門陣列XA6SLX25T-2CSG324Q現(xiàn)場(chǎng)可編程門陣列XC6SLX25T-3CSG324I
    發(fā)表于 04-26 15:00

    XC3SD1800A-4CSG484LI現(xiàn)場(chǎng)可編程門陣列

    XC3S1600E-5FGG320C現(xiàn)場(chǎng)可編程門陣列XC7A50T-3CSG325E現(xiàn)場(chǎng)可編程
    發(fā)表于 04-26 15:07

    XC5VLX85-1FF676C現(xiàn)場(chǎng)可編程門陣列

    和FXT平臺(tái)包括高級(jí)高速串行連接和鏈接/事務(wù)層功能。XC5VLX50T-3FF665C現(xiàn)場(chǎng)可編程門陣列XC5VLX50T-3FFG665C
    發(fā)表于 04-26 15:41

    XC6SLX75T-2CSG484I現(xiàn)場(chǎng)可編程門陣列

    電壓和結(jié)溫指標(biāo)均代表最壞情況。參數(shù)包含在流行的設(shè)計(jì)和典型應(yīng)用中。XC6SLX75T-2CSG484I現(xiàn)場(chǎng)可編程門陣列XC6SLX75T-2F
    發(fā)表于 04-26 15:46

    XC7A200T-2FFV1156I現(xiàn)場(chǎng)可編程門陣列

    FPGA。所有電源電壓和結(jié)溫規(guī)格是最壞情況的代表。參數(shù)包含在流行設(shè)計(jì)中常見且典型應(yīng)用程序。XC4VSX25-10FFG668C現(xiàn)場(chǎng)可編程門陣列XC7A200T-2FFV1156I
    發(fā)表于 04-26 16:00

    FPGA-現(xiàn)場(chǎng)可編程門陣列

    1.FPGA-現(xiàn)場(chǎng)可編程門陣列  每一塊FPGA芯片都是由有限多個(gè)帶有可編程連接的預(yù)定義源組成來實(shí)現(xiàn)一種可重構(gòu)數(shù)字電路。  圖1.FPGA不
    發(fā)表于 07-30 07:23

    現(xiàn)場(chǎng)可編程門陣列的結(jié)構(gòu)與設(shè)計(jì)

    現(xiàn)場(chǎng)可編程門陣列的結(jié)構(gòu)與設(shè)計(jì)   摘要:現(xiàn)場(chǎng)可編程門陣列
    發(fā)表于 07-07 10:59 ?1646次閱讀
    <b class='flag-5'>現(xiàn)場(chǎng)</b><b class='flag-5'>可編程</b><b class='flag-5'>門陣列</b>的結(jié)構(gòu)與設(shè)計(jì)

    現(xiàn)場(chǎng)可編程門陣列的供電原理及應(yīng)用

    現(xiàn)場(chǎng)可編程門陣列的供電原理及應(yīng)用 FPGA概述現(xiàn)場(chǎng)可編程
    發(fā)表于 03-17 10:44 ?1607次閱讀
    <b class='flag-5'>現(xiàn)場(chǎng)</b><b class='flag-5'>可編程</b><b class='flag-5'>門陣列</b>的供電原理及應(yīng)用

    現(xiàn)場(chǎng)可編程邏輯門陣列器件 FPGA原理及應(yīng)用設(shè)計(jì)

    現(xiàn)場(chǎng)可編程邏輯門陣列器件 FPGA原理及應(yīng)用設(shè)計(jì)
    發(fā)表于 09-19 11:26 ?17次下載
    <b class='flag-5'>現(xiàn)場(chǎng)</b><b class='flag-5'>可編程</b>邏輯<b class='flag-5'>門陣列</b>器件 FPGA原理及應(yīng)用設(shè)計(jì)

    FPGA現(xiàn)場(chǎng)可編程門陣列的綜合指南

    現(xiàn)場(chǎng)可編程門陣列 (FPGA) 是可以在制造后進(jìn)行編程和重新編程以實(shí)現(xiàn)數(shù)字邏輯功能的半導(dǎo)體器件。
    的頭像 發(fā)表于 12-07 17:15 ?972次閱讀
    FPGA<b class='flag-5'>現(xiàn)場(chǎng)</b><b class='flag-5'>可編程</b><b class='flag-5'>門陣列</b>的綜合指南

    現(xiàn)場(chǎng)可編程門陣列是什么

    現(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Array,簡稱FPGA)是一種超大規(guī)模可編程邏輯器件,由可編程邏輯資源、
    的頭像 發(fā)表于 03-16 16:38 ?2893次閱讀