臺積電、三星、英特爾等芯片大廠近期積極布局背面供電網(wǎng)絡(luò)(BSPDN),像三星計劃將BSPDN技術(shù)用于2納米芯片,該公司近日也于日本VLSI研討會上公布BSPDN研究結(jié)果。
根據(jù)比利時微電子研究中心(imec)的說法,BSPDN目標(biāo)是減緩邏輯芯片正面在后段制程面臨的壅塞問題,通過設(shè)計技術(shù)協(xié)同優(yōu)化(DTCO),在標(biāo)準(zhǔn)單元實現(xiàn)更有效率的導(dǎo)線設(shè)計,協(xié)助縮小邏輯標(biāo)準(zhǔn)單元的尺寸。
BSPDN 可解釋成小芯片設(shè)計演變,原本將邏輯電路和存儲器模組整合的現(xiàn)有方案,改成正面具備邏輯運算功能,背面供電或訊號傳遞。
一般而言,通過晶圓正面供電的方法雖能完成任務(wù),但會使功率密度下降、性能受損。
三星稱跟傳統(tǒng)方法相比,BSPDN可將面積減少14.8%,芯片能擁有更多空間,公司可增加更多晶體管,提高整體性能; 線長也減少9.2%,有助降低電阻、使更多電流通過,進而降低功耗,改善功率傳輸狀況。
▲ 三星分享 BSPDN 研究成果 (Source:三星)
今年6月,英特爾也舉辦了BSPDN相關(guān)的發(fā)布會,并將其命名為PowerVia。該公司計劃在英特爾20A制程中采用這方法,使得芯片利用率有望達到90%。
英特爾認為,PowerVia將解決硅架構(gòu)中的互連瓶頸,透過晶圓背面提電來實現(xiàn)連續(xù)傳輸; 該公司預(yù)計在2024年推出的 Arrow Lake CPU 中采用這種新方法。
另有消息稱,臺積電如期2025年上線2納米制程,2025年下半年在新竹量產(chǎn),計劃2026年推出N2P制程,這個制程將采用BSPDN技術(shù)。
-
半導(dǎo)體
+關(guān)注
關(guān)注
335文章
28610瀏覽量
232612 -
存儲器
+關(guān)注
關(guān)注
38文章
7636瀏覽量
166414 -
納米芯片
+關(guān)注
關(guān)注
0文章
51瀏覽量
14614
原文標(biāo)題:半導(dǎo)體“三雄”搶攻下一代技術(shù)!
文章出處:【微信號:閃德半導(dǎo)體,微信公眾號:閃德半導(dǎo)體】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
NVIDIA 采用納微半導(dǎo)體開發(fā)新一代數(shù)據(jù)中心電源架構(gòu) 800V HVDC 方案,賦能下一代AI兆瓦級算力需求

中國下一代半導(dǎo)體研究超越美國
納微半導(dǎo)體APEC 2025亮點搶先看
納米壓印技術(shù):開創(chuàng)下一代光刻的新篇章

意法半導(dǎo)體推出面向下一代智能穿戴醫(yī)療設(shè)備的生物傳感器芯片
意法半導(dǎo)體下一代汽車微控制器的戰(zhàn)略部署
意法半導(dǎo)體發(fā)布新款生物傳感器芯片,賦能下一代智能穿戴醫(yī)療設(shè)備
第三代半導(dǎo)體的優(yōu)勢和應(yīng)用
第三代半導(dǎo)體和半導(dǎo)體區(qū)別
下一代半導(dǎo)體技術(shù)焦點:光子半導(dǎo)體競爭升級

IaaS+on+DPU(IoD)+下一代高性能算力底座技術(shù)白皮書
ASMPT與美光攜手開發(fā)下一代HBM4鍵合設(shè)備
安世半導(dǎo)體Nexperia將在漢堡投資2億美元研發(fā)下一代寬禁帶半導(dǎo)體產(chǎn)品(WBG)
納微半導(dǎo)體下一代GaNFast氮化鎵功率芯片助力聯(lián)想打造全新氮化鎵快充
24芯M16插頭在下一代技術(shù)中的潛力

評論