女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

技術資訊 I 如何在IC封裝中使用”設計同步分析”流程解決信號完整性問題

深圳(耀創)電子科技有限公司 ? 2022-05-24 16:30 ? 次閱讀

如今IC 封裝的設計周期越來越短,我們必須盡早發現并糾正布線問題,仿真愈發成為設計周期中不可或缺的一部分。Layout工程師希望采用一種快速而準確的方法,通過觀察附近信號引起的阻抗值變化和高耦合度來發現layout錯誤。但遺憾的是,Layout工程師通常沒有機會使用昂貴而復雜的信號完整性工具。此外,在項目期限已經很緊張的情況下,他們幾乎沒有時間學習一種復雜的新工具。

好消息是,Allegro Package Designer Plus 工具內引入了一個高速分析和檢查環境。Allegro Package Designer Plus SiP Layout Option 中新集成的設計同步阻抗和耦合工作流程由 Sigrity 求解器提供支持,能夠以快速簡單的方式分析Layout后的封裝,使工程師無需再在復雜的工具上花費時間和精力。

在新發布的Allegro SPB 17.4 版本中,Allegro Package Designer Plus with SiP Layout 增加了一個新菜單,即 Workflow Manager。本文將帶領大家了解一下運行阻抗和耦合工作流程的步驟。

步驟一:為封裝設計設置仿真環境

在開始仿真之前,請確保滿足以下幾點要求:

設計必須具備一個地平面

環境變量 sigrity_eda_dir 指向最新的 Sigrity 設置,可以通過 Setup ─ User Preferences ─ Paths ─ Signoise 來訪問該變量

步驟二:阻抗分析工作流程

運行阻抗分析工作流程可以識別并解決設計中真正的阻抗問題。在菜單中選擇Analyze——Workflow Manager,打開 Analysis Workflows 界面:

5bccadfa-daca-11ec-b80f-dac502259ad0.png

使用 Select Nets 選項來選擇設計中的關鍵網絡。這些網絡顯示在用戶界面的 Selected (X)Nets 部分。如果啟用 Apply Selection to All Workflows 復選框,所選擇的網絡也將應用于耦合工作流程。

5c20dbe6-daca-11ec-b80f-dac502259ad0.png

點擊 Start Analysis,開始仿真。如果看到下面的失敗信息,則表示沒有正確設置 sigrity_eda_dir 變量。請打開 User Preferences Editor,確認設置該變量并再次運行仿真。設置和運行仿真非常容易,可以很快完成。

5c694b56-daca-11ec-b80f-dac502259ad0.png

如果沒有看到以上消息,則說明運行成功,結果已加載到工作流程之中。阻抗分析在仿真時忽略了設計中存在的引線鍵合。

現在,選擇 Impedance Vision,在設計界面上疊加阻抗結果的色彩編碼視圖。色彩編碼范圍從紅色到藍色,再加上匯總表,可以很容易地找到哪些地方信號阻抗很高,需要快速進行設計修復。

高阻抗可能是由各種原因造成的,如接地平面存在間隙、層發生變化或走線寬度發生變化;但是,有一點是肯定的——高阻抗需要快速進行設計修復。為了使阻抗降到最低,可以點擊表格中的數據點,找到該走線。然后修復問題,并重新運行仿真進行驗證。

5c875466-daca-11ec-b80f-dac502259ad0.png

保存分析結果,并在之后需要時重新加載。也可以使用 Save Workflow 選項,保存完整的工作流程選擇和設置,然后使用 Load workflow 選項導入工作流程,以便重新使用保存的工作流程。

步驟三:耦合分析工作流程

在最后設計確認時,運行“耦合分析”也可以發現潛在的耦合問題。為此,請在 Analysis Workflows 用戶界面的下拉菜單中選擇 Coupling Workflow。

5ccbca74-daca-11ec-b80f-dac502259ad0.png

按照阻抗分析流程中提到的方法運行仿真。仿真完成后,選擇 Coupling Vision,在設計界面上分析結果。有耦合問題的走線會在畫面上突出顯示,并在表中列出受影響者 (victim) 和影響源 (aggressor) 網絡。調整走線之間的間距,以消除或減少耦合問題。然后再次運行分析,檢查糾正措施是否有效。

5d0e4aa2-daca-11ec-b80f-dac502259ad0.png

總結

封裝設計中的設計同步分析可以幫助Layout工程師快速找到并解決關鍵的信號完整性問題,同時無需占用額外時間或資源來學習如何使用復雜的信號完整性工具。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • IC
    IC
    +關注

    關注

    36

    文章

    6098

    瀏覽量

    178457
  • 封裝
    +關注

    關注

    128

    文章

    8526

    瀏覽量

    144828
  • 仿真
    +關注

    關注

    51

    文章

    4241

    瀏覽量

    135335
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    技術資訊 | 信號完整性測試基礎知識

    本文重點信號完整性測試需要從測試電路板和原型獲取實驗數據并加以分析。在理想的工作流程中,還會仿真信號完整
    的頭像 發表于 04-11 17:21 ?1185次閱讀
    <b class='flag-5'>技術</b><b class='flag-5'>資訊</b> | <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>測試基礎知識

    普源示波器在信號完整性分析中的應用研究

    信號完整性(Signal Integrity, SI)是電子工程領域中一個至關重要的概念,它指的是信號在傳輸過程中保持其原始特征的能力。在高速數字電路和通信系統中,信號
    的頭像 發表于 03-19 14:20 ?283次閱讀
    普源示波器在<b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>分析</b>中的應用研究

    iic協議的信號完整性測試

    在現代電子系統中,I2C協議因其簡單性和靈活性而被廣泛應用于各種設備之間的通信。然而,隨著系統復雜度的增加和信號速率的提升,信號完整性問題變得越來越重要。
    的頭像 發表于 02-05 11:44 ?1155次閱讀

    如何解決信號完整性問題

    如何解決信號完整性問題呢?是德科技在向您介紹信號完整性分析基礎知識的同時,我們還向您展示如何使用基本信號
    的頭像 發表于 12-25 16:51 ?1466次閱讀
    如何解決<b class='flag-5'>信號</b><b class='flag-5'>完整性問題</b>

    聽懂什么是信號完整性

    2024年12月20日14:00-16:00中星聯華科技將舉辦“高速信號完整性分析與測試”-“碼”上行動系列線上講堂線上講堂。本期會議我們將為大家介紹高速串行總線傳輸基本框架,什么是信號
    的頭像 發表于 12-15 23:33 ?583次閱讀
    聽懂什么是<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>

    12月20日線上講堂|聽懂什么是信號完整性

    2024年12月20日14:00-16:00中星聯華科技將舉辦“高速信號完整性分析與測試”-“碼”上行動系列線上講堂線上講堂。本期會議我們將為大家介紹高速串行總線傳輸基本框架,什么是信號
    的頭像 發表于 12-06 01:06 ?452次閱讀
    12月20日線上講堂|聽懂什么是<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>

    GND與信號完整性的關系

    在現代電子系統中,信號完整性是設計和性能的關鍵因素。信號完整性問題可能導致數據傳輸錯誤、系統性能下降甚至設備損壞。地線(GND)是電路設計中的基本要素,它不僅為電路提供參考電位,還有助
    的頭像 發表于 11-29 15:17 ?1010次閱讀

    PCIe信號完整性問題解決方案

    PCIe(Peripheral Component Interconnect Express)信號完整性問題可能導致數據傳輸錯誤、系統不穩定甚至完全失效。以下是一些針對PCIe信號完整性問題
    的頭像 發表于 11-26 15:18 ?1930次閱讀

    高速電路設計與信號完整性分析

    隨著電子系統和高集成度芯片向高速度、高密度、大功耗、低電壓、大電流的趨勢發展,電路中的信號完整性問題日益嚴重。信號失真、定時錯誤和不正確的數據傳輸等問題的出現給系統硬件設計帶來了很大的挑戰。高速電路
    發表于 09-25 14:46 ?1次下載

    高速PCB信號完整性分析及應用

    電子發燒友網站提供《高速PCB信號完整性分析及應用.pdf》資料免費下載
    發表于 09-21 14:14 ?6次下載

    高速PCB信號和電源完整性問題的建模方法研究

    高速PCB信號和電源完整性問題的建模方法研究
    發表于 09-21 14:13 ?1次下載

    高速PCB信號完整性分析及硬件系統設計中的應用

    電子發燒友網站提供《高速PCB信號完整性分析及硬件系統設計中的應用.pdf》資料免費下載
    發表于 09-21 14:11 ?4次下載

    高速PCB信號完整性設計與分析

    高速PCB信號完整性設計與分析
    發表于 09-21 11:51 ?4次下載

    高速PCB的信號和電源完整性問題研究

    電子發燒友網站提供《高速PCB的信號和電源完整性問題研究.pdf》資料免費下載
    發表于 09-19 17:38 ?0次下載

    信號完整性與電源完整性-電源完整性分析

    電子發燒友網站提供《信號完整性與電源完整性-電源完整性分析.pdf》資料免費下載
    發表于 08-12 14:31 ?78次下載