女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

建議收藏:芯片設計全流程概述

Dbwd_Imgtec ? 來源:未知 ? 2023-06-15 08:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

來源:大同學吧 -蛙哥
芯片設計分為前端設計和后端設計,前端設計(也稱邏輯設計)和后端設計(也稱物理設計)并沒有統一嚴格的界限,涉及到與工藝有關的設計就是后端設計。wKgZomTnvgWAfhvNAAG8EGuQJxk147.png ?

1、規格制定

芯片規格,也就像功能列表一樣,是客戶向芯片設計公司(稱為Fabless,無晶圓設計公司)提出的設計要求,包括芯片需要達到的具體功能和性能方面的要求。

2、詳細設計

Fabless根據客戶提出的規格要求,拿出設計解決方案和具體實現架構,劃分模塊功能。3、HDL編碼

使用硬件描述語言(VHDL,Verilog HDL,業界公司一般都是使用后者)將模塊功能以代碼來描述實現,也就是將實際的硬件電路功能通過HDL語言描述出來,形成RTL(寄存器傳輸級)代碼。

4、仿真驗證

仿真驗證就是檢驗編碼設計的正確性,檢驗的標準就是第一步制定的規格。看設計是否精確地滿足了規格中的所有要求。規格是設計正確與否的黃金標準,一切違反,不符合規格要求的,就需要重新修改設計和編碼。計和仿真驗證是反復迭代的過程,直到驗證結果顯示完全符合規格標準。

5、邏輯綜合――Design Compiler仿真驗證通過,進行邏輯綜合。邏輯綜合的結果就是把設計實現的HDL代碼翻譯成門級網表netlist。綜合需要設定約束條件,就是你希望綜合出來的電路在面積,時序等目標參數上達到的標準。邏輯綜合需要基于特定的綜合庫,不同的庫中,門電路基本標準單元(standard cell)的面積,時序參數是不一樣的。所以,選用的綜合庫不一樣,綜合出來的電路在時序,面積上是有差異的。一般來說,綜合完成后需要再次做仿真驗證(這個也稱為后仿真,之前的稱為前仿真)。

邏輯綜合工具Synopsys的Design Compiler。

6、STA

Static Timing Analysis(STA),靜態時序分析,這也屬于驗證范疇,它主要是在時序上對電路進行驗證,檢查電路是否存在建立時間(setup time)和保持時間(hold time)的違例(violation)。這個是數字電路基礎知識,一個寄存器出現這兩個時序違例時,是沒有辦法正確采樣數據和輸出數據的,所以以寄存器為基礎的數字芯片功能肯定會出現問題。

STA工具有Synopsys的Prime Time。

7、形式驗證

這也是驗證范疇,它是從功能上(STA是時序上)對綜合后的網表進行驗證。常用的就是等價性檢查方法,以功能驗證后的HDL設計為參考,對比綜合后的網表功能,他們是否在功能上存在等價性。這樣做是為了保證在邏輯綜合過程中沒有改變原先HDL描述的電路功能。

形式驗證工具有Synopsys的Formality。

從設計程度上來講,前端設計的結果就是得到了芯片的門級網表電路。

Backend design flow :

1、DFTDesign For Test,可測性設計。芯片內部往往都自帶測試電路,DFT的目的就是在設計的時候就考慮將來的測試。DFT的常見方法就是,在設計中插入掃描鏈,將非掃描單元(如寄存器)變為掃描單元。關于DFT,有些書上有詳細介紹,對照圖片就好理解一點。DFT工具Synopsys的DFT Compiler2、布局規劃(FloorPlan)布局規劃就是放置芯片的宏單元模塊,在總體上確定各種功能電路的擺放位置,如IP模塊,RAM,I/O引腳等等。布局規劃能直接影響芯片最終的面積。工具為Synopsys的Astro3、CTSClock Tree Synthesis,時鐘樹綜合,簡單點說就是時鐘的布線。由于時鐘信號在數字芯片的全局指揮作用,它的分布應該是對稱式的連到各個寄存器單元,從而使時鐘從同一個時鐘源到達各個寄存器時,時鐘延遲差異最小。這也是為什么時鐘信號需要單獨布線的原因。CTS工具有Synopsys的Physical Compiler。

4、布線(Place & Route)

這里的布線就是普通信號布線了,包括各種標準單元(基本邏輯門電路)之間的走線。比如我們平常聽到的0.13um工藝,或者說90nm工藝,實際上就是這里金屬布線可以達到的最小寬度,從微觀上看就是MOS管的溝道長度。工具有Synopsys的Astro。5、寄生參數提取由于導線本身存在的電阻,相鄰導線之間的互感,耦合電容在芯片內部會產生信號噪聲,串擾和反射。這些效應會產生信號完整性問題,導致信號電壓波動和變化,如果嚴重就會導致信號失真錯誤。提取寄生參數進行再次的分析驗證,分析信號完整性問題是非常重要的。工具Synopsys的Star-RCXT。

6、版圖物理驗證

對完成布線的物理版圖進行功能和時序上的驗證,驗證項目很多,如LVS(Layout Vs Schematic)驗證,簡單說,就是版圖與邏輯綜合后的門級電路圖的對比驗證;DRC(Design Rule Checking):設計規則檢查,檢查連線間距,連線寬度等是否滿足工藝要求, ERC(Electrical Rule Checking):電氣規則檢查,檢查短路和開路等電氣 規則違例;等等。

工具為Synopsys的Hercules。

實際的后端流程還包括電路功耗分析,以及隨著制造工藝不斷進步產生的DFM可制造性設計)問題,在此不贅述了。

物理版圖驗證完成也就是整個芯片設計階段完成,下面的就是芯片制造了。物理版圖以GDS II的文件格式交給芯片代工廠(稱為Foundry)在晶圓硅片上做出實際的電路,再進行封裝和測試,就得到了我們實際看見的芯片。

END

歡迎加入Imagination GPU人工智能交流2群

wKgZomTnvgWAUpXQAABN8aBfIqc288.jpg

入群請加小編微信:eetrend89

(添加請備注公司名和職稱)

推薦閱讀 對話Imagination中國區董事長:以GPU為支點加強軟硬件協同,助力數字化轉型

Imagination Technologies是一家總部位于英國的公司,致力于研發芯片和軟件知識產權(IP),基于Imagination IP的產品已在全球數十億人的電話、汽車、家庭和工作 場所中使用。獲取更多物聯網智能穿戴、通信、汽車電子、圖形圖像開發等前沿技術信息,歡迎關注 Imagination Tech!


原文標題:建議收藏:芯片設計全流程概述

文章出處:【微信公眾號:Imagination Tech】歡迎添加關注!文章轉載請注明出處。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • imagination
    +關注

    關注

    1

    文章

    600

    瀏覽量

    62220

原文標題:建議收藏:芯片設計全流程概述

文章出處:【微信號:Imgtec,微信公眾號:Imagination Tech】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    一文看懂芯片的設計流程

    引言:前段時間給大家做了芯片設計的知識鋪墊(關于芯片設計的一些基本知識),今天這篇,我們正式介紹芯片設計的具體流程芯片分為數字
    的頭像 發表于 07-03 11:37 ?182次閱讀
    一文看懂<b class='flag-5'>芯片</b>的設計<b class='flag-5'>流程</b>

    51單片機筆記(建議收藏?。?/a>

    。除了這三大操作,好像沒有其他了。當然對于不同的外設,其特殊功能寄存器的定義不同,中斷向量不同,操作流程不同,但本質上還是在操作寄存器、總線和中斷。 有人不服說,不會吧,一定還有別的。當然有了,但對
    發表于 05-21 17:24

    芯知識|廣州唯創電子語音芯片開發流程解析:從選型到量產的實踐指南

    三大核心展開。通過模塊化設計與完善的開發支持體系,開發者可在30天內完成從概念驗證到批量生產的流程。二、系統化開發流程詳解1.芯片選型:需求驅動的精準匹配1.1
    的頭像 發表于 05-13 08:19 ?185次閱讀
    芯知識|廣州唯創電子語音<b class='flag-5'>芯片</b>開發<b class='flag-5'>全</b><b class='flag-5'>流程</b>解析:從選型到量產的實踐指南

    100份電機資料合集來啦(建議下載收藏

    內含多份電機方面的資料,種類繁多,自行下載篩選收藏~~~
    發表于 03-17 20:33

    收藏的一些庫存,直流無刷技術+源碼+論文(建議打包)

    這也是我網絡上淘過來收藏的一些資料,免費跟大家一起分享一下,建議下載哦,收藏不易
    發表于 03-17 20:17

    BLDC初學者的福利,建議下載

    內有多份BLDC資料,建議收藏
    發表于 03-17 19:53

    做一個收藏家,大型電機資料合集

    限時零積分大型電機資料,建議收藏
    發表于 03-13 14:42

    資料共享,大型電機資料,閉眼直接打包收藏

    限時零積分大型電機資料,建議收藏
    發表于 03-13 14:40

    限時免費打包82份電機資料合集(建議收藏

    82份電機資料合集,強烈建議下載收藏,限時免費
    發表于 03-13 14:19

    免積分電機資料合集下載(強烈建議下載)

    免積分下載,強烈建議下載收藏以備不時之需~~~
    發表于 03-12 18:01

    Microchip無感BLDC資料合集,強烈建議收藏

    本帖最后由 jf_89421697 于 2025-3-12 17:38 編輯 合集包含了一些Microchip無感BLDC相關資料,建議可打包收藏
    發表于 03-12 17:22

    最新!智慧燈桿在水域中的應用案例匯總(建議收藏

    最新!智慧燈桿在水域中的應用案例匯總(建議收藏
    的頭像 發表于 01-07 10:28 ?456次閱讀
    最新!智慧燈桿在水域中的應用案例匯總(<b class='flag-5'>建議</b><b class='flag-5'>收藏</b>)

    芯片封測架構和芯片封測流程

    在此輸入導芯片封測芯片封測是一個復雜且精細的過程,它涉及多個步驟和環節,以確保芯片的質量和性能。本文對芯片封測架構和芯片封測流程進行
    的頭像 發表于 12-31 09:15 ?1458次閱讀
    <b class='flag-5'>芯片</b>封測架構和<b class='flag-5'>芯片封測流程</b>

    建議收藏!PPEC數字電源控制芯片科普篇(下)

    一、PPEC可以開發哪些電源拓撲?PPEC(ProgrammablePowerElectronicsController,可編程電力電子控制器)系列控制芯片涵蓋了DC-DC、DC-AC和AC-DC
    的頭像 發表于 11-20 18:15 ?1046次閱讀
    <b class='flag-5'>建議</b><b class='flag-5'>收藏</b>!PPEC數字電源控制<b class='flag-5'>芯片</b>科普篇(下)

    數字設計ic芯片流程

    主要介紹芯片的設計流程 ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ?? ? ? ? ? ? ? ? ? ? ? ? ? ? &
    發表于 11-20 15:57 ?0次下載